

# 回路図の作成とSPECTREを用いた 種々のシミュレーション

2024年3月 小島作成

# 目次



• 前準備

• 回路図の編集

・シミュレーション

・シンボル

#### はじめに



基本的にvirtuosoをいじって壊れることはないので 便利そうな設定があったら積極的にいじってみてほしい。 また、ショートカットキーは是非利用していただきたい。

それと特に言及しなくてもvirtuoso上の設定を変更した後は Apply、OKなどを押して設定を保存してからウィンドウを 閉じること。

#### virtuosoの起動



右図のように~/designを開く。 (~/はログインしているアカウントの ホームディレクトリ)

ライブラリを選択、右クリックし ターミナル(端末、shellなどともいう) を開き \$ virtuoso を実行する。

ターミナルの入力待機状態では\$が 先頭に入っているのでターミナルへの 入力例の先頭には\$マークを付す慣習 がある。



#### virtuosoの起動



Library ManagerとVirtuosoというタブが起動し、Libraryの列にtestlib以外のものがあれば起動成功。

Virtuosoと書かれたタブはCIWと呼び、 エラーなどは基本CIWに表示されるので 何かあればCIWを確認する。



# 講習用ライブラリの作成



ライブラリは複数の回路図やレイアウトをまとめたディレクトリのようなもの。

基本的にプロジェクト単位でライブラリを作成し、 回路もしくはその要素ごとにcellを作成する。

今回、講習用に"practice"というライブラリを作ることにする。

まずはメニューからFile->New->Libraryと選択し新規のライブラリを作成する。



# 講習用ライブラリの作成



赤枠内に作成するライブラリの名前(今回は practice)を入力し、OKを押す。

するとテクノロジファイルに関するポップ アップが出てくるので

"Attach to an existing technology library" を選択。

その後"Technology Library"の中から "vdecRO180PDK"を選択する。

これで新規のライブラリが作成でき、 Library Managerの左の列に追加される。





#### セルの作成



先ほど作成したライブラリを選択した後、メニューからFile->New->Cell Viewをクリックし選択したライブラリの中に新たなセルを作成する。

一つのセルには原則、対応した回路図(schematic)・レイアウト・シンボルなどをひとつづつ作成することができる。



# セルの作成



新規セルの作成では赤枠内に作成する名前を入力する。

"Type"を"schematic"にすると回路図を、"layout"にするとレイアウトのCell Viewを作ることができる。

今回は回路シミュレーションを行うので"schematic"を選択し、名前は"SourceGrand"としてOKを押し、回路図データの作成をする。



# 回路図の編集-インスタンスの追加-



schematicの作成をすると右のような回路図エディタが開く。すでに作成した回路図を開く場合はLibrary Managerで開きたいCell Viewをダブルクリックする。

素子はインスタンスという形で使用することになる。

(*I*)キーを押すか赤枠をクリックすると追加するインスタンスの選択ウィンドウが開く。

まずは右にあるようなソース接地増幅回路 を考える。

(以降のページとは回路図が異なるが講習は右の回路で考える。)





# 回路図の編集-インスタンスの追加-



理想的な素子を用いる場合、Add Instanceの中のLibraryでanalogLibを選択する。

その後、Cellから使いたい素子を選ぶ。 ViewはsymbolのままでOK。

接地はgnd、抵抗はres、キャパシタはcap、コイルはindとなっている。 アナログの電圧限にはvdc、矩形波はvpulseを使用することが多い。 他にも素子が色々あるので自分で探してほしい。

理想素子以外を用いる場合は試作するPDKからインスタンスを 選択する。

ROHMでのシミュレーションではLibraryでvdecRO180PDKを選ぶ。 ROHMではMOSにnmos18、pmos18を用いる。nmos33、pmos33は 入出力用の高耐圧版で、動作速度が遅いのであまり使わない。



# 回路図の編集-インスタンスの追加-



Add InstanceでCellが選択できていると回路図エディタ上で追加される素子が黄色にプレビューされる。

この状態の時、エディタ上で左クリックを押すことで 回路図中にインスタンスを置くことができる。



# 回路図の編集-素子値の編集-



回路図中のインスタンスを左クリック で選択し、Qを押すと素子のプロパティ が開く。

このウィンドウで素子値を設定する。

素子値に定数を入れるときはそのまま 入力するが、文字を入れることで変数 としてシミュレーションの時にスイー プしたり、同じ素子値のものを一括で 変更したりできる。

今回、MOSのサイズは初期値のままでよい。

スイープとは日本語で掃引。 例えば「ゲートの電圧を0 Vから1.8 Vまでスイープさせる」といったとき0~1.8 Vまで少しづつ電圧を変化させながら解析を行うことを指している。



# 回路図の編集-pinの追加-



Pキーもしくは赤枠をクリックすると Create Pinウィンドウが立ち上がる。

pinはエディタ上で離れていても短絡扱いになるほか、外部との接続の際に使用する。

シミュレーションの時はDirectionをinputに、 外部との接続の時は DirectionをInputOutputにする。

同じ名前のpinは短絡になる。



# 回路図の編集-配線-



Wキーもしくは赤枠をクリックすると配線ができる。 この状態で赤くなってる端子をクリック すると配線をはじめ、左クリックで中継点を決め、 ダブルクリックで配線を終了する。

1つの節点に配線3本までは許されるが十字(4本)はエラーになる。



#### シミュレーション-ADE Lの起動-



メニューからLaunch->ADE Lを選択し、 シミュレーションツールであるADE Lを起動する。





# シミュレーション-変数の設定-



Design Variables(赤枠内)で右クリックをし、Copy From Cellviewを選択すると 回路図上の素子値に入力した変数が Design Variablesの枠内に追加される。

追加した変数のValueには定数値を入れる。

シミュレーション時、素子値に変数を用いている場合、このValueが適用されるので複数の素子値を同じ変数にしておけばこのValueを変えることで素子値を一括変更できる。

新たに変数を追加する場合は赤枠内で 右クリック->Editから追加できる。



## シミュレーション-解析方法の選択-



前ページの緑枠をクリックすると右のようなウィンドウが出る。

直流解析を行う場合、Analysisのdcというラジオボタンを選択する。 過渡解析ならばtran、交流解析ならばacを選択すればよい。

Save DC Operating Pointにはチェックを入れておく。

変数でスイープさせる場合、Sweep VariableをDesign Variableにし、Variable Nameにスイープさせる変数を入れる。

Sweep Rangeにはスイープさせる変域を指定する。
Start-Stopの場合は下限と上限を設定し、
Center-Spanの場合はスイープさせる中心と合計でどれくらいスイープさせるかを設定する。

Sweep Typeは値の変化のさせ方を設定する。

Automaticで基本的に問題ない。荒いと思ったらLinerにして刻み幅を変えればよい。

Logarithmicにすると対数で値を変化させられる。AC解析の時によく使う。



#### シミュレーション-解析方法の選択-



2ページ前の青枠をクリックすると右のようなウィンドウが出る。

From Designをクリックすると回路図が現れる。 この状態でモニターしたい配線・端子をクリックすると シミュレーション実行後に結果を見ることができる。 電圧は配線を、電流は端子を選択することでモニターできる。

緑枠のOpenをクリックするとCalculatorが開く。 このCalculatorを使うと20dBや微分、FFT等種々の処理を 施した波形を出力することができる。 また、Calculatorでの表現を覚えればExpressionの欄に直打ち しても同様の結果が得られる。



# シミュレーション-モデルの選択-



3ページ前のオレンジ枠をクリックするとシミュレーションモデルを選択できる。

トランジスタは各半導体製造プロセスによって特性が異なるのでそれを反映したモデルを使用する必要がある。

赤枠周辺をクリック(連打ではなく)していると…が出てくる。この…をクリックし、モデルファイルを選択する。 今回使用するモデルは /simulation/ROHM\_180\_corner\_model/TT.inc

選択出来たらOKを押してウィンドウを閉じる。



# シミュレーション-DC Node Voltages-



予めSave DC Operating Pointにチェックを入れ DC解析を実行する必要がある。この時、スイープする変数などは何でもいい。

非線形素子を用いた設計では必ず直流電位をまず設計する。DC Node Voltagesを用いてMOSが意図した領域で動作するように設計を行う。 利得や周波数特性などは動作領域が適切であって初めて意味を持つ。

ADE Lのメニューから
Results->Print->DC Node Voltagesを選択する。
すると、schematic editorが出てくるので直流電位を見たい配線をクリックする。
クリックした配線の直流電位が
Results Display Windowに表示される。



# シミュレーション-DC Operating Points-



DC Node Voltages同様Save DC Operating PointにチェックをいれDC解析を実行しておく必要がある。

ADE Lのメニューで Results->Print->DC Operating Point を選択するとDC Node Voltages同様 schematic editorが出てくるので今度は インスタンスを選択する。

するとResults Display Windowに選択した インスタンスの直流における電流やトランスコンダ クタンスなどが表示される。



#### シミュレーション-解析方法の選択-



18ページの紫枠にある再生ボタンをクリックするとシミュレーションを実行する。 実行結果は右のようなAnalysis XLという波形 ビュワーに表示される。

右の画面ではAC解析とDC解析を実行している。 但し、AC解析では入力の信号に対してどの程 度の増幅率を得られるかを表示する。そのため 入力となる電圧源にはAC magnitudeを1とする 必要がある。

この画面でVやHを押すとオシロスコープの カーソルのようなものが出てくる。



# シミュレーション-Parametric Analysis-



シミュレーションをしていると複数の変数をスイープ させたくなることがある。 これはParametric Analysisで実行できる。

Parametric AnalysisはADE Lのメニューから Tools->Parametric Analysisの順で選択する。

メインでスイープするのはADE L上のAnalysisで選択されている変数だが、二つ目以降の変数は Parametric Analysis上のVariableに追加する。

Parametric Analysisの実行はParametric Analysisの

ウィンドウの再生ボタンから行う





# シミュレーション-Parametric Analysis-



右図はAC解析を行っているが、 Parametric Analysisで抵抗値を $2 \text{ k}\Omega \sim 10 \text{ k}\Omega$  まで $2 \text{ k}\Omega$ づつ変化させている。 各線は下から、抵抗値が $2 \text{ k}\Omega$ 、 $4 \text{ k}\Omega$ 、 $6 \text{ k}\Omega$ 、 $8 \text{ k}\Omega$ 、 $10 \text{ k}\Omega$  での解析結果である。



## シンボルの作成



右のようなインバーターを設計したとして、このインバーターを何回も使いまわすことを考える。

このときschematicをコピーしてもできるが、インスタントして他の回路図に取り入れる方がシンプルで編集もしやすい。

シンボルの作成は、シンボルにするschematicから Create->Cellview->From Cellview を選択。

その後Cellview From Cellview、 Symbol Generation Optionsといウィンドウが出る がどちらも変更せずOKを押す。



## シンボルの作成



右のようにSymbol Editorが立ち上がる。

@partName以外の緑の線はDeleteで消してしまう。

赤枠内のツールを使って下図のようにシンボルの絵を 描いたら

Create->Selection Box

を選択し、現れたAdd Selection Boxウィンドウで Automaticをクリックすると赤い枠がシンボルの絵に 追加される。

これを保存すればシンボルの作成は完了。

他の回路図にも素子を置いた時と同様の手順で作成したインスタンスを使用することができる。 ただし、作成したインスタンスの回路図・シンボルを変更すると他の回路図でのインスタンスも全て変更が適用されるのに注意。



# 設計の練習



ここまでのページで一通りのシミュレーション方法を概観した。

以降では右に示すインバーターの設計を実際に行う。

構成は右に示す通りなので、MOSのサイズを設計する。

まずは簡単のためL = 180 nmとして設計をすると良い。

設計の要件としては  $v_{in} < V_{th}$ の時

$$v_{out} = V_{HIGH}$$

 $V_{th} < v_{in}$ の時

$$v_{out} = V_{LOW}$$

 $(V_{th}=1/4\cdot V_{dd},\ 2/4\cdot V_{dd},\ 3/4\cdot V_{dd}$ で各班ごとに設計を行う。)



#### シンボルの利用



前ページで作成したインバータのシンボルを作成し、インバーターを10個カスケード(前段の出力を後段の入力につなぐ)接続にし、過渡解析を行うことでインバーターを通すことでどの程度信号が遅延するかを確認する。

