

# ボンディングワイヤによる影響

明治大学 M2 大塚 雄太

ギルバートセル回路を複数並列に接続することで積和演算回路を構成する。

表1 設計値

| ギルバートセル                                  |                                                           |
|------------------------------------------|-----------------------------------------------------------|
| $V_{\mathrm{DD}}$                        | 1 V                                                       |
| R                                        | 205 Ω                                                     |
| $V_{CTR}$                                | 0.8 V                                                     |
| $V_{\text{ctr1}\pm}, V_{\text{ctr2}\pm}$ | -0.1~0.1 V                                                |
| $V_{IN}$                                 | 0.6 V                                                     |
| $v_{in1\pm}, v_{in2\pm}$                 | -0.1~0.1 V                                                |
| $V_{MUL}$                                | 0.45 V                                                    |
| $M_{A1\sim4}$                            | $\frac{W_A}{L_A} = \frac{9.6 \text{ um}}{65 \text{ nm}}$  |
| M <sub>B1, 2</sub>                       | $\frac{W_B}{L_B} = \frac{19.2 \text{ um}}{65 \text{ nm}}$ |
| M <sub>C1</sub>                          | $\frac{W_C}{L_C} = \frac{38.4 \text{ um}}{65 \text{ nm}}$ |

| バッファ               |                                                         |
|--------------------|---------------------------------------------------------|
| $V_{BUFF}$         | 0.34 V                                                  |
| $M_{BUFF1}$        | $\frac{W}{L} = \frac{34.72 \text{ um}}{180 \text{ nm}}$ |
| M <sub>BUFF2</sub> | $\frac{W}{L} = \frac{70.2 \text{ um}}{180 \text{ nm}}$  |
| M <sub>BUFF3</sub> | $\frac{W}{L} = \frac{140.4 \text{ um}}{180 \text{ nm}}$ |



図1 積和演算回路

#### ボンディングワイヤによるインダクタ



試作したPCBに用いられている容量やボンディングワイヤのインダクタンスを含めたシミュレーションを行う。

ボンディングワイヤのインダクタンス:1 nH/mm

試作PCBのボンディングワイヤの最長:約2 mm  $\rightarrow L = 0,1,2 \text{ nH}$ の3パターンで確認





L = 0,1,2 nHでのシミュレーション結果を確認  $\longrightarrow$  インダクタによる波形の乱れを確認





#### PADからの配線

レイアウト時に用いたPADからの配線(NICTより提供)にはNMOSCAPが含まれている。

→前回までの検討ではこの容量を含めてシミュレーションしていなかった



図6 PADからの配線



## ボンディングワイヤによる影響

p.5の容量を追加し、L=2 nHとしたときのシミュレーション結果を確認(1 GHz)  $\rightarrow$ ボンディングワイヤによる波形の歪みがない





### ボンディングワイヤによる影響

#### 周波数を変えたシミュレーション結果



図8 シミュレーション結果(L=2 nH, 100 MHz)

