## 折り返し型ギルバート乗算回路のシミュレーション

小島 光

**あらまし** 前回 NMOS を使用した折り返し型のギルバート乗算回路 (以下折り返し型と呼ぶ) の信号振幅が従来型に比べて広く取ることができること、小信号等価解析上では二つの入力の積に比例した出力を得られることが分かった。前回はカレントミラーのサイズを揃えていたが、今回はより柔軟な設計・利得のためにサイズを揃えない場合の小信号等価解析を行い、乗算が可能であることを示した。その後ギルバート乗算回路の素子値を決め、バッファ回路設計し回路単体、および実際に測定する時に近い条件でシミュレーションを行い性能を評価した。

キーワード ギルバート乗算回路, 小信号解析, 周波数特性, 集積回路

## 1. はじめに

フォトニックリザバコンピューティングの学習には高速な積和演算が必要であるが現状、要件を満たすような光を用いた積和演算行えていない。そこでリザバ層の出力を電気に変換しアナログ積和演算を行うことになった。ここで、リザバ層からは7つの出力があり、それぞれに任意の重みをかけ足し合わせる。これを電気で行うには複数のギルバートセルで乗算を行い、各出力電流をまとめることで和をとって積和演算を行う。即ち信号振幅を足し合わせるため7つの信号振幅の和が必要な振幅になる。つまり各セルの出力振幅は全体の1/7が最大となり、S/N比が小さくなってしまうことが問題として考えられる。そこで通常のギルバート乗算回路を応用し信号の折り返しを行うことでより広い信号振幅の獲得を図った。今回はこの折り返し型について具体的な素子値を定め、Rohm  $0.18~\mu m$  process を用いた実際的なシミュレーションを行った。

## 2. カレントミラーのサイズによる利得への影響

図 1 に折り返し型の回路図を示す。 $M_U$ ,  $M_L$  はともに定電圧を与え、定電流源として用いている。前回までとの差異はカレントミラーのサイズを左右で任意に変えることができるようにした点である。この時の差動半回路を図 2 に、その小信号等価回路を図 3 に示す。



図 1 折り返し型ギルバートセル



図 2 折り返し型ギルバートセルの差動半回路



図 3 差動半回路の小信号等価回路

接点 B において KCL を用いると

$$g_{mB} \cdot (-v_{in}) + g_{dB}v_{BD} + g_{dMB}v_{BD} + g_{mMB}v_{BD} = 0$$

$$v_{BD} = \frac{g_{mB}}{g_{mMB} + g_{dMA} + g_{dMB}}v_{in}$$

$$\approx \frac{g_{mB}}{g_{mMB}}v_{in} \tag{1}$$

である。次に接点 A について KCL と、式 (1) を用いると

$$g_{mMA}v_{BD} + g_{dMA}v_{AS} = (g_{mA} - \Delta g_m)v_{AS}$$

$$+ g_{dA}(\Delta v - v_{AS})$$

$$+ (g_{mA} + \Delta g_m)v_{AS}$$

$$+ g_{dA}(-\Delta v - v_{AS})$$

$$v_{AS} = \frac{g_{mMA}}{2g_{mA} - 2g_{dA} - g_{dMA}}v_{AS}$$

$$\approx \frac{g_{mMA}}{g_{mMB}} \cdot \frac{g_{mB}}{g_{mA}}v_{in} \qquad (2)$$

と表せる。さらに、接点 O について KCL と式 (2) を用いると

$$i_{outp} = i_{A1} + i_{A3}$$
 (3)

であるが、差動半回路の性質により  $i_{A3} = -i_{A2}$  となるので

$$i_{outp} = i_{A1} - i_{A2} \tag{4}$$

となる。ここで、出力電圧  $\Delta v$  は KVL と、式 (4) より

$$-\Delta v = R_L i_{outp}$$

$$= R_L \cdot (-2\Delta g_m v_{AS} + 2\Delta v g_{dA})$$

$$\Delta v = \frac{2R_L \Delta g_m}{1 + 2R_L g_{dA}} v_{AS}$$
(5)

と計算できる。出力電圧を  $v_{out}$  とすると、式 (2)、(5)、と定数  $K_A$  を用いて  $\Delta g_m = 2K_A V_{CTRL}$  と表せることを勘案すると

$$v_{out} = \frac{4K_A R_L \Delta g_m}{1 + 2R_L g_{dA}} \cdot \frac{g_{mMA}}{g_{mMB}} \cdot \frac{g_{mB}}{g_{mA}} \cdot V_{CTRL} \cdot v_{in}$$
 (6)

と求められた。ここで、カレントミラーのサイズが等しいとすると  $g_{mMA}=g_{mMB}$  となるので以前求めた利得と同様の結果になることが確かめられた。

## 3. 素子値の設計

今回、出力振幅を大きくするために NMOS にはトリプルウェルを用いて、バルクの電位を各 NMOS のソース電位に合わせることとした。図 4 に示す回路において  $V_{\rm ds}=1.8~\rm V$  とし、 $v_{in}$ を 0 V から 1.8 V まで掃引した時のドレイン電流を図 4 に示す。さらに、図 5 には  $v_{in}=0.8~\rm V$  から  $v_{in}=1~\rm V$  での最小二乗法による近似直線とその x 切片を示す。ただし、トランジスタはゲート長を  $0.18~\rm \mu m$ 、ゲート幅を  $0.44~\rm \mu m$ 、並列数を  $16~\rm E$  した。



図 4 DC 解析を行った回路



図 5 差動半回路の小信号等価回路

この結果から、このサイズのトランジスタのしきい値電圧はおよそ  $0.6~\rm V$  と推定することができた。 $\rm M_A$  には後述する整合の影響を受け  $\pm 0.1~\rm V$  の信号が入る。図  $5~\rm c$  it  $0.7~\rm V$  付近から線形に電流が増加していたので、ゲートソース間電圧を  $0.8~\rm V$  付近でで利用することとした。また、 $\rm M_A$  のソース電位は  $0.3~\rm V$  とした。この時ゲートのバイアス電圧  $\rm V_{lbias}$  は  $1.1~\rm V$  と決まる。さらに、飽和領域で使用するためゲート電位はドレイン電位よりもしきい値電圧分大きくなればよいので、今回は少し余裕を持たせ、ドレイン電位は  $0.7~\rm V$  とした。さらに  $\rm M_B$  についても  $\rm M_A$  と同様  $\rm V_{AS}=0.3~\rm V$ 、