# Lab 4

學號: 110062131 姓名: 馬毓昇

## A. Lab Implementation

Lab4\_1: 支援加減變換的 7 段顯示計數器。



### Lab4 1 segment:

1. binary counter: 一般的 counter 寫法,但有用 dir 判斷加減,最大加到 999,最小減到 0。 為了符合規格要求,以 slow clk(10hz)更新。

```
always @(posedge myclk10hz or posedge rst) begin
 97
          if(rst) begin
             counter <= START;
101
          else begin
102
             counter <= next_counter;
103
      end
105
      // binary counter
      always @* begin
107
          case(state)
108
             INIT : begin
109
                 next_counter = START;
110
              CNT : begin
                          = 1'b0) begin
                      if(counter == MAX) begin
                         next_counter = counter;
                      else begin
                          next_counter = counter + 1;
                      end
                  end
                  else begin
                     if(counter == MIN) begin
                         next counter = counter;
124
                      else begin
                          next_counter = counter - 1;
              STOP : begin
                  next_counter = counter;
133 end
```

2. 10 bits binary to 4\*4 bits BCD converter: 將 binary 的 counter 轉成 4\*4 bits 的 BCD。運用 "double dabble" 演算法,實作上會跑過每一個 binary bit,先判斷各 BCD 區,如果大於等於 5 的話就加 3,最後把 binary 的 bits 左移一位進 BCD 區,直到 binary bits 全部被移進 BCD 區,不再判斷。

```
wire [15:0] led;
     bin2bcd convert1 (counter, led);
      module bin2bcd (
         input [9:0] bin,
         output reg [15:0] bcd
219
220
      integer i;
      always @(bin) begin
         bcd = 0:
          for(i=0; i<10; i=i+1) begin
             if(bcd[3:0] >= 5) begin
                 bcd[3:0] = bcd[3:0] + 3;
227
             if(bcd[7:4] >= 5) begin
228
                 bcd[7:4] = bcd[7:4] + 3;
230
              if(bcd[11:8] >= 5) begin
                 bcd[11:8] = bcd[11:8] + 3;
233
234
              if(bcd[15:12] >= 5) begin
                 bcd[15:12] = bcd[15:12] + 3;
              bcd = {bcd[14:0], bin[9-i]};
238
         end
239
     endmodule
```

3. 7 segment display: BCD0、BCD1、BCD2 直接用剛剛轉好的 BCD 來接;BCD3 則是用 state 與 dir 還有 direction 按下與否來判斷要呈現上、下、或一橫。4 碼 7 段顯示的部分用跑馬燈的方式分別更新,同時更新 value 至對應的 BCD 值。後面依據各 BCD 來編碼右邊三碼 7 段顯示與左邊一碼的加減狀態顯示,而依眼睛視覺暫留選擇合適 clk rate,所以用 fast clk

```
(100Mhz/2^16) 來更新。
```

```
wire [3:0] BCD0 = led[3:0];
     wire [3:0] BCD1 = led[7:4];
     wire [3:0] BCD2 = led[11:8];
54
     wire [3:0] BCD3 = state == CNT ? dir == 0 ? 4'd10 : 4'd11 :
56
                            direction_debounced == 1'b1 ? dir == 0 ? 4'd10 : 4'd11 : 4'd12;
      // 7 segment display
      always @(posedge myclk16) begin
          case (DIGIT)
             4'b1110 : begin
                 value = BCD1:
                 DIGIT = 4'b1101;
              end
              4'b1101 : begin
143
                 value = BCD2:
                 DIGIT = 4'b1011;
145
              end
              4'b1011 : begin
146
147
                 value = BCD3:
                 DIGIT = 4'b0111;
150
              4'b0111 : begin
                 value = BCD0:
                 DIGIT = 4'b1110;
154
              default : begin
                 value = BCD0;
                 DIGIT = 4'b1110;
              end
          endcase
```

```
// 7 segment display
161
          if(state == INIT) begin
              DISPLAY = 7'b011_1111;
165
          else if(state == CNT || state == STOP) begin
                  4'd0 : DISPLAY = 7'b100_0000;
                  4'd1 : DISPLAY = 7'b111 1001;
                  4'd2 : DISPLAY = 7'b010 0100:
                  4'd3 : DISPLAY = 7'b011_0000;
                  4'd4 : DISPLAY = 7'b001_1001;
                  4'd5 : DISPLAY = 7'b001_0010;
                  4'd6 : DISPLAY = 7'b000_0010;
                  4'd7 : DISPLAY = 7'b111 1000;
                  4'd8 : DISPLAY = 7'b000_0000;
                  4'd9 : DISPLAY = 7'b001_0000;
                  4'd10 : DISPLAY = 7'b101_1100; // UP
                  4'd11 : DISPLAY = 7'b110_0011; // DOWN
                  4'd12 : DISPLAY = 7'b011 1111; // PAUSE
182
                  default : DISPLAY = 7'b111_1111;
185 end
```

4. dir: 用 direction\_1 pulse 切換加減狀態, next\_dir = !dir 可以實現 0、1 狀態切換, 0 是UP、1 是 DOWN。以 fast clk 更新使操作反應順暢。

```
reg dir = 0; // 0 for UP, 1 for DOWN
28
29
      reg next_dir;
186
                   dge myclk16 or posedge rst) begin
      always @(p
          if(rst) begin
              dir <= 1'b0;
190
191
          else begin
             dir <= next dir;
          end
195
      // dir
196
      always @* begin
          case(state)
              INIT : begin
                  next_dir = 1'b0;
200
201
              CNT : begin
202
                  next dir = dir:
                  if(direction_1pulse == 1'b1) begin
203
                      next_dir = !dir;
204
205
206
207
              STOP : begin
                  next_dir = dir;
209
              end
210
```

5. clock\_divider: 除數不局限於 2 的冪次的 clock divider。以 counter 邏輯實作,當 counter < DIVISOR/2 輸出 high,不然就輸出 low。

```
wire myclk10hz, myclk16;
33
      my_clock_divider #(28'd10000000) clk1 (clk, myclk10hz);
34
35
      my_clock_divider #(28'd65536) clk2 (clk, myclk16);
      module my_clock_divider #(
243
244
          parameter DIVISOR = 28'd2
245
          input clock_in,
247
          output reg clock_out
248
250
      reg [27:0] counter = 28'd0;
      always @(posedge clock_in) begin
           ounter <= counter + 28'd1;
          if(counter >= (DIVISOR-1)) begin
             counter <= 28'd0;
256
          clock_out <= (counter < DIVISOR/2) ? 1'b1 : 1'b0;</pre>
      endmodule
```

6. debounce、one\_pulse: 都是用上課的模板。以 fast clk 更新使操作反應順暢。debounce 需要連吃 4 個 high 才會輸出 high,不然輸出 low,以此消弭那些只有幾個 clk 的雜訊。one\_pulse 偵測前一輸入是 0 現在是 1 的那個 clk 輸出脈衝,去除長按按鈕的誤差。

```
module debounce (
             input wire clk,
             input wire pb,
             output wire pb_debounced
      );
             reg [3:0] shift_reg;
             always @(posedge clk) begin
 9
                     shift_reg[3:1] <= shift_reg[2:0];</pre>
                     shift_reg[0] <= pb;</pre>
             assign pb_debounced = ((shift_reg == 4'b1111) ? 1'b1 : 1'b0);
13
15
 1
     module one_pulse (
 2
          input wire clk,
          input wire pb_in,
 4
          output reg pb_out
 5
 6
             reg pb_in_delay;
 8
             always @(posedge clk) begin
9
10
                      if (pb_in == 1'b1 && pb_in_delay == 1'b0) begin
                             pb_out <= 1'b1;
                      end else begin
                              pb_out <= 1'b0;
14
             end
16
             always @(posedge clk) begin
18
                      pb_in_delay <= pb_in;</pre>
19
20 endmodule
```

7. max、min: MUX 判斷 counter 值來決定 high or low。

```
assign max = counter == MAX ? 1 : 0;
assign min = counter == MIN ? 1 : 0;
```

8. state: 吃到 start 1 pulse 就更新狀態,以 fast clk 更新使操作反應順暢。

```
58
     // state
59
     always @(posedge myclk16 or posedge rst) begin
60
         if(rst) begin
61
            state <= INIT;
62
63
         else begin
64
            state <= next_state;
65
66
     end
67
     // state
     always @* begin
68
         case(state)
69
70
            INIT : begin
                if(start_1pulse) begin
                    next_state = STOP;
                 end
74
                else begin
                    next_state = INIT;
76
             end
78
             STOP : begin
                if(start_1pulse) begin
79
80
                   next_state = CNT;
81
                 else begin
82
                    next_state = STOP;
83
84
85
             end
86
             CNT : begin
87
                 if(start_1pulse) begin
88
                   next_state = STOP;
                 end
89
                 else begin
90
91
                    next_state = CNT;
92
                end
            end
93
94
         endcase
95
    end
```

Lab4 1 FSM:



- 1. INIT -> INIT: 沒按開始就不變。
- 2. INIT -> STOP: 按開始就進 STOP。
- 3. STOP -> STOP: 沒按開始就不變。
- 4. STOP -> CNT: 按開始就進 CNT。
- 5. CNT -> CNT: 沒按開始就不變。
- 6. CNT -> STOP: 按開始就進 STOP。

Lab4 2: 支援選擇位數加減調整與加減變換的7段顯示計數器。



### Lab4\_2 segment:

1. clkmux: 因為在 STOP state 繼續用 10hz 的 slow clk 的話,會跟不上 fast clk 的操作頻率而吃不到變化,所以用一個 MUX 來在兩個 clk 中切換。換成 fast clk 既可以吃到操作,反應上也會順暢。

```
wire myclk10hz, myclk16, clkmux;
      my_clock_divider #(28'd1000000) clk1 (clk, myclk10hz);
my_clock_divider #(28'd65536) clk2 (clk, myclk16);
                           ate == STOP ? myclk16 : myclk10hz;
      // binary counter
118
119
       always @(posedge clkmux or posedge rst) begin
120
           if(rst) begin
               counter <= START;
            end
            else begin
124
                counter <= next_counter;</pre>
            end
       end
```

2. increase、decrease: 先決定要調整哪位數,再用除 10 的冪次+取餘的方式判斷 base10 下的那位數值做變化。個位數 9 變 0 可以看做是 counter + (-9),其他位數同理。

```
STOP : begin
   next counter = counter;
   if(increase_1pulse == 1'b1) begin
       case({d2, d1, d0})
           3'b001 : begin
              if(counter % 10 != 9) begin
                  next_counter = counter + 1:
               else begin
                   next_counter = counter - 9;
               end
           end
           3'b010 : begin
               if((counter / 10) % 10 != 9) begin
                  next_counter = counter + 10;
               else begin
                   next_counter = counter - 90;
                  next_counter = counter + 100;
               else begin
                   next_counter = counter - 900:
           end
           default : begin
               next counter = counter;
       endcase
```

3. {d2, d1, d0}: 像跑馬燈一樣,每吃到一次 select\_1pulse 就換。fast clk 更新使操作順暢。

```
// d light
      always @(posedge myclk16 or posedge rst) begin
          if(rst) begin
             {d2, d1, d0} <= 3'b000;
          end
301
          else begin
             {d2, d1, d0} <= next_dlight;
302
          end
303
304
      end
305
      // d light
306
      always @* begin
307
         case(state)
308
            INIT : begin
309
                 next_dlight = 3'b000;
310
             CNT : begin
                 next_dlight = 3'b000;
314
                 next_dlight = {d2, d1, d0};
                  if({d2, d1, d0} == 3'b000) begin
316
                      next_dlight = 3'b001;
                  if(select_1pulse == 1'b1) begin
319
                     if({d2, d1, d0} == 3'b000) begin
                         next_dlight = 3'b001;
                      else if(\{d2, d1, d0\} == 3'b001) begin
                         next_dlight = 3'b010;
                      else if(\{d2, d1, d0\} == 3'b010) begin
                         next_dlight = 3'b100;
                      else if(\{d2, d1, d0\} == 3'b100) begin
                         next_dlight = 3'b001;
                      end
                  end
             end
```

Lab4 2 FSM:



#### B. Questions and Discussions

A: 按鈕內部是像彈簧一樣,壓放的時候總會有隨意的 µs 尺度彈跳訊號產生,又因為 FPGA 對脈衝的靈敏度有達到 ns 尺度,所以需要 debounce 來消除這些不希望出現的脈衝訊號。不需要,因為 debounce 負責的是穩定訊號,one-pulse 是依據訊號產生脈衝。 debounce 的 clk 影響的是穩定訊號時對於原始訊號的靈敏度(clk 越快,越接受細碎的訊號),one-pulse 的 clk 影響的則是產生的脈衝長度(clk 愈慢,一次脈衝的時間越久),與穩定訊號的輸入的無關,兩者間並不一定要使用同個 clk,只是在合理的範圍內(不合理:用 100Mhz 跑 debounce,這樣根本沒有 debounce 到;或是 clk 慢到 one-pulse 吃不到輸入訊號)都能選用各種 clk rate。

B: 如果比較快的話,有可能會讓 FSM 沒反應到,於是就忽略了這次變化(如下圖綠框,沒有變化產生);而比較慢的話,就有可能讓 FSM 因為一次脈衝而變化不只一次(如下圖藍框,其中每個 posedge clk 都會變化)。這都不是理想中的結果,應該要一次脈衝產生一次變化。



C: 因為有視覺暫留,當燈號的 4bits 依序變動得夠快,我們就會把他們當成是在同一時間一起變動的。

#### C. Problem Encountered

- 1. 想破頭都想不出來 Question A 第二題要怎麽證明我的答案,最後只能盡力用文字敘述表達我的想法。
- 2. lab 中小卡的一點就是 4\_2 要上 increase/decrease 變化那邊,一開始沒注意到 clk 的問題還另外接了 led 測試是不是 button 接觸不良,測試時看到 led 瞬間閃爍就馬上給了我一個想法,會不會是 button 的操作(fast clk)相對於 counter 的變化(10 hz slow clk)太快,最後發現還真的是,一下子就改成功了。

## D. Suggestions

我發現用 Lucidchart 畫圖很方便,說不定老師上課可以推薦給同學知道。(gapp, office365 信箱可以有免費 premium)