# Архитектура процессоров Intel







# Архитектура семейства Intel X86. Предтеча

Intel 8080 — 8-битный микропроцессор, выпущенный компанией Intel в апреле 1974 года. Представляет собой усовершенствованную версию процессора Intel 8008. По заверениям Intel, этот процессор обеспечивал десятикратный прирост производительности по сравнению с микропроцессором Intel 8008.





Функциональный аналог микропроцессора Intel i8080A Также существовал более ранний вариант микропроцессора K580ИK80, выпускавшийся с 1977 по середину 1990-х

Копии i8080 производили Mitsubishi, National Semiconductor, NEC, Siemens, AMD и некоторые другие.

Zilog Z80: существенно большая производительность, расширенный набор команд, питание только 5 вольт, значительно меньше микросхем поддержки.



## Процессор Intel 8080. Структура



## Процессор Intel 8080. Регистры

#### Семь 8-разрядных доступных регистров:

- **A** аккумулятор предназначен для обмена с внешними устройствами. Служит при этом источником операнда и приемником результата.
- **B**, **C**, **D**, **E**, **H**, **L** блок регистров общего назначения (РОН). Могут хранить как данные так и адреса. Используются как 8-разрядные регистры и как 16-разрядные регистровые пары.
- **W**, **Z** используются как буферные и программно недоступны. Для временного хранения второго и третьего байтов команд перехода.
- **T** также программно не доступен и служит для временного хранения второго операнда арифметических и логических операций.
- **SP** указатель стека, содержит адрес памяти, начиная с которой ее можно использовать как стек.
  - РС счетчик команд. Содержит адрес очередной исполняемой команды.

В качестве адреса можно использовать содержимое любой регистровой пары. При выдаче адреса содержимое соответствующей регистровой пары переходит в регистр адреса, в буфер и на шину адреса.

## Процессор Intel 8080. Арифметико-логическое устройство (АЛУ)

АЛУ — 8-разрядная комбинационно-логическая схема, реализующая четыре арифметические операции, четыре логические, и четыре циклических сдвига.

При выполнении операций одним из операндов служит содержимое аккумулятора.

Сдвиг также выполняется над аккумулятором.

Предусмотрена возможность выполнения арифметический операций над 10-ичными числами при помощи дополнительного блока десятичной коррекции. Она осуществляется при помощи специальной команды DAA.



## Процессор Intel 8080. Регистр флагов (признаков)

Регистр флагов (F) используется для хранения признаков.

| 7 | 6 | 5 | 4  | 3 | 2 | 1 | 0  |
|---|---|---|----|---|---|---|----|
| S | Z |   | AC |   | Р |   | CY |

СҮ — бит переноса/заема. Если перенос был, то устанавливается в 1.

Р — признак четности количества единиц результата. Если четное, то 1.

**АС** — признак переноса из 3 разряда в 4. Если такой был, то устанавливается в 1.

**Z** — признак нулевого результата. 0, если результат ненулевой, и 1 если результат = 0.

**S** — признак отрицательного результата. 1 при отрицательном и 0 при положительном.



#### Процессор Intel 8080. Форматы команд

11 форматов команд, коды операций (КОП) которых имеют различную длину (2, 5, 6 или 8 бит) и часто состоят из двух частей. В зависимости от способа адресации команды могут быть одно-, двух- или трехбайтовыми.

Используются четыре способа адресации:

- регистровая (MOV rl, r2; ADD r; PCHL; ...);
- косвенно-регистровая (MOV M, r; ADD M; PUSH; POP; ...);
  - непосредственная (MVI r, data 8; ADI data 8; ...);
  - -прямая (LDA addr; SHLD addr; IN port; ...).

Трехбитовые поля адресации источника и приемника: **SSS** и **DDD** соответственно. В мнемонических изображениях двухадресных команд *приемник* указывается на *первом месте*, а *источник* — *на втором*.

Для обозначения содержимого регистра или ячейки памяти используется запись в скобках: (rl), (r), (H), (M) и т. п.



# Архитектура семейства Intel X86

# История развития

#### 1978 r. Intel 8086

Размер машинного слова: 2 байта (16 разрядов)

Расположение байт: "little endian".

Реальный режим работы (*real mode*): адресация до 2<sup>20</sup>=1 МБайт ОЗУ

Число основных команд: 133 основные

Длина команды: 1-6 байт

#### 1982 г. Intel 80286

Размер машинного слова: 2 байта (16 разрядов) Защищённый режим работы (*protected mode*): защита памяти, контексты задач, средства для организации виртуальной памяти. Адресуемая память – 16 Мбайт.

## Процессор Intel 8086. Внутренние регистры



## Процессор Intel 8086. Расширение адресного пространства



Рис.4 Формирование адресов байта или слова



#### Модели памяти Intel 8086

#### Использовались 6 моделей памяти

**Tiny (крохотная)**. Минимальный размер (64К). CS, DS, SS и ES устанавливаются на один и тот же адрес. Обычно для системных программ.

Small (малая). Для небольших прикладных программ. CS, DS расположены отдельно друг от друга и не перекрываются. (64К кода программы + 64К данных и стека).

**Medium (средняя)**. Для больших программ, с небольшим объемом данных. Для кода, используются указатели far. Данные + стек ограничены размером 64К. Код может занимать до 1М.

Compact (компактная). Размер кода невелик, адресация большого объема данных. Указатели far используются для данных, но не для кода. Код ограничен 64К. Предельный размер данных - 1 Мб.

Large (большая). Модели large и huge только в очень больших программах. Дальние указатели используются как для кода, так и для данных, что дает предельный размер 1 Мб для обоих.

**Huge (огромная)**. Дальние указатели используются как для кода, так и для данных. Обычно размер статических данных ограничивается 64К. Модель памяти huge отменяет это ограничение, позволяя статическим данным занимать более 64К.



# Математический сопроцессор Intel 8087





#### https://xakep.ru/issues/xb/002/

#### Введение в Assembler

#### Изучаем низкоуровневое программирование с нуля

Знать ассемблер раньше было обязательно для каждого хакера. Сейчас — только для лучших в своей профессии. Понимать язык машины не только полезно, но и крайне увлекательно: освоив ассемблер, ты научишься программировать без помощи операционной системы и общаться с «железом» напрямую.

Купить этот выпуск:



#### Hello World на Intel 8086

```
0 \times 100
           org
@@start:
                      bx, string
           MOV
@@repeat:
                      al, [bx]
           MOV
                      al, 0
           cmp
                                                                                                                _ D X
                                                         DOSBox 0.74-3, Cpu speed: 3000 cycles, Frameskip 0, Program: DOSBOX
                      CCend
           je
                      bx
           push
                                                         Z:\>mount c c:\nasm
                      ah, 0x0E
           MOV
                                                         Drive C is mounted as local directory c:\nasm\
                      bx, 0x000F
           MOV
           int
                      0x10
                                                         Z:\>c:
                      bx
           pop
inc
                                                         C:\>first
                      bx
                                                         Hello, world!
                      CCrepeat
           jmp
                                                         C:\>_
@@end:
           int
                      0x20
string:
                      "Hello, world", '!', 0
           db
```

```
Умопомрачительная программа "Hello, world!"
        org 0x100
                                ; Резервируем первые 100 байт сегмента кода под
                                ; системные нужды (бюрократия для сом-файла)
@@start:
                bx, string
                                ; Помещаем в регистр BX адрес переменной string
        MOV
CCrepeat:
                al. [bx]
                                ; Помещаем в AL очередной символ из string
        mov
                             : AL = 0 ?
                al,0
        cmp
        je
                @@end
                                ; Да - строка кончилась. Выходим (jump if zero)
                                ; Сохраняем на стеке указатель на текущий символ
        push
                bx.
  ---- Выводим символ на экран, пользуясь прерыванием BIOS: Ох10
                ah, ОхОЕ ; ОЕ — функция которая выводит символ на экран
        mov
                bx, 0x000F ; ВН — нулевая страница; ВL — цвет символа
        mov
        int
                0 \times 10
                                ; Восстанавливаем указатель на текущий символ
        pop
                bx
        inc
                bx.
                                ; и прокручиваем его к следующему символу
                CCrepeat
                                ; Идём обрабатывать этот новый символ,
        jmp
@@end:
        int
                0 \times 20
                                ; Выходим в командную строку
string:
                "Hello, world", '!', 🕕
        db
```

It is a deak lime for the preceding the position of the position of the process o

#### EPISODE VI

Luke Skywalker has returned to his home planet of Tatooine
in an attempt to rescue his friend Han Solo from the clutches
of the vile gangster Jabba the Hutt. Little does Luke know
that the GALACTIC EMPIRE has secretly begun construction
on a new armored space station even more powerful than the
first dreaded Death Star. When completed, this ultimate
weapon will spell certain doom for the small band of rebels
struggling to restore freedom to the galaxy...

Советует свою метоличку. которую написал 50 лет Стойкий запах могилы Твой билет на доп сессию Забыл, что воротник рубашки когда-то не Попадает по ярлыку с пятого Kun warrun раза, не может найти кнопку Горой стоит за ВУЗ, ведь больше Оставляет недоумевающие его никуда не следы слюны на возьмут программе, которую ты сдал на листочке Вспоминает как было круто писать код на

Облизывает волосы, растущие из носа

Преподает, потому что никто кроме студента

его маразм не станет слушать

перфокартах

# Архитектура семейства Intel X86

# История развития

#### 1982 г. Intel 80386

Размер машинного слова: 4 байта (32 разряда)

Адресу́емая память 2<sup>32</sup> ≈ 4 Гбайт.

Защищенный и реальный режимы работы. Виртуальный 8086.

Внешний сопроцессор с плавающей точкой.

## 1989 г. Intel 80486

Появление встроенного сопроцессора с плавающей точкой.



## Архитектура х86-64

**x86-64** (также *AMD64*/Intel64/EM64T) — 64-битная версия (изначально — расширение) архитектуры x86, разработанная компанией AMD и представленная в 2000 году, позволяющая выполнять программы в 64-разрядном режиме.

Это расширение архитектуры х86, а ныне — версия архитектуры х86, почти полностью обратно совместимая с 32-разрядной версией архитектуры х86, известной ныне как IA-32.

#### Особенности:

- **16** целочисленных 64-битных регистров общего назначения (RAX, RBX, RCX, RDX, RBP, RSI, RDI, RSP, R8 R15);
- 8 80-битных регистров с плавающей точкой (ST0 ST7);
- 8 64-битных регистров Multimedia Extensions (MM0 MM7, имеют общее пространство с регистрами ST0 ST7);
- **16** 128-битных регистров SSE (XMM0 XMM15);
- 64-битный указатель RIP и 64-битный регистр флагов RFLAGS.

## Х86-64. Режимы работы

- 1) **Long mode** («длинный» режим);
- 2) Legacy mode («наследственный» режим).

#### «Long Mode»

Основной для AMD64. Позволяет воспользоваться всеми дополнительными преимуществами архитектуры. Для работы требуется 64-разрядная ОС. Выполняются 64-разрядные программы.

Доступна обратная совместимость: поддержка 32-разрядных приложений.

#### «Legacy Mode»

Дает возможность AMD64 работать с инструкциями для x86-процессоров. Полная совместимость с 32-разрядным кодом и соответствующими ОС. Дополнительные функции, доступные под AMD64, становятся неактивны. 64-битные программы и соответствующие операционные системы функционировать не будут.

## Таблица регистров х86-64



## Архитектура х86-64. Регистры

| 64-битовый | 32-битовый | 16-битовый | Нижний<br>8-битовый | Верхний<br>8-битовый | Комментарий                |
|------------|------------|------------|---------------------|----------------------|----------------------------|
| гах        | eax        | ax         | al                  | ah                   |                            |
| гЬх        | ebx        | bx         | Ыl                  | bh                   |                            |
| гсх        | ecx        | сх         | cl                  | ch                   |                            |
| гdх        | edx        | dx         | dl                  | dh                   |                            |
| rsi        | esi        | si         | sil                 | -                    |                            |
| rdi        | edi        | di         | dil                 | :-                   |                            |
| гЬр        | ebp        | bp         | bpl                 | -                    | Указатель базы<br>(адреса) |
| гѕр        | esp        | sp         | spl                 | -                    | Указатель стека            |
| г8         | r8d        | r8w        | r8b                 | -                    |                            |
| г9         | г9d        | г9w        | г9b                 | -                    |                            |
| г10        | г10d       | г10w       | г10b                | :-                   |                            |
| г11        | г11d       | г11w       | г11b                | \ <u></u>            |                            |
| г12        | r12d       | г12w       | г12b                | -                    |                            |
| г13        | r13d       | г13w       | r13b                |                      |                            |
| г14        | г14d       | г14w       | г14b                |                      |                            |
| г15        | r15d       | г15w       | г15b                | -                    |                            |

#### Архитектура х86-64. Регистры

**IP** (Instruction Pointer) — регистр, указывающий на смещение (адрес) инструкций в сегменте кода (1234:0100h сегмент/смещение).

**IP** — 16-битный (младшая часть EIP)

**EIP** — 32-битный аналог (младшая часть RIP)

**RIP** — 64-битный аналог

Сегментные регистры — регистры, указывающие на сегменты.

Все сегментные регистры — 16-разрядные

CS (Code Segment), DS (Data Segment), SS (Stack Segment), ES (Extra Segment), FS, GS

В реальном режиме работы процессора сегментные регистры содержат адрес начала 64Кb сегмента, смещённый вправо на 4 бита.

В защищённом режиме работы процессора сегментные регистры содержат селектор сегмента памяти, выделенного ОС.

**CS** — указатель на кодовый сегмент.

Связка **CS:IP** (**CS:EIP**/**CS:RIP** — в защищённом/64-битном режиме) указывает на адрес в памяти следующей команды.

В 64-разрядном режиме сегментные регистры **CS**, **DS**, **ES** и **SS** в формировании линейного (непрерывного) адреса не участвуют, поскольку сегментация в этом режиме не поддерживается.





#### Архитектура х86-64. Регистры

IP (Instruction Pointer) — регистр, указывающий на смещение (адрес) инструкций в сегменте кода

(1234:0100h сегмент/смещение).

**IP** — 16-битный (младшая часть EIP)

**EIP** — 32-битный аналог (младшая часть RIP)

**RIP** — 64-битный аналог

Сегментные регистры — регистры, указывающие на сегменты.

Все сегментные регистры — 16-разрядные

Регистр - указатель инструкций

16 bit

IP (16)

EIP (32)

RIP (64)

**CS** (Code Segment), **DS** (Data Segment), **SS** (Stack Segment), **ES** (Extra Segment), **FS**, **GS**В реальном режиме работы процессора сегментные регистры содержат адрес начала 64Кb сегмента, смещённый вправо на 4 бита.

В защищённом режиме работы процессора сегментные регистры содержат селектор сегмента памяти, выделенного ОС.

**CS** — указатель на кодовый сегмент.

Связка **CS:IP** (**CS:EIP/CS:RIP** — в защищённом/64-битном режиме) указывает на адрес в памяти следующей команды.

В 64-разрядном режиме сегментные регистры **CS**, **DS**, **ES** и **SS** в формировании линейного (непрерывного) адреса не участвуют, поскольку сегментация в этом режиме не поддерживается.

#### Архитектура х86. Регистры

RAX, RCX, RDX, RBX, RSP, RBP, RSI, RDI, R8-R15 — 64-битные (registry AX)

EAX, ECX, EDX, EBX, ESP, EBP, ESI, EDI, R8D-R15D — 32-битные (extended AX)

```
DX (Data Register),
BX (Base Register),
SP (Stack Pointer),
BP (Base Pointer),
SI (Source Index),
DI (Destination Index),
R8W-R15W — 16-битные

АН, AL, CH, CL, DH, DL, BH, BL, SPL, BPL, SIL, DIL, R8B-R15B — 8-битные (половинки 16-битных)
```

Пример:

регистров)

AX (Accumulator), CX (Count Register),

AH — high AX — старшая половинка 8 бит AL — low AX — младшая половинка 8 бит

#### Архитектура х86. Регистры

**Регистр флагов FLAGS** (16 бит) / **EFLAGS** (32 бита) / **RFLAGS** (64 бита) — содержит текущее состояние процессора.

Системные регистры GDTR, LDTR и IDTR введены в процессорах начиная с Intel286 и предназначены для хранения базовых адресов таблиц дескрипторов — важнейших составляющих системной архитектуры при работе в защищённом режиме.

**Регистр GDTR** содержит 32-битный (24-битный для Intel286) базовый адрес и 16-битный предел глобальной таблицы дескрипторов (GDT).

Видимая часть регистра LDTR содержит только селектор дескриптора локальной таблицы дескрипторов (LDT). Сам дескриптор LDT автоматически загружается в скрытую часть LDTR из глобальной таблицы дескрипторов.

Регистр IDTR содержит 32-битный (24-битный для Intel286) базовый адрес и 16-битный предел таблицы дескрипторов прерываний (IDT). В реальном режиме может быть использован для изменения местоположения таблицы векторов прерываний.

Видимая часть регистра **TR** содержит селектор дескриптора сегмента состояния задачи (**TSS**). Сам дескриптор **TSS** автоматически загружается в скрытую часть **TR** из глобальной таблицы дескрипторов.

## Архитектура х86-64. Регистр флагов

| Имя       | Символьное<br>обозначение | Бит | Описание                                                                 |  |
|-----------|---------------------------|-----|--------------------------------------------------------------------------|--|
| Саггу     | CF                        | 0   | В предыдущей инструкции был выполнен перенос (разрядов)                  |  |
| Parity    | PF                        | 2   | Последний байт содержит четное число единиц                              |  |
| Adjust    | AF                        | 4   | Операции BCD (в двоично-десятичном коде)                                 |  |
| Zero      | ZF                        | 6   | Результат предыдущей инструкции равен нулю                               |  |
| Sign      | SF                        | 8   | В результате выполнения предыдущей инструкции самый значимый бит равен 1 |  |
| Direction | DF                        | 10  | Направление операций со строками (инкремент или декремент)               |  |
| Overflow  | OF                        | 11  | В результате выполнения предыдущей инструкции возникло переполнение      |  |



#### Структура машинной команды для режима "16 разрядов"

| Число байт | Компонент команды        |  |  |
|------------|--------------------------|--|--|
| 0 или 1    | Префикс команды          |  |  |
| 0 или 1    | Префикс замены сегмента  |  |  |
| 1 или 2    | Код операции             |  |  |
| 0 или 1    | Байт MRM - (mod,reg,r/m) |  |  |
| 0,1 или 2  | Поле для задания адреса  |  |  |
| 0,1 или 2  | Непосредственный операнд |  |  |

#### Префиксы перед кодом операции

- Если в команде более одного префикса, то они должны располагаться в порядке, указанных в форматах.
- В команде не могут стоять несколько префиксов одной группы.
- Префикс действует только в пределах той команды, перед которой он стоит.
- Код префикса не может совпадать с кодом операции какой-либо команды.

#### Префиксы команды

Имеют свои собственные имена на языке ассемблера. Некоторые ассемблеры показывают эти команды в отдельной строке.

- **F0** префикс блокировки шины, команда LOCK ("lock" запирать). Употребляется только с командами, которые поддерживают возможность блокировки шины.
- F2, F3 префиксы повторения. Команда REP ("repeat" повторять) и другие команды этой группы. Употребляются только с цепочечными командами. Префиксы группы REP позволяют организовать циклическое выполнение цепочечной команды.
- Код **F1** не используется (пока?).

#### Структура машинной команды для режима "32 разряда"

| Число байт  | Компонент команды                  |  |  |  |  |
|-------------|------------------------------------|--|--|--|--|
| 0 или 1     | Префикс команды                    |  |  |  |  |
| 0 или 1     | Префикс изменения размера адреса   |  |  |  |  |
| 0 или 1     | Префикс изменения размера операнда |  |  |  |  |
| 0 или 1     | Префикс замены сегмента            |  |  |  |  |
| 1 или 2     | Код операции                       |  |  |  |  |
| 0 или 1     | Байт MRM - (mod,reg,r/m)           |  |  |  |  |
| 0 или 1     | Байт SIB - (scale,index,base)      |  |  |  |  |
| 0,1,2 или 4 | 4 Поле для задания адреса          |  |  |  |  |
| 0,1,2 или 4 | ,2 или 4 Непосредственный операнд  |  |  |  |  |

#### Префиксы перед кодом операции

# **Префикс изменения размера адреса** Код **67**.

Действие префикса зависит от конкретной команды.

- Если режим выполнения программы "32-разрядный", то для текущей команды устанавливается атрибут размера адреса "16" разрядов.
- Если общий режим выполнения программы "16-разрядный", то для команды, перед которой есть префикс 67, устанавливается атрибут размера адреса "32" бита.

# **Префикс изменения размера операнда** Код **66**.

Действие префикса зависит от конкретной команды.

- Если режим выполнения программы "32-разрядный", то для текущей команды устанавливается атрибут размера операнда "16" разрядов.
- Если общий режим выполнения программы "16-разрядный", то для команды, перед которой есть префикс 67, устанавливается атрибут размера операнда "32" бита.

#### Префиксы перед кодом операции

#### Префиксы замены сегмента

Адрес памяти всегда относится к некоторому сегменту, заданному по умолчанию. С помощью префикса можно изменить сегмент. Замена зависит от конкретной команды.

- Код **26** сегмент по умолчанию заменяется на сегмент ES.
- Код **2E** сегмент по умолчанию заменяется на сегмент CS.
- Код 36 сегмент по умолчанию заменяется на сегмент SS.
- Код **3E** сегмент по умолчанию заменяется на сегмент DS.
- Код 64 сегмент по умолчанию заменяется на сегмент FS.
- Код 65 сегмент по умолчанию заменяется на сегмент GS.

#### Код операции (КОП)

- Всегда присутствует в любой машинной команде.
- Может состоять из одного байта или из двух байт.
- Если первый байт кода операции имет значение **0F**, то есть еще и второй байт.

Примечание. При обсуждении системы команд удобно использовать понятие "основной байт" кода операции. Если КОП состоит из одного байта, то этот байт и является основным байтом. Если КОП состоит из двух байт, то основным следует считать

второй байт кода операции.

| Число байт                            | Компонент команды                  |  |  |  |
|---------------------------------------|------------------------------------|--|--|--|
| 0 или 1                               | Префикс команды                    |  |  |  |
| 0 или 1                               | Префикс изменения размера адреса   |  |  |  |
| 0 или 1                               | Префикс изменения размера операнда |  |  |  |
| 0 или 1                               | Префикс замены сегмента            |  |  |  |
| 1 или 2                               | Код операции                       |  |  |  |
| 0 или 1                               | Байт MRM - (mod,reg,r/m)           |  |  |  |
| 0 или 1 Байт SIB - (scale,index,base) |                                    |  |  |  |
| 0,1,2 или 4                           | 4 Поле для задания адреса          |  |  |  |
| 0,1,2 или 4 Непосредственный операнд  |                                    |  |  |  |

#### Байт MRM – (mod,reg,r/m) байт режима адресации

Имеется не во всех командах.

Например, ADD имеет четыре варианта с байтом MRM, еще четыре варианта с "сокращенным" байтом MRM (NNN), и два варианта без байта MRM. Итого десять разных вариантов машинной команды (кодов операции).

Делится на три битовых поля: mod, reg, r/m.

- **reg** определяет первый операнд команды (операнд-приемник, destination). Задает регистр общего назначения.
- **r/m** определяет второй операнд команды (операнд источник, source). Задает регистр, или память совместно с **mod** (32 варианта = 8 для задания регистров и 24 для задания формы и режима адресации памяти).

Бывает и наоборот (зависит от конкретной команды).

В "32-разрядном режиме бита" после MRM может стоять байт режима адресации SIB, увеличивая количество форм задания адреса памяти.

| 7 6 | 5 | 4   | 3 | 2 | 1   | 0 |
|-----|---|-----|---|---|-----|---|
| mod |   | reg |   |   | r/m |   |

#### Обозначение NNN

В ряде команд байт MRM используется иначе. Отличие в трактовке поля **reg**. Основной КОП не всегда однозначно определяет команду. Поэтому при некоторых значениях к нему добавляются три бита из поля **reg** байта MRM.

Пример: команды с первым байтом КОП = 80, 81, 82, 83.

Для подобных команд ставится обозначение NNN в колонке "Формат" вместо обозначения MRM. Тогда в команде стоит сокращенный вариант байта MRM, который может задавать только один операнд, Что определяется полями ( mod ) и ( r/m ).

В ряде команд байт MRM применяется в сокращенном виде так как не требуется задавать два операнда. Поле **reg** не используется. Оговаривается, что reg д.б. = 0.

Пример:

**MOV**, коды **C6** и **C7 POP**, код **8F** *группа команд* **SET**, коды от **0F 90** до **0F 9F** Тоже трактуется как NNN.

#### Байт SIB - (scale,index,base)

Второй байт режима адресации.

Позволяет применять еще более сложные формы задания адреса в памяти.

Возможен в команде только в 32-разрядном режиме в том случае, когда есть байт MRM (в полной форме или в форме NNN).

Включается в состав команды только при определенных значениях в полях **mod** и **r/m**.

#### Поля:

- scale масштабный множитель (00 1, 01 2, 10 4, 11 8);
- index номер индексного регистра (000 EAX, 001 ECX, 010 EDX, 011 EBX, 100 reg2 не используется, 101 EBP, 110 ESI, 111 EDI);
- base номер базового регистра (000 EAX, 001 ECX, 010 EDX, 011 EBX, 100 ESP, 101 32-offset πρи mod = 00 иначе EBP, 110 ESI, 111 EDI).

| 7 6   | 5 4 3 | 2 1 0 |  |  |
|-------|-------|-------|--|--|
| scale | index | base  |  |  |

#### Поле для задания адреса

Задется полный адрес, или смещение относительно некоторого адреса (адреса сегмента). Может по-разному использоваться в разных командах:

- Если есть байт MRM, то поле адреса является приложением к байту MRM и может потребоваться в разных формах задания адреса. От MRM зависит, будет ли в данной команде поле для задания адреса или нет.
- Если нет байта MRM, то поле используется в той конкретной форме, которая предписана для данной команды.

#### Непосредственный операнд

Поле для непосредственного операнда есть не во всех машинных командах. Если в формате команды есть поле для задания непосредственного операнда, то это поле в команде всегда будет последним.

## Архитектура Х86, Х86-64. Формат команд

#### Команды архитектуры х86

- Команды общего назначения
- Системные команды
- Команды сопроцессора (x87 FPU)
- Команды управления состоянием сопроцессора и SIMD
- Команды технологии ММХ
- Команды расширения SSE
- Команды расширения SSE2
- Команды расширения SSE3
- Команды расширения 3DNow!

#### В описаниях команд могут встречаться следующие обозначения:

- 8-битное целое (байт) Word - 16-битное целое (слово) DWord - 32-битное целое (двойное слово)

OWord - 64-битное целое (учетверенное слово) Float - вещественное число одинарной точности (32 бита) Double - вещественное число двойной точности (64 бита)

#### Команды общего назначения

#### Команды передачи данных

| MOV               | Присваивание                                          |
|-------------------|-------------------------------------------------------|
| CMOVxx            | Условное присваивание                                 |
| XCHG              | Обмен значений                                        |
| BSWAP             | Перестановка байтов                                   |
| XADD              | Обмен и сложение                                      |
| CMPXCHG           | Сравнение и обмен                                     |
| CMPXCHG8B         | Сравнение и обмен 8 байтов                            |
| PUSH              | Поместить значение в стек                             |
| POP               | Взять значение из стека                               |
| PUSHA/PUSHAD      | Поместить значения регистров общего назначения в стек |
| POPA/POPAD        | Взять значения регистров общего назначения из стека   |
| IN                | Прочитать значение из порта ввода/вывода              |
| OUT               | Записать значение в порт ввода/вывода                 |
| CWD               | Преобразовать Word в DWord                            |
| CDQ               | Преобразовать DWord в QWord                           |
| CBW               | Преобразовать Byte в Word                             |
| CWDE              | Преобразовать Word в DWord в регистре eax             |
| MOVSX             | Присвоить и расширить с учетом знака                  |
| MOVZX             | Присвоить и расширить нулевым значением               |
| Двоичные арифмети | ческие команды                                        |
| ADD               | Сложение                                              |

### Архитектура х86-64. Регистры ХММ, ҮММ

SSE (Streaming SIMD Extensions, потоковое SIMD-расширение процессора) — (Single Instruction, Multiple Data, Одна инструкция — множество данных) набор инструкций, разработанный Intel и впервые представленный в процессорах серии Pentium III как ответ на аналогичный набор инструкций 3DNow! от AMD, который был представлен годом раньше.

B SSE добавлены шестнадцать (для x64) 128-битных регистров, которые называются xmm0 — xmm15. Каждый регистр может содержать четыре 32-битных значения с плавающей запятой одинарной точности.

https://ru.wikipedia.org/wiki/SSE

**Режим Advanced Vector Extensions (AVX)** — расширение системы команд x86 для микропроцессоров Intel и AMD (марте 2008 г.)

Предоставляет различные улучшения, новые инструкции и новую схему кодирования машинных кодов.

Поддержка новых регистров ҮММ (256 разрядов)

https://ru.wikipedia.org/wiki/AVX

Использование Intel AVX: пишем программы завтрашнего дня https://habr.com/ru/post/99367/

## Пример простой программы на ассемблере Х86-64

```
.intel syntax noprefix
10
         .section .rodata
11
     msg:
12
         .ascii "hello, world!\n"
13
15
         .equ msgLen, .-msg
16
         .text
18
        .global start
19
     start:
20
               rax, 1
        mov
21
        mov rdi, 1
        lea rsi, msg # if _start: without rip
                rdx, msgLen # length of the string, without 0
        mov
25
        syscall
26
                         # 60 = exit
                rax, 60
        mov
28
                rdi, 0
        mov
29
        syscall
30
```

## Используемые источники

Википедия: Список микропроцессоров Intel https://ru.wikipedia.org/wiki/Список\_микропроцессоров\_Intel

Математических сопроцесор Intel 8087 https://ru.wikipedia.org/wiki/Intel\_8087

Справочник по командам процессоров X86 (32-х разрядная архитектура): http://looch-disasm.narod.ru/refe01.htm

Структура машинной команды: http://looch-disasm.narod.ru/refe09.htm

Команды x86, x86-64: http://ccfit.nsu.ru/~kireev/lab2/lab2com.htm

Регистры x86, x86-64: http://ccfit.nsu.ru/~kireev/lab2/lab2reg.htm

### **Архитектура х86-64 (АМD64)**





Developer Guides, Manuals & ISA Documents https://developer.amd.com/resources/developer-guides-manuals/ **AMD64 Technology** 

#### AMD64 Architecture

AMD64 Architecture Programmer's Manual Volumes 1-5 https://www.amd.com/system/files/TechDocs/40332.pdf

AMD64 Architecture Programmer's Manual: Volumes 1-5

 Publication #
 40332
 Revision: 4.03

 Issue Date:
 March 2021

[AMD Public Use]

Рэндал Э. Брайант нодах Р. О'Халларон

# Компьютерные системы

Архитектура и программирование



Рэндал Э. Брайант, Дэвид Р. О'Халларон

Компьютерные системы: архитектура и программирование. 3-е изд. /

– M.: ДМК Пресс, 2022. – 994 с.: ил.



# Программирование на ассемблере x64

От начального уровня до профессионального использования AVX

Йо Ван Гуй



Йо Ван Гуй. Программирование на ассемблере x64: от начального уровня до профессионального использования AVX. - М.: ДМК Пресс, 2021. – 332 с.

#### Исходные тексты примеров к книге:

https://github.com/Apress/beginning-x64-assembly-programming

# INTRODUCTION TO COMPUTER ORGANIZATION

AN UNDER THE HOOD LOOK AT HARDWARE AND X86-64 ASSEMBLY

ROBERT G. PLANTZ





Robert G. Plantz.

INTRODUCTION TO COMPUTER ORGANIZATION. Copyright © 2022 by



# DIVE INTO SYSTEMS

A Gentle Introduction to Computer Systems

SUZANNE J. MATTHEWS, TIA NEWHALL, and KEVIN C. WEBB



by Suzanne J. Matthews, Tia Newhall, and Kevin C. Webb.

DIVE INTO SYSTEMS. Copyright © 2022



#### А. В. СТОЛЯРОВ

## ПРОГРАММИРОВАНИЕ НА ЯЗЫКЕ АССЕМБЛЕРА

# NASM

ДЛЯ ОС UNIX



Столяров А.В. Программирование на языке ассемблера NASM для ОС Unix: Уч. пособие. - 2-е изд. - М.: МАКС Пресс, 2011. - 188 с.

Сайт книги с электронной версией и примерами:

http://www.stolyarov.info/books/asm\_unix



ассемблер nasm • конвенции linux и freebsd язык си • сборка и контроль версий

**НИЗКОУРОВНЕВОЕ** ПРОГРАММИРОВАНИЕ

Столяров А.В. Программирование: введение в профессию. II: Низкоуровневое программирование. - М.: МАКС Пресс, 2016. - 496 с.

Сайт книги с электронной версией и примерами:

http://www.stolyarov.info/books/programming\_intro/vol2



АЗЫ ПРОГРАММИРОВАНИЯ

Столяров А.В. Программирование: введение в профессию. Том 1: Азы программирования. - 2-е изд. - М.: МАКС Пресс, 2021. - 704 с.

Сайт книги с электронной версией и примерами:

http://www.stolyarov.info/books/programming\_intro/e2



Гагарина Л. Г., Кононова А. И.

Архитектура вычислительных систем и Ассемблер с приложением методических указаний к лабораторным работам. Учебное пособие.

— M.: СОЛОН-Пресс, 2019. - 368 c.