# Implementacja interfejsu 1<br/>wire w VHDL przy użyciu Spartan-3 E ${\rm oraz\ DS18S20}$

Krzysztof Cabała 210047 Kinga Wilczek 210063

## Spis treści

| 1 | Zał                        | ożenia projektowe              | 4  |
|---|----------------------------|--------------------------------|----|
| 2 | $\mathbf{W}\mathbf{s}^{1}$ | tęp teoretyczny                | 4  |
|   | 2.1                        | Interfejs                      | 4  |
|   | 2.2                        | Komunikacja                    | 4  |
|   |                            | 2.2.1 Inicjalizacja i reset    | 4  |
|   |                            | 2.2.2 Zapis bitu               | 4  |
|   |                            | 2.2.3 Odczyt bitu              | 5  |
|   | 2.3                        | Konwersja i odczyt temperatury | 5  |
|   | 2.4                        | Double dabble                  | 5  |
| 3 | Imp                        | olementacja                    | 6  |
|   | 3.1                        | Schemat główny                 | 6  |
|   | 3.2                        | Termometer                     | 8  |
|   |                            | 3.2.1 Controller               | 9  |
|   |                            | 3.2.2 ByteModule               | 13 |
|   |                            | 3.2.3 BusController            | 18 |
|   | 3.3                        | Interpreter                    | 21 |
|   | 3.4                        |                                | 21 |
|   | 3.5                        | LCD                            | 23 |

## Spis rysunków

| 1  | Przykładowe połączenie urządzeń                 | 4  |
|----|-------------------------------------------------|----|
| 2  | Diagram czasowy dla procedury inicjalizacji     | 4  |
| 3  | Diagramy czasowe dla procedury zapisu i odczytu | 5  |
| 4  | Schemat ogólny projektu                         | 7  |
| 5  | Moduł Termometer                                | 9  |
| 6  | Moduł Controller                                | 10 |
| 7  | Maszyna stanów Controller                       | 11 |
| 8  | Symulacja automatu Controller                   | 12 |
| 9  | Moduł ByteModule                                | 13 |
| 10 | Maszyna stanów BusController                    | 14 |
| 11 | Symulacja zapisu bajtu                          | 15 |
| 12 | Symulacja zapisu bajtu - szczegóły              | 16 |
| 13 | Symulacja odczytu bajtu                         | 17 |
| 14 | Moduł BusController                             | 18 |
| 15 | Maszyna stanów BusController                    | 19 |
| 16 | Symbol IOBuf                                    | 19 |
| 17 | Symulacja odczytu bajtu                         | 20 |
| 18 | Moduł Interpreter                               | 21 |
| 19 | Moduł Double dabble                             | 21 |
| 20 | Symulacja modułu double dabble                  | 23 |
| 91 | Modul LCD                                       | 93 |

## 1 Założenia projektowe

Celem projektu było przygotowanie układu obsługującego sensor Dallas DS18S20 na platformie Xilinx Spartan-3E. W tym celu zaimplementowano obsługę magistrali One wire oraz interpretacje wyniku. Efektem działania układu jest wyświetlona wartość temperatury na wyświetlaczu LCD zgodnym ze standardem HD44780.

## 2 Wstęp teoretyczny

#### 2.1 Interfejs

Interfejs 1wire jest interfejsem opracowanym przez firmę Dallas Semiconductor do komunikacji między dwoma lub większą liczbą urządzeń przy wykorzystaniu zaledwie jednej lini danych, linii GND (konieczne odniesienie dla poprawnego rozpoznawania stanów logicznych) oraz zasialania Vcc. W ramach oszczędności przewodów ogranicza się połączenia do dwóch lini, wtedy układ zasilany jest pasożytniczo z lini danych. Przykładowe połacznie przedstawia schemat:



Rysunek 1: Przykładowe połaczenie urządzeń

Wyróżnia się urządzania typu Master (najczęsciej mikrokontroler) oraz Slave (peryferia).

#### 2.2 Komunikacja

#### 2.2.1 Inicjalizacja i reset

Każda próba komunikacji urządzeń master i slave musi zacząć się od sekwencji składającej się z sygnału reset, wysyłanego przez master, po którym następuje sygnał obecności układu slave. Sygnał reset to wymuszony stan 0 trwający przynajmniej  $480\mu$ s. Następnie master oczekuje na sygnał obecności innego urządzenia na linii. Następuje wówczas zwolnienie magistrali, co powoduje podciągnięcie jej do stanu wysokiego przez rezystor pull-up. Urządzenie slave wykrywa wówczas narastające zbocze lini i po upływie  $15\mu$ s- $60\mu$ s sygnalizuje swoją obecność poprzez wymuszenie stanu niskiego na okres  $60\mu$ s- $240\mu$ s.



Rysunek 2: Diagram czasowy dla procedury inicjalizacji

#### 2.2.2 Zapis bitu

Operacje zapisu bitu realizowane są w ściśle określonych slotach czasowych. Długość jednego slotu wynosić zwykle  $60\mu$ s. Próbkowanie dokonywane jest mniej więcej w środku slotu celem uodpornienia na błędy. Pomiędzy kolejnymi operacjami wymagana jest przynajmniej  $1\mu$ s odstępu.

Zapis rozpoczyna się wysterowaniem linii danych przez master na poziom niski. Zapis 0 wymaga utrzymania jej w tym stanie przez cały slot. Zapis 1 jest nieco bardziej skomplikowany. Master musi w czasie nie dłuższym niż  $15\mu$ s, ale nie krótszym niż  $1\mu$ s zwolnić magistralęm tak aby w momencie próbkowania (po  $30\mu$ s od zbocza opadającego) była w stanie wysokim.

#### 2.2.3 Odczyt bitu

Odczyt bitu również wymaga  $60\mu$ s slotu oraz  $1\mu$ s przerwy. Odczyt rozpoczyna się wymuszeniem przez master stanu niskiego na linii danych na czas nie krótszy niż  $1\mu$ s i zwolnienie jej (powrót do stanu wysokiego). Po tym sygnale sterowanie linią przejmuje urządzenie slave, wysyłające bit 0 lub 1. Slave po wykryciu zbocza opadającego wymusza stan niski (dla 0) lub utrzymuje wysoki (dla 1) linii danych. Sygnał musi być wtedy spróbkowany przez master. Przed upłynięciem czasu końca slotu maigistrala zostaje zwolniona przez slave, co powoduje jej powrót do stanu wysokiego.



Rysunek 3: Diagramy czasowe dla procedury zapisu i odczytu

#### 2.3 Konwersja i odczyt temperatury

Aktualny odczyt temperatury zapisany jest w dwóch pierwszych bajtach pamięci Scratchpad. Po poprawnej inicjalizacji czujnika DS18S20 ich zawartość odpowiada temperaturze +85°C. W celu zmierzenia aktualnej temperatury należy wysłać do termometru komendę konwersji, zresetować układ i odczytać pamięć. W pamięci urządzenia jest 9 bajtów wyniku. Tylko dwa pierwsze są istotne w punktu wyniku. Pierwszy uzyskany bajt określa znak odczytu. Natomiast ostatni bit drugiego bajtu stanowi o wystąpieniu cyfry po przecinku. Pozostałe bity wyniku to wartość odczytanej temperatury. Wartość ta następnie podlega konwersji na kod BCD za pomocą algorytmu double dabble.

#### 2.4 Double dabble

Double dabble jest powszechnie wykorzystywanym algorytmem do konwersji liczb binarnych na kod BCD (Binary-Coded Decimal - system dziesiętny zakodowany dwójkowo).

Algorytm polega na wykonaniu n iteracji (w zależności od długości ciągu bitów). Początkowo wynikowy kod BCD jest zainicjalizowany jako ciąg zer podzielonych na grupy po 4 bity. Podczas każdej iteracji wykonywane jest przesunięcie o jeden bit w lewo, a na koniec doklejany jest jeden bit ciągu wejściowego. Jeżeli przed kolejnym przesunięciem wartość w jednej z grup w kodzie BCD jest wyższa niż 4 to następuje dodanie binarnej 3. Po wykonaniu odpowiedniej ilości iteracji algorytm kończy swoje działanie. Ostatecznie wynikowy ciąg jest podzielony po cztery bity, które odpowiadają kolejnym cyfrom wyniku.

## 3 Implementacja

#### 3.1 Schemat główny

Funkcjonalność projektu opiera się na 6 podstawowych modułach widocznych na rysunku 4:

- Termometer obsługa sensora DS18S20;
- RotaryEnc- sterowanie częstotliwością pomiaru;
- Interpreter interpretacja 2 bajtowego wyniku;
- double\_dabble zamiana liczby binarnej bez znaku na kod BCD;
- LCD generowanie zawartości wyświetlacza LCD;
- LCDWrite sterownik wyświetlacza.



Rysunek 4: Schemat ogólny projektu

## 3.2 Termometer

Moduł Termometer jest najbardziej rozbudowanym modułem składającym się z 4 układów (rysunek 5):

- Controller obsługa sekwencji komunikacji i konwersji temperatury;
- ByteModule obsługa komunikacji na poziomie bajtu (instrukcji);
- BusController obsługa magistrali Onewire;
- IOBuf ustala kierunek komunikacji.



Rysunek 5: Moduł Termometer

### 3.2.1 Controller

Moduł Controller (rysunek 6) odpowiada za przeprowadzenie poprawnej sekwencji operacji wymaganych do zmierzenia i odczytu temperatury.



Rysunek 6: Moduł Controller

Opis wyprowadzeń:

Wejścia

- CLK Zegar;
- Freq\_up Impuls zwiększenia częstotliwości próbkowania;
- Freq\_down Impul zmniejszenia częstotliwości próbkowania;
- Byte\_in Bajt odebrany przez ByteModule;
- Bit\_in Bit odeberany przez BusController;
- Busy\_in Flaga zajętości ByteModule;
- c\_Busy\_in Flaga zajętości BusController;

Wyjścia:

- Start Sygnał start dla ByteModule;
- Data\_out Odebrany ciag reprezentujący temperaturę (2 bajty);
- Byte\_out Dane (kod instrukcji) dla ByteContorllera;
- Reser Sygnał reset;
- Freq\_state Wektor reprezentujący aktualną częstotliwość próbkowania;
- Reset\_start Sygnał start dla BusControllera.

W celu ogaraniczenia częstotliwości odczytu (co powoduje nadmierne nagrzewanie się czujnika) dodano możliwość sterowania odstępem między pomiarami. Moduł umożliwia odczyt 4, 2, 1 sekundę lub ciągły. Zmiana odbywa się w procesie freq-process.

Moduł jest automatem skończonym (fsm). Zmiana stanów odbywa się w procesie state\_service.

```
state_service: process (CLK, next_state)
begin
    if (rising_edge (CLK)) then
        state <= next_state;
    end if;
end process;</pre>
```

Kolejne stany maszyny pokazuje Rysunek 7. Po każdym ze stanów (poza presence) występuje dodatkowy stan oczekiwania na zwolnienie flagi busy (zajętości kontrolerów niższego rzędu). Stany te zostały pominięte na schemacie ze względu na jego czytelność. Należy zaznaczyć, że stany w których wykonwywane są kolejne komendy są jednotaktowe, podczas gdy oczekiwanie na ich wykonanie zajmuje stosunkowo dużo więcej czasu. Zauważyć to można na symulacji pokazanej na rysunku 8



Rysunek 7: Maszyna stanów Controller



Rysunek 8: Symulacja automatu Controller

Zaznaczona na symulacji pozyjca A pokazuje moment zwolenia magistrali przez master (stan wysokiej impedancji). Zaraz po jej zwolnieniu kontrolę przejmuje slave, który wymuszając stan niski sygnalizuje swoją obecność (moment B). Przybliżony fragment (czerwona ramka) obrazuje przejścia stanów pomiędzy reset\_slave\_b a skip\_b. Widać, że stany presence oraz skip są jednotaktowe.

#### 3.2.2 ByteModule

ByteModule został zaimplementowany w celu obsługi dwukierunkowej komunikacji pomiędzy master, a slave. W zależności od kierunku transmitowanego bajtu wykonywane są na nim różne operacje. W przypadku zapisu danych bajt wejściowy jest rozdzielany na pojedyncze bity, które następnie kolejno są przesyłane do urządzenia. Natomiast operacja odczytu polega na formowaniu pojedynczych bitów wejściowych w jeden bajt wyjściowy.



Rysunek 9: Moduł ByteModule

Opis wyprowadzeń:

Wejścia:

- Bit\_in Bit wchodzący podczas operacji odczytu;
- Start Jednobitowy sygnał rozpoczęcia operacji;
- RnW Flaga informująca o typie wykonywanej operacji. Jeżeli ustawiona w stan wysoki wykonywany jest odczyt;
- Busy\_bit Flaga zajętości BusController;
- Byte\_In(7:0) Wejściowy bajt przy operacji zapisu;

Wyjścia:

- Byte\_Out(7:0) Wyjściowy bajt przy operacji odczytu;
- Start\_bit Sygnał start dla modułu;
- RnW\_bit Bit określający rodzaj operacji wykonywanej przez BusController;
- Busy Bit zajętości ByteModule;
- Bit\_out Kolejny bit zapisywany przez BusController;

Ten moduł równiez jest maszyną stanów. Jej uproszczony schemat przedstawia rysunek 10. Szczegóły implementacji można zobaczyć na symulacji przedstawionej na rysunkach 11 - ??,



Rysunek 10: Maszyna stanów BusController

Cykl odczytu rozpoczyna stan rs w którym ustawiany jest bit RnW na wartość 1 oraz wysyłany jest jendotaktowy sygnał start\_bit. Następnie w stanie rb następuje oczekiwanie na sygnalizujację zakończenia operacji przez BusController (flaga Busy\_bit). W stanie re w rejestrze tmp\_byte zatrzaskiwana jest odczytana wartość kolejnego bitu. Wartość ta jest współbieżnie przepsiwana na wyjście byte\_read. W zależności od ilości odczytanych bitów następuje przejście do stanu rc zwiększania zmiennej counter lub stanu n oznaczającego oczekiwanie na następną operację.

Za zapamiętywanie kolejnych bitów odpowiedzialny jest proces byte\_reading:

Symulacja z rysunku 11 pokazuje przebieg całej procedury. Zaznaczone czerowną i niebieską ramką fragmenty można zobaczyć w powiększeniu na rysunku 13. Widać na nich odpowiednio przejścia między odczytem kolejnych bitów oraz odczytem ostatniego bitu.

Procedura zapisu bajtu jest analogiczna do procedury odczytu. Wymienionym wcześniej stanom odpowiadają kolejno ws (RnW = 0), wb, we, wc. Wartości kolejnych bitów są odczytywane wprost z wektora byte\_in w zależności od wartości byte\_cnt. Symulację przedstawia rysunek ??



Rysunek 11: Symulacja zapisu bajtu



Rysunek 12: Symulacja zapisu bajtu - szczegóły



Rysunek 13: Symulacja odczytu bajtu

#### 3.2.3 BusController

Moduł BusController realizuje podstawowe operacje: reset, odczyt oraz zapis bitu.



Rysunek 14: Moduł BusController

Opis wyprowadzeń: Wejścia:

- CLK Wejście zegarowe;
- Bus\_in Bit odczytu z termometru;
- Data\_id Bit do zapisu z ByteModule;
- Reset Jednobitowy sygnał resetu;
- RnW Flaga informująca o typie wykonywanej operacji. Jeśli ustawiona w stan wysoki wykonywany jest odczyt;
- Start Sygnał start dla BusController;

Opis Wyjść:

- Bus\_out Zapis bitu do termometru;
- Busy Bit zajętości BusController;
- Read\_out Odczytany bit z termometru;

Poniżej przedstawiono schemat blokowy tego automatu (rysunek 15):



Rysunek 15: Maszyna stanów BusController

Poprawna obsługa magistrali wymaga jej zwalniania poprzez ustawienie w stan wysokiej impedancji (podciągnięcie do Vcc przez rezystor pull-up). Służy do tego element IOBuf. Podanie logicznego zera na wejście T otwiera bufor wyjściowy i przekazuje sygnał podawany na pin I (GND - Logiczne 0). Logiczne 1 na wejściu T ustawia linie w stanie wysokiej impednacji (zwalnia magistralę). Pin O służy do odczytu stanu magistrali.



Rysunek 16: Symbol IOBuf



Rysunek 17: Symulacja odczytu bajtu

Na rysunku 17 przedstawiono charakterystykę pracy układu wraz z buforem IO. Zaznaczono charakterystyne punkty:

- A Zwolnienie magistrali przez master;
- B Sygnał obecności slave;
- C Zwolnienie magistrali przez slave;
- D Sygnał obecności slave na wyjściu modułu;
- E Impuls start;

- F Magistrala w stanie wysokim odczyt 1;
- G Master wymusza stan niski zapis 0;
- H Master zwalnia magistralę przy zapisie zapis 1;

#### 3.3 Interpreter



Rysunek 18: Moduł Interpreter

Interpreter jest modułem kombinacyjnym, którego zadaniem jest odpowiedni podział wyniku odczytu. Jako wejście przyjmowane są dwa bajty. W wyniku konwersji pierwszy bajt zmieniany jest na znak wartości temperatury. Kolejne 7 bitów jest wartością temperatury. Ostatni bit określa wartość po przecinku.

Opis wyprowadzeń:

Wejścia:

• DATA(15:0) - dwa bajty wyniku uzyskanego z modułu termometer;

Wyjścia:

- SIGN bit znaku, gdzie stan wysoki oznacza wystąpienie wartości ujemnej;
- HALF bit określający wartość po przecinku (0 lub 5). Jeżeli ustawiony na jeden wartość po przecinku wynosi 5;
- VALUE(6:0) wektor wartości temperatury po konwersji;

#### 3.4 Double dabble



Rysunek 19: Moduł Double dabble

Moduł ten realizuje konwersję uzyskanej wartości na kod BCD na podstawie wcześniej opisanego algorytmu double dabble. Wykorzystane do zaimplementowania tego mechanizmu zostały zmienne, z względu na zastosowanie pętli for, w wyniku czego powstała bardzo skomplikowana logika kombinacyjna.

Opis wyprowadzeń:

Wejścia:

• BYTE\_IN(6:0) - wektor wejściowy konwertowany na BCD;

Wyjścia:

- S(3:0) 4 bity cyfry setek;
- D(3:0) 4 bity cyfry dziesiątek;
- J(3:0) 4 bity cyfry jedności;

Algorytm double dabble realizowany jest w procesie bcd1:

```
bcd1: process(BYTE_IN)
          variable temp: STD_LOGIC_VECTOR (6 downto 0);
          variable jds: STD_LOGIC_VECTOR (11 downto 0):="000000000000";
begin
          temp := BYTE_IN;
          jds := (others \Rightarrow '0');
                    for i in 0 to 6 loop
                               if jds(3 \text{ downto } 0) > 4 \text{ then}
                                         jds(3 \text{ downto } 0) := jds(3 \text{ downto } 0) + 3;
                              end if;
                               if jds(7 \text{ downto } 4) > 4 \text{ then}
                                         jds(7 \text{ downto } 4) := jds(7 \text{ downto } 4) + 3;
                              end if;
                                         jds := jds(10 \text{ downto } 0) \& temp(6);
                              temp := temp(5 \ downto \ 0) \& '0';
                    end loop;
          J \leq jds(3 \text{ downto } 0);
          D \le jds(7 \text{ downto } 4);
          S \ll jds(11 \text{ downto } 8);
end process bcd1;
```

Przykład działania pokazje symulacja na rysunku 20:



Rysunek 20: Symulacja modułu double dabble

## 3.5 LCD

Moduł LCD opiera się na prostej maszynie stanów, która przesyła kolejne znaki ASCII do wyświetlacza kontrolowanego przez element LCDWrite.



Rysunek 21: Moduł LCD