# Лабораторная работа 6 (Цифровой компаратор)



#### Цель

Ознакомиться с примерами цифровых компараторов, их схемами и работой. Написать на языках VHDL и SystemVerylog программу для заданного вариантом компаратора.

### Задание

Реализовать на языке VHDL и SystemVerylog компаратор, предложенный вариантом.

#### Выполнение

1. Создаем пустой проект с такими же параметрами как и лабораторная №1



2. Выбираю свой вариант



3. Cosqaem Verilog HDL File, Block Diagram/Schematic File, VHDL File и в разделе Verification/Debugging File выбираем University Program VWF и заполняем их кодом

```
module comparator (
input A0, A1, A2, A3, // 4 разделенных входа A
```

```
input B0, B1, B2, B3, // 4 разделенных входа В
     input GT_in, // Управляющий вход: A > В предыдущего разряда input LT_in, // Управляющий вход: A < В предыдущего разряда input EQ_in, // Управляющий вход: A = В предыдущего разряда output reg GT_out, // Результат: A > В output reg LT_out, // Результат: A < В output reg EQ_out // Результат: A = В
);
     always @(*) begin
           // Сборка значений А и В из раздельных входов
           reg [3:0] A, B;
           A = \{A3, A2, A1, A0\};
           B = \{B3, B2, B1, B0\};
           // Условие равенства
           if (EQ_in && A == B) begin
                 GT_out = 0;
                 LT_out = 0;
                 EQ_out = 1;
           end
           // Условие А > В
           else if ((GT_in \mid\mid EQ_in) && A > B) begin
                 GT_out = 1;
                 LT_out = 0;
                 EQ_out = 0;
           end
           // Условие A < B
           else if ((LT_in \mid\mid EQ_in) && A < B) begin
                 GT_out = 0;
                 LT_out = 1;
                 EQ_out = 0;
           end
           // По умолчанию
           else begin
                 GT_out = 0;
                 LT_out = 0;
                 EQ_out = 0;
           end
     end
endmodule
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity comparator_VHDL is
     Port (
           A0, A1, A2, A3 : in STD_LOGIC; -- 4 разделенных входа A
           B0, B1, B2, B3 : in STD_LOGIC; -- 4 разделенных входа В

      GT_in : in STD_LOGIC;
      -- Управляющий вход: A > В предыдущего разряда

      LT_in : in STD_LOGIC;
      -- Управляющий вход: A < В предыдущего разряда</td>

      EQ_in : in STD_LOGIC;
      -- Управляющий вход: A = В предыдущего разряда

                                                       -- Результат: А > В
           GT_out : out STD_LOGIC;
```

```
LT_out : out STD_LOGIC;
                                      -- Результат: А < В
        EQ_out : out STD_LOGIC
                                         -- Pезультат: A = B
    );
end comparator_VHDL;
architecture Behavioral of comparator_VHDL is
begin
    process (A0, A1, A2, A3, B0, B1, B2, B3, GT_in, LT_in, EQ_in)
        variable A : STD_LOGIC_VECTOR(3 downto 0);
        variable B : STD_LOGIC_VECTOR(3 downto 0);
    begin
        -- Сборка значений А и В из раздельных входов
        A := A3 & A2 & A1 & A0;
        B := B3 & B2 & B1 & B0;
        -- Условие равенства
        if (EQ_in = '1' \text{ and } A = B) then
            GT_out <= '0';
            LT_out <= '0';
            EQ_out <= '1';
        -- Условие A > B
        elsif ((GT_in = '1' \text{ or } EQ_in = '1') and A > B) then
            GT_out <= '1';
            LT_out <= '0';
            EQ_out <= '0';
        -- Условие A < B
        elsif ((LT_in = '1' or EQ_in = '1') and A < B) then
            GT_out <= '0';
            LT_out <= '1';
            EQ_out <= '0';
        else
            -- По умолчанию
            GT_out <= '0';
            LT_out <= '0';
            EQ_out <= '0';
        end if;
    end process;
end Behavioral;
```

4. Компилируем их и добавляем на Block файл



5. Отправляем нашу схему на верхний уровень и запускаем компиляцию проекта, дожидаемся успешного завершения.



6. На странице добавления узлов в модуляцию ищем все наши узлы и добавляем их



8. Для каждого узла выставляем разную частоту от 15 до 5 МНz



9. Настраиваем параметры симуляции и запускаем ее



#### 9. Проверяем результат



| Входы<br>сравниваемых<br>кодов                                                             |                                                                                  |                                                                        |                                                              | Входы<br>наращивания |                                              |     | Выходы |
|--------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------|------------------------------------------------------------------------|--------------------------------------------------------------|----------------------|----------------------------------------------|-----|--------|
| A3,B3                                                                                      | A2,B2                                                                            | A1,B1                                                                  | A0,B0                                                        | A>B                  | A <b< td=""><td>A=B</td><td>A&gt;B</td></b<> | A=B | A>B    |
| A3>B3                                                                                      | x                                                                                | x                                                                      | x                                                            | x                    | x                                            | X   | 1      |
| A3 <b3< td=""><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>X</td><td>0</td></b3<> | X                                                                                | X                                                                      | X                                                            | X                    | X                                            | X   | 0      |
| A3=B3                                                                                      | A2>B2                                                                            | x                                                                      | X                                                            | X                    | X                                            | X   | 1      |
| A3=B3                                                                                      | A2 <b2< td=""><td>x</td><td>x</td><td>x</td><td>x</td><td>X</td><td>0</td></b2<> | x                                                                      | x                                                            | x                    | x                                            | X   | 0      |
| A3=B3                                                                                      | A2=B2                                                                            | A1>B1                                                                  | X                                                            | X                    | X                                            | X   | 1      |
| A3=B3                                                                                      | A2=B2                                                                            | A1 <b1< td=""><td>x</td><td>x</td><td>x</td><td>x</td><td>0</td></b1<> | x                                                            | x                    | x                                            | x   | 0      |
| A3=B3                                                                                      | A2=B2                                                                            | A1=B1                                                                  | A0>B0                                                        | X                    | X                                            | X   | 1      |
| A3=B3                                                                                      | A2=B2                                                                            | A1=B1                                                                  | A0 <b0< td=""><td>X</td><td>X</td><td>X</td><td>0</td></b0<> | X                    | X                                            | X   | 0      |

| Входы<br>сравниваемых<br>кодов |       |       |       | Входы<br>наращивания |   |   | Выходы |
|--------------------------------|-------|-------|-------|----------------------|---|---|--------|
| A3=B3                          | A2=B2 | A1=B1 | A0=B0 | 1                    | 0 | 0 | 1      |
| A3=B3                          | A2=B2 | A1=B1 | A0=B0 | 0                    | 1 | 0 | 0      |
| A3=B3                          | A2=B2 | A1=B1 | A0=B0 | X                    | X | 1 | 0      |
| A3=B3                          | A2=B2 | A1=B1 | A0=B0 | 1                    | 1 | 0 | 0      |
| A3=B3                          | A2=B2 | A1=B1 | A0=B0 | 0                    | 0 | 0 | 1      |

## Вывод

В ходе данной работы мы познакомились с построением цифрового компаратора, а также запрограммировали заданный компаратор на языках VHDL и SystemVerylog и проверили работу нашего кода с помощью составления схемы и запуска симуляции работы.