

# AKADEMIA GÓRNICZO-HUTNICZA IM. STANISŁAWA STASZICA W KRAKOWIE

WYDZIAŁ ELEKTROTECHNIKI, AUTOMATYKI, INFORMATYKI I INŻYNIERII BIOMEDYCZNEJ

# SYSTEMY DEDYKOWANE W UKŁADACH PROGRAMOWALNYCH

Algorytm Fast inverse square root





Autorzy: Łukasz Orzeł; Jakub Świebocki

Kierunek studiów: Mikroelektronika w technice i medycynie

2 SPIS TREŚCI

## Spis treści

| W  | stęp |                                            | 4  |
|----|------|--------------------------------------------|----|
| 1. | Info | rmacje projektowe                          | 5  |
|    | 1.1. | Struktura projektu                         | 5  |
|    | 1.2. | Wykorzystywane zasoby                      | 5  |
| 2. | IEE  | E754                                       | 6  |
|    | 2.1. | Standard IEEE754                           | 6  |
|    | 2.2. | Opis algorytmu                             | 7  |
| 3. | Mod  | lel behawioralny algorytmu                 | 9  |
|    | 3.1. | Implementacja modelu w języku C            | 9  |
|    | 3.2. | Testbench modelu behawioralnego w języku C | 10 |
|    | 3.3. | Prezentacja wyników                        | 11 |
| 4. | Poto | kowy model syntezowalnego algorytmu        | 12 |
|    | 4.1. | Układ przeliczenia wstępnego               | 12 |
|    | 4.2. | Układ mnożący                              | 12 |
|    | 4.3. | Układ odejmujący                           | 13 |
|    | 4.4. | Implementacja kodu                         | 13 |
|    | 4.5. | Schemat blokowy                            | 14 |
|    | 4.6. | Testbench                                  | 15 |
|    | 4.7. | Opis struktury potokowej                   | 16 |
|    | 4.8. | Prezentacja wyników syntezy                | 16 |
| 5. | AXI  | -stream                                    | 18 |
|    | 5.1. | IP repo                                    | 18 |
|    | 5.2. | Design Wrapper                             | 19 |
| 6. | Uru  | chomienie na sprzęcie                      | 21 |
|    | 6.1. | Zaprogramowanie FPGA                       | 21 |
|    | 6.2. | Struktura blokowa                          | 21 |
|    | 6.3. | Komunikacja między PC, a Zedboard          | 21 |
|    | 6.4. | Dostosowanie kodu na płytce Zedboard       | 21 |
|    |      |                                            |    |

|            |     |   |   | ,        |  |
|------------|-----|---|---|----------|--|
| SP         | TC  | П | T | TC       |  |
| <b>3</b> P | 1.7 |   | ĸ | $\Gamma$ |  |

| 7.            | Zast       | osowanie algorytmu | 22 |
|---------------|------------|--------------------|----|
|               | 7.1.       | FigureMoveIn3D     | 22 |
|               | 7.2.       | VectorMoving       | 22 |
| Sp            | Spis tabel |                    |    |
| Spis rysunków |            |                    |    |

4 WSTĘP

## Wstęp

W niniejszym raporcie przedstawiamy wyniki projektu, którego celem było zaimplementowanie algorytmu Fast Inverse Square Root na układzie FPGA (Field-Programmable Gate Array). Jako, że algorytm Fast Inverse Square Root, ze względu na szybkość działania, był szeroko stosowany w dziedzinie grafiki komputerowej oraz obliczeń naukowych, prezentujemy również przykładowe aplikacje, które korzystają z obliczeń naszej implementacji.

Pierwszym zastosowaniem algorytmu Fast Inverse Square Root było zaimplementowanie w grze komputerowej Quake III Arena. Algorytm ten znalazł zastosowanie w przyspieszaniu obliczeń związanych z oświetleniem i renderingiem graficznym. Stąd też nazwa tego algorytmu to Quake Fast Inverse Square Root algorithm. Działa on na podstawie magii bitowej (bitwise magic) oraz manipulacji liczbami zmiennoprzecinkowymi w reprezentacji binarnej.

WSTĘP 5

## 1. Informacje projektowe

- 1.1. Struktura projektu
- 1.2. Wykorzystywane zasoby

6 IEEE754

#### 2. IEEE754

#### 2.1. Standard IEEE754

Algorytm działa w oparciu o zastosowanie standardu IEE754 formalnie dzielący zmienną na 3 części - znak, wykładnik i mantysa.

- Znak Gdy jest równy 1, wówczas liczba będzie ujemna. Gdy jest 0, liczba jest dodatnia
- Wykładnik 8 bitów kodujących wykładnik 2. Tutaj dodatkowa cecha to odejmowanie od wykładnika 127 (BIAS) co daje zakres (-127,128) dając do dyspozycji zapisanie liczb bardzo dużych oraz bardzo małych
- Mantysa 24 bity, gdzie 23 bity są zawsze używane a pierwszy bit jest pomijany gdyż jego wartość jest zawsze ustalona na 1. Taka operacja jest zastosowana ponieważ w założeniu jest że liczba ta będzie miała reprezentację typu 1.xxx ... xxx.

Liczba zapisana w takim formacie (Rys. 2.1) dzisiaj nazywa się pojedynczej precyzji. Miejsce bitowe na nią przeznaczone jest bardzo dobrze wykorzystane, jednak niesie ze sobą pewne absurdy:

- Dwa rodzaje zer zero dodanie i zero ujemne
- Dwa rodzaje nieskończoności nieskończoność dodatnia i nieskończoność ujemna
- Not a Number (NaN)
- Znacząco niższa precyzja zapisu, gdy wykładnik jest równy zero (liczby bardzo małe)



Rysunek 2.1: Standard IEEE754

IEEE754 7

#### 2.2. Opis algorytmu

Podstawowy schemat działania algorytmu Fast Inverse Square Root można przedstawić w kilku krokach:

1. Wykorzystanie reprezentacji liczby zmiennoprzecinkowej i zapisanie jej ciąg bitów w zmiennej całkowitej (Rys. 2.2). Tutaj jest wykorzystywany adres, gdzie przechowywana jest zmienna i kopiowana jest zawartość do drugiej zmiennej. Dzięki temu możemy pracować na znanej nam liczbie jak na danym ciągu bitów.

iDestination = \*(long\*) & fSource





0x7F5423A6

Rysunek 2.2: Przeniesienie wartości standardu IEEE754 do zmiennej całkowitej

2. Zastosowanie magicznej liczby 0x5f3759df czyli pewnych operacji matematycznych i bitowych na tej reprezentacji, które mają na celu przybliżone obliczenie wartości odwrotności pierwiastka kwadratowego. Wykorzystywany jest właśnie standard IEEE754.

Wprowadzając założenia pracy na logarytmach, obliczenie algorytmu staje się możliwe.

$$log(IEE754) = \frac{1}{2^{23}}(M+2^{23}*E) + \mu - 127 \quad M-mantysa$$
 
$$E-Wykladnik$$
 
$$\mu-stala$$
 
$$-127-bias$$
 (2.1)

0x7F5423A6

$$\begin{split} \frac{1}{\sqrt{y}} &-> \log\left(\frac{1}{\sqrt{y}}\right) \\ \log\left(\frac{1}{\sqrt{y}}\right) &-> \log\left(y^{-\frac{1}{2}}\right) &-> &-\frac{1}{2}log\left(y\right) \end{split}$$

8 IEEE754

Zakładając że rozwiązanie nasze to  $log(\Gamma)$ :

$$log(\Gamma) = -\frac{1}{2}log(y)$$

$$\frac{1}{2^{23}}(M+2^{23}*E) + \mu - 127 = -\frac{1}{2}\left(\frac{1}{2^{23}}(M+2^{23}*E) + \mu - 127\right)$$

$$(M_{\Gamma} + 2^{23}*E_{\Gamma}) = \frac{3}{2}2^{23}(127 - \mu) - \frac{1}{2}(M_{\gamma} + 2^{23}*E_{\gamma})$$

$$= 0x5F3759DF - (iDestination >> 1)$$

W ostatecznym rozrachunku stosowaliśmy logarytmy, które się znoszą, dzięki zastosowaniu ich po obu stronach równania. Natomiast dzielenie przez 2 jest wykonywane operacją sprzętową, czyli przesuwania bitów w daną stronę.

3. Ostateczne dostosowanie wyniku, aby uzyskać większą precyzję, jest realizowane za pomocą przybliżenia Newton-Raphson (Rys. 2.3). W tej metodzie skupiamy się na otrzymanym wyniki  $x_0$  i dokonujemy jego interpolacji. Im więcej razy zostanie powtórzona interpolacja, tym mniejszy potencjalnie jest błąd wyniku w porównaniu do wartości rzeczywistej.



Rysunek 2.3: Przybliżenie Newton-Raphson

W kolejnych sekcjach raportu szczegółowo omówimy proces implementacji algorytmu Fast Inverse Square Root na układzie FPGA oraz przedstawimy wyniki naszych badań i analizę efektywności implementacji.

## 3. Model behavioralny algorytmu

### 3.1. Implementacja modelu w języku C

Wykorzystano algorytm Quake opisany we wstępie raportu. Stworzono w tym celu funkcję  $Q_rsqrt()$ . Na wejściu otrzymuje dane typu *float*, a następnie implementuje opisany wcześniej algorytm. Fragment kodu dotyczący tej funkcji przedstawiono poniżej

```
int Q_rsqrt( float number ) {
    long i;
    unsigned long r;
    float x2, y;
    const float threehalfs = 1.5F;

x2 = number * 0.5F;
    y = number;
    i = * ( long * ) &y;
    i = 0x5f3759df - ( i >> 1 );
    y = * ( float * ) &i;
    y = y * ( threehalfs - ( x2 * y * y ) );
    r = * ( long * ) &y;
    return r;
}
```

Listing 3.1: Model behavioralny algorytmu Fast Inverse Square Root

#### 3.2. Testbench modelu behawioralnego w języku C

Testbench przyjmuje dane wprowadzane z konsoli przez użytkownika w postaci *float*. Następnie użytkownik dostaje informację zwrotną o wartości wyliczoną przez algortym Fast Inverse Square Root i przez wbudowaną funkcję *sqrt()* z biblioteki *math.h* oraz różnicę między tymi wynikami.

Poniżej umieszczono kod testujący - testbench:

```
int main(){
   while (1) {
       float input;
       printf("Enter a value: ");
       scanf("%f", &input);
       if (input \leq 0.0) {
           printf("This value is not allowed\n");
       else{
           float math_out = 1.0 / sqrt(input);
           float fisr_out = ieee754_to_float(Q_rsqrt(input));
           float abs_val = fabs(fisr_out - math_out);
           printf("----\n");
           printf("Entered Value -> %.3f\n", input);
           printf("Algorithm Output -> %.8f\n", fisr_out);
           printf("Math.h Function -> %.8f\n", math_out);
           printf("Difference |FISR-MATH| -> %.8f\n", abs_val);
       }
   }
```

Listing 3.2: Testbench modelu behavioralnego

W tym kodzie znajduje się również funkcja odpowiedzialna za konwersję liczby wyjściowej z algorytmu na wartość *float*. Jej działanie jest zgodne z opisem przedstawionym na Rys. 2.2. Poniżej umieszczono kod funkcji *ieee754\_to\_float()* 

```
float ieee754_to_float(unsigned int value){
   return *((float*)&value);
}
```

Listing 3.3: Konwersja z IEEE754 do float

#### 3.3. Prezentacja wyników

Poniżej przedstawiono działanie kodu. Otrzymywane wyniki potwierdzają poprawne funkcjonowanie algorytmu Quake. Można przyjąć, że aktualnie dokładniejsze wyniki posiadają funkcje wbudowane, jak np. sqrt(), jednakże algorytm Fast Inverse Square Root również działa z dużą precyzją oferując szybkość przetwarzania. Precyzję tą można zwiększać poprzez stosowanie powtórnego przybliżenia (Rys. 3.1a) Newtona-Raphsona, jednak zwiększa to czas wykonywania funkcji.

Kod jest zabezpieczony przed wprowadzaniem danych ujemnych oraz 0 (Rys. 3.1b).

```
1x Newton-Raphson
Enter a value: 1
Entered Value -> 1.000
Algorithm Output -> 0.99830717
Math.h Function -> 1.00000000
Difference |FISR - MATH| -> 0.00169283
            2x Newton-Raphson
Enter a value: 1
Entered Value -> 1.000
Algorithm Output -> 0.99999565
Math.h Function -> 1.00000000
Difference | FISR - MATH | -> 0.00000435
             3x Newton-Raphson
Enter a value: 1
Entered Value -> 1.000
Algorithm Output -> 0.99999994
Math.h Function -> 1.00000000
Difference | FISR - MATH| -> 0.00000006
```

(a) Prezentacja zwiększania precyzji

Enter a value: 0 This value is not allowed Enter a value: -0.01 This value is not allowed Enter a value: 1 Entered Value -> 1.000 Algorithm Output -> 0.99830717 Math.h Function -> 1.00000000 Difference |FISR - MATH| -> 0.00169283 Enter a value: 0.5 Entered Value -> 0.500 Algorithm Output -> 1.41386008 Math.h Function -> 1.41421354 Difference |FISR - MATH| -> 0.00035346 Enter a value: 5 Entered Value -> 5.000 Algorithm Output -> 0.44714102 Math.h Function -> 0.44721359 Difference |FISR - MATH| -> 0.00007257 Enter a value: 0.001 Entered Value -> 0.001 Algorithm Output -> 31.58506393 Math.h Function -> 31.62277603 Difference |FISR - MATH| -> 0.03771210 Enter a value: 1000 Entered Value -> 1000.000 Algorithm Output -> 0.03156984 Math.h Function -> 0.03162277 Difference |FISR - MATH| -> 0.00005293

(b) Wyniki dla poszczególnych danych

Rysunek 3.1: Prezentacja działania kodu

## 4. Potokowy model syntezowalnego algorytmu

#### 4.1. Układ przeliczenia wstępnego

Układ ten ma za zadanie wstępne oszacowanie wartości  $\frac{1}{\sqrt{x}}$ . Do tego celu jest wykorzystywana stała, nazwaną MAGIC oznaczająca wartość 0x5F3759DF. Dodatkowo dzielenie przez 2 jest wykonywane przez operację przesunięcia bitowego. W tym module również jest obliczana wartość połowy danej wejściowej, potrzeba w dalszych obliczeniach algorytmu.

```
Half_DataIN_nxt = {1'b0, DataIn[30:23] - 8'b0000_0001, DataIn
       [22:0]};
DataOut_nxt = MAGIC - (DataIn >> 1);
```

Listing 4.1: Układ przeliczenia wstępnego - fragment kodu

#### 4.2. Układ mnożący

Ta część algorytmu jest odpowiedzialna za przemnożenie dwóch wartości w standardzie IEEE754. Pierwsza część kodu dodaje wykładniki obu liczb i odejmowana jest wartość 127 (bias umożliwiający zapisywanie liczb zmiennoprzecinkowych). W następnej kolejności mnożone są ze sobą mantysy z uwzględnieniem jedynki na najstarszym bicie. Jedynki te nie występują bezpośrednio w samej liczbie, ponieważ mantysy są zapisywane w formacie 1.xxxxxx. Oznacza to, że najbardziej znacząca cyfra zawsze jest jedynką i nie musi być bezpośrednio zapisywana. Ostatni etap tego układu jest zapisanie liczby nadal do formatu 32 bitowego. Aby to zrobić wyniki mnożenia mantysy jest zapisywany do 48 bitowego rejestru a w dalszej kolejności jest odpowiednio normalizowane w zależności od tego na którym miejscu jest najstarsza jedynka.

```
E_Square_nxt = Number_1[30:23] + Number_2[30:23] - 127;

M_Square_nxt = ( {1'b1, Number_1[22:0]} * {1'b1, Number_2[22:0]} );

Product_nxt = {Sign, E_Square + M_Square[47], ( M_Square[47] ? M_Square[46:24] : M_Square[45:23] )};
```

Listing 4.2: Układ mnożący - fragment kodu

#### 4.3. Układ odejmujący

W układzie tym, odejmowanie zachodzi poprzez odejmowanie pierwszej liczby od drugiej przesuniętą o różnicę między wykładnikami obu liczb. W tej części jedynka jest również dodawana na najstarsze miejsce mantysy ze względu na działanie standardu. Po wstępnej operacji odejmowania konieczna jest normalizacja liczby poprzez przesunięcie wszystkich bitów w lewą stronę, tak aby na dwóch najstarszych bitach mantysy były znaki 01xxxxxxx. Na końcu po dokonanej normalizacji liczba jest składana w jedną 32 bitowa wartość.

Listing 4.3: Układ odejmujący - fragment kodu

#### 4.4. Implementacja kodu

Wszystkie bloki posiadają doprowadzenie do CLK oraz RST. Dane wejściowe w pierwszej kolejności wchodzą na moduł wstępnego obliczenia żądanej wartości a następnie do modułu korekcyjnego Newton-Rapson. Taka hierarchia pozwala na łatwe zwiększanie precyzji, poprzez proste dokładanie kolejnego takiego bloku w szeregu.

Algorymt ten zawiera dodatkowo sygnały CE oraz VALID. Sygnał VALID mówi o tym czy dana na wyjściu jest potencjalnie prawidłową, biorąc pod uwagę ilość cykli konieczną do przejścia. Sygnał CE może wyłączać CLK na określony czas, co powoduje zatrzymanie pracy algorytmu. Zatrzymanie to nie następuję od razu, ale propaguję się równo z pracą potoku.

```
//Init_InvSQRoot
Init_InvSQRoot(
    .clk(clk),
    .rst(rst),
    .ce(ce),
    .DataIn(DataIn),

DataOut(InitData),
    .Half_DataIN(Half_DataIN),
    .ce_out(ce_1)
```

Listing 4.4: Implementacja algorytmu - fragment kodu

## 4.5. Schemat blokowy



Rysunek 4.1: RTL



Rysunek 4.2: RTL

#### 4.6. Testbench

Układ testujący posiada wprowadzane dane do obliczeń, wyniki pochodzące od algorytmu oraz poprawne wyniki. Początkowo dane są wprowadzane do algorytmu co takt zegara a następnie zapasywane do pliku. Gdy zapis zostanie ukończony pomyślnie rozpoczyna się druga faza testowania, która polega na porównaniu wyników algorytmu oraz wprowadzonych rzeczywistych wyniki do 10 miejsca po przecinku. Jeśli porównywane dane różnią się na 6 miejscu po przecinku to zwracana jest informacja, dla jakiej wartości wejściowej różnica jest znacząca (ustalone przez użytkownika).

```
task compare_data();
     begin
          $readmemb("InputData.mem", inputs_data);
          $readmemh("OutputData.mem", verilog_outputs);
          $readmemh("Output_C_data.mem", c_outputs);
          $display("Start comparing...");
          for (i=0; i<Samples; i=i+1) begin
              input_data = inputs_data[i];
              c_output = c_outputs[i];
              verilog_output = verilog_outputs[i];
10
              div = (verilog_output > c_output) ? verilog_output
    - c_output: c_output - verilog_output;
              if(div > 3) begin
                  $display("%d. Different outputs for %h, C
    output: %h, Verilog output: %h, Difference: %h", i+1,
    input_data, c_output, verilog_output, div);
              end
              #10;
15
          end
          $display("Comparison done...");
     end
18
 endtask
```

Listing 4.5: Testbench - porównanie danych

```
initial begin
stop = 0;
file_handle = $fopen("OutputData.mem", "wb");
$display("OutputData has been opened!");

$readmemb("InputData.mem", memory);
```

Listing 4.6: Testbench - przeliczenie danych wejściowych

#### 4.7. Opis struktury potokowej

## 4.8. Prezentacja wyników syntezy



Rysunek 4.3: Zużyte zasoby

Na cały algorytm używanych jest 6 bloków DSP 48 bitowych (Rys. 4.4)

| Name 1                                      | Slice LUTs<br>(53200) | Slice Registers<br>(106400) | F7<br>Muxes<br>(26600) | DSP<br>s<br>(220 | Bonded IOB<br>(200) | BUFGCTRL<br>(32) |
|---------------------------------------------|-----------------------|-----------------------------|------------------------|------------------|---------------------|------------------|
| ✓ N InvertSQRoot                            | 382                   | 353                         | 1                      | 6                | 68                  | 1                |
| Init_InvSQRoot (Init_InvSQRoot)             | 33                    | 63                          | 0                      | 0                | 0                   | 0                |
| ✓ ■ NewtonApprox_1 (NewtonApprox)           | 349                   | 258                         | 1                      | 6                | 0                   | 0                |
| Multiplication_x2_y (Multiplication)        | 30                    | 67                          | 0                      | 2                | 0                   | 0                |
| Multiplication_x2y_y (Multiplication_0)     | 107                   | 39                          | 0                      | 2                | 0                   | 0                |
| Multiplication_y_by_rest (Multiplication_1) | 36                    | 40                          | 0                      | 2                | 0                   | 0                |
| Substraction (Substraction)                 | 176                   | 112                         | 1                      | 0                | 0                   | 0                |

Rysunek 4.4: Użyte moduły

18 AXI-STREAM

#### 5. AXI-stream

W tej sekcji przedstawimy sprzętową implementację systemu procesora z wykorzystaniem potokowego akceleratora Fast Inverse Square Root.

System ma strukturę zgodną z przedstawioną na Rys. 5.1. Do połączenia akceleratora FISR z podsystemem procesora ARM użyto AXI-Stream FIFO. AXI-Stream wykorzystuje dwa buforowane FIFO: jedno do wysyłania danych i drugie do odbierania. Procesor ARM jest przystosowany do komunikacji z aplikacją na PC za pomocą lower level UART. Dla użytkownika przygotowano GUI, dzięki któremu może w sposób nieco bardziej praktyczny odczuć działanie algorytmu.



Rysunek 5.1: Implementacja sprzętowa

#### 5.1. IP repo

Przygotowano IP repo dla akceleratora FISR (fisr\_stream\_acc\_v1\_0). I zestawiono go z komórką axi\_fifo\_mm\_s\_0 Mapowanie połączeń między portami instancji FISR stream a AXI-

AXI-STREAM 19

Stream FIFO przedstawione jest w Tab. 5.1, natomiast na Rys. 5.2 przedstawiono odzwierciedlenie tego połączenia.

| Tabela 5.1: Mapowanie | portów miedzy | AXI-Stream FIFO, | a fisr stream acc v | $\sqrt{1}$ 0 |
|-----------------------|---------------|------------------|---------------------|--------------|
|                       |               |                  |                     |              |

| AXI-S                  | tream FIFO                   | FISR Stream acc |                      |  |
|------------------------|------------------------------|-----------------|----------------------|--|
| Nazwa portu            | Opis                         | Nazwa Portu     | Opis                 |  |
| AXI_STR_RXD            | AXI-Stream odbiornik, SLAVE  | M00_AXIS        | AXI-Stream master    |  |
| AXI_STR_TXD            | AXI-Stream nadajnik, MASTER  | S00_AXIS        | AXI-Stream slave     |  |
| s_axi_aclk             | Sygnał zegarowy              | m00_axis_aclk   | zegar mastera        |  |
|                        |                              | s00_axis_aclk   | zegar slave'a        |  |
| m2mm_prmry_reset_out_n | Rst OUT do transmitera AXI-S | m00_axis_areset | Rst IN mastera AXI-S |  |
| s2mm_prmry_reset_out_n | Rst OUT do odbiornika AXI-S  | s00_axis_areset | Rst IN slave'a AXI-S |  |



Rysunek 5.2: Połączenie AXI-Stream FIFO, a fisr\_stream\_acc\_v1\_0

## 5.2. Design Wrapper

Pełne zestawienie bloków przedstawione zostało na Rys. 5.3. Wcześniej przygotowane połączenie AXI-Stream zostało dołączone do AXI-Light i skonfigurowane z procesorem ZYNQ.

20 AXI-STREAM



Rysunek 5.3: Kompletne zestawienie wykorzystanych bloków

- 6. Uruchomienie na sprzęcie
  - 6.1. Zaprogramowanie FPGA
  - 6.2. Struktura blokowa
  - 6.3. Komunikacja między PC, a Zedboard
  - 6.4. Dostosowanie kodu na płytce Zedboard

## 7. Zastosowanie algorytmu

Algorytm Fast Inverse Square Root (FISR) znajdował zastosowanie przede wszystkim w programowaniu graficznym i tworzeniu gier, gdzie optymalizuje obliczenia związane z oświetleniem, przekształceniami 3D oraz symulacjami fizycznymi. Dzięki przybliżonej wartości odwrotnego pierwiastka kwadratowego, FISR znacznie przyspiesza te obliczenia, redukując czas potrzebny na ich wykonanie.

Kolejne zastosowania tego algorytmu dotyczą również dziedzin naukowych i inżynieryjnych, gdzie istotne są szybkie obliczenia numeryczne. Może być wykorzystywany w przetwarzaniu sygnałów, analizie danych, symulacjach numerycznych. Fast Inverse Square Root zwiększa wydajność obliczeniową w tych dziedzinach.

Należy jednak pamiętać, że algorytm Fast Inverse Square Root jest przybliżony i może wprowadzać pewne błędy obliczeniowe. Dlatego stosuje się go tam, gdzie nie jest wymagana doskonała precyzja, a ważniejsza jest szybkość obliczeń. Należy jednak pamiętać, że zgodnie z opisem, który został umieszczony ??, można zwiększać dokładność algorytmu poprzez wykonywanie kolejnych korekcji Newtona-Raphsona. Wspomniany błąd obliczeniowy będzie przedstawiony w aplikacji w sekcji 7.2.

#### 7.1. FigureMoveIn3D

Jednym z zastosowań algorytmu Fast Inverse Square Root jest obliczanie odległości przy przetwarzaniu obrazów np. w grach, czy w przypadku dobierania oświetlenia dla obiektów. Dlatego funkcjonalności aplikacji to przemieszczanie w 3D obiektu.

Strzałkami poruszamy się w płaszczyźnie X oraz Z, natomiast za pomocą spacji wykonujemy ruch w płaszczyźnie Y (podskok). Wraz ze zmianą odległości od ekranu kolor obiektu staje się ciemniejszy.

#### 7.2. VectorMoving

SPIS TABEL 23

## Spis tabel

| 5.1 Mapowanie portów miedzy A | XI-Stream FIFO, a fish strea | ım acc vI () | - 10 |
|-------------------------------|------------------------------|--------------|------|
|-------------------------------|------------------------------|--------------|------|

24 SPIS RYSUNKÓW

## Spis rysunków

| 2.1 | Standard IEEE754                                                | 6  |
|-----|-----------------------------------------------------------------|----|
| 2.2 | Przeniesienie wartości standardu IEEE754 do zmiennej całkowitej | 7  |
| 2.3 | Przybliżenie Newton-Raphson                                     | 8  |
| 3.1 | Prezentacja działania kodu                                      | 11 |
| 4.1 | RTL                                                             | 14 |
| 4.2 | RTL                                                             | 14 |
| 4.3 | Zużyte zasoby                                                   | 16 |
| 4.4 | Użyte moduły                                                    | 17 |
| 5.1 | Implementacja sprzętowa                                         | 18 |
| 5.2 | Połączenie AXI-Stream FIFO, a fisr_stream_acc_v1_0              | 19 |
| 5.3 | Kompletne zestawienie wykorzystanych bloków                     | 20 |