# **Computer Organization**

# 1. Architecture diagrams:

這次作業我是以右圖的線路流 程來完成程式碼。

由於本次作業可以忽略Zero Filled 的實作, 所以那段線路 可以不用參考。

ALU Control 那邊有拉一條 ALU\_operation 和 leftRight 實作方式是以ALU\_operation 的第3個bits當作leftRight 的 判斷條件。



# 2. Hardware module analysis:

#### 1. Adder.v:

此module為實行PC + 4 的功能, 實作方法即為將兩個 input(32bits)的數值做相加。

#### 2. MUX2to1:

此module為2擇1多工器,實作方法為利用1 bit 的線路當作select line,如果select line 的值為0,則輸出input0的值,反之, select line 為1的話,則輸出input1的值。

#### 3. Decoder:

此module的實作方法為根據instruction[31:26]的bit去決定各個control line(RegDst, RegWrite, ALUOP, ALUSrc)的值為何。

## 4. ALU\_Ctrl:

此module的實作原理為根據ALUOP的值和instrution[5:0] 的bit去決定出ALU需要作甚麼運算。比較特別的是,和課堂 講義不同在需要多輸出1條FURsIt去當作接下來3to1MUX的 select line。

# 5. Sign\_Extend:

此module的實作原理為讓I-format的address值(16bit)去 extend成32bit, 因為sign integer 的特性, 利用最高位元去 判斷正負性。

#### 6. ALU:

此module是以助教的template為模板,因此不多加闡述。

#### 7. Shifter:

此module是以leftRight的值去判斷要左移或右移,並以instruction[10:6]的值(shamt)去做出要移幾個位元。

#### 8. MUX3to1:

此module為3擇1多工器,實作方法為利用2 bit 的線路當作select line,如果select line 的值為00,則輸出input0的值;select line 為01的話,則輸出input1的值;select line 為10,則輸出input2的值。

# 9. Simple\_Single\_CPU:

此module為將所以會用到的wire都寫入到上述的module 裡。

## 3. Finished part:

本次作業完成了所有module,並且通過了所有測資。

## 4. Problems you met and solutions:

1.

本次作業最大的問題還是對於verilog的使用不是很熟練,但是透過上網查詢得以成功解決,也因此學到更多的技巧。

2.



這次執行simulation 的時候, 經常出現上述圖片的錯誤訊息, 一開始檢查各個.v檔是否有寫錯, 後來重新啟動vivado後就能成功執行。

# 5. Summary:

本次作業讓我更加熟悉CPU的運作,然而這次實作的CPU仍有侷限性,例如不能執行lw, sw, beq等功能,但就結果來講,讓我更認識CPU了。