

# 本科实验报告 RISC-V CPU 设计

| 课程名称: | 计算机组成与设计<br> |
|-------|--------------|
| 姓名:   |              |
| 学院:   | 信息与电子工程学院    |
| 专业:   | 电子科学与技术      |
| 学号:   |              |
| 指导老师: |              |

January 22, 2024

# 目 录

| 一、实验目的 3                              |
|---------------------------------------|
| 二、实验任务 3                              |
| 1. 基本要求                               |
| 2. 扩展要求 3                             |
| 三、实验原理 <b>3</b>                       |
| 1. 流水线中的控制信号                          |
| 2. 数据相关与数据转发 4                        |
| 3. 数据冒险与数据转发                          |
| 四、分块设计及代码 5                           |
|                                       |
|                                       |
|                                       |
| (2) 指令译码(包含立即数产生电路)子模块的设计             |
|                                       |
| (4) ID 项层描述                           |
| (1) ALU 子模块的设计                        |
| (2) 数据前推电路的设计                         |
| 3. 数据存储器模块 (DataRAM) 的设计              |
| 4. 取指令级模块 (IF) 的设计                    |
| 5. 流水线寄存器的设计                          |
| (1) IF/ID                             |
| (2) ID/EX                             |
| (3) EX/MEM                            |
| (4) MEM/WB                            |
| 6. 顶层文件的设计                            |
| 五、仿真与结果分析                         26  |
| 1. ALU 仿真结果                           |
| 2. Decode 模块仿真结果       27             |
| 3. IF 模块仿真结果                          |
| 4. CPU 项层模块仿真结果                       |
| 六、思考题                                 |
| 七、遇到的问题及解决方案                       29 |

### 一、 实验目的

- (1) 熟悉 RISC-V 指令系统。
- (2) 了解提高 CPU 性能的方法。
- (3) 掌握流水线 RISC-V 微处理器的工作原理。
- (4) 理解数据冒险、控制冒险的概念以及流水线冲突的解决方法。
- (5) 掌握流水线 RISC-V 微处理器的测试方法。
- (6) 了解用软件实现数字系统的方法。

# 二、 实验任务

#### 1. 基本要求

设计一个流水线 RISC-V 微处理器, 具体要求如下所述。

- (1) 至少运行下列 RV32I 核心指令:
- a. 算术运算指令: add、sub、addi
- b. 逻辑运算指令: and、or、xor、slt、sltu、andi、ori、xori、slti、sltiu
- c. 移位指令: sll、srl、sra、slli、srli、srai
- d. 条件分支指令: beq、bne、blt、bge、bltu、bgeu
- e. 无条件跳转指令: jal、jalr
- f. 数据传送指令: lw、sw、lui、auipc
- g. 空指令: nop
- (2) 采用 5 级流水线技术,对数据冒险实现转发或阻塞功能。
- (3) 在 Nexys Video 开发系统中实现 RISC-V 微处理器,要求 CPU 的运行速度大于 25MHz。

#### 2. 扩展要求

- (1) 要求设计的微处理器还能运行 lb、lh、ld、lbu、lhu、lwu、sb、sh 或 sd 等字节、半字和双字数据传送指令。
  - (2) 要求设计的 CPU 增加异常 (exception)、自陷 (trap)、中断 (interrupt) 等处理方案。

#### 三、 实验原理

流水线是数字系统中一种提高系统稳定性和工作速度的方法,广泛应用于高档 CPU 的架构中。根据 RISC-V 处理器指令的特点,将指令整体的处理过程分为取指令(IF)、指令译码(ID)、执行(EX)、存储 器访问(MEM)和寄存器回写(WB)五级。一个指令的执行需要 5 个时钟周期,每个时钟周期的上升治来临时,此指令所代表的一系列数据和控制信息将转移到下一级处理。

由于在流水线中,数据和控制信息将在时钟周期的上升沿转移到下一级,所以规定流水线转移的变量命名遵守如下格式:名称流水线级名称。如,在 ID 级指令译码电路(decode)产生的寄存器写允许信号 RegWrite 在 ID 级、EX 级、MEM 级和 WB 级上的命名分别为 RegWrite\_id,RegWrite\_ex ,RegWrite\_mem 和 RegWrite\_wb。在项层文件中,类似的变量名称有近百个,这样的命名方式起到了很好的识别作用。

## 1. 流水线中的控制信号

(1) IF 级: 取指令级。

从 ROM 中读取指令,并在下一个时钟沿到来时把指令送到 ID 级的指令缓冲器中。该级共有三个控制信号:



Figure 1: 流水线 CPU 工作示意图

a.PCSource: 决定下一条指令指针的控制信号,当 PCSource=0 时,顺序执行下一条指令:而当 PC-Source=11 时,跳转执行。

b.IFWiite: IFWrite=0 时阻塞 IFMID 流水线,同时暂停读取下一条指令。

c.IF flush: IF ftush=11 时清空 IFMID 寄存器。

(2) ID 级: 指令译码级。对来自正级的指令进行译码,并产生相应的控制信号。整个 CPU 的控制信号基本都是在这级上产生。该级自身不需任何控制信号。

流水线冒险检测也在该级进行,即当流水线冒险条件成立时,冒险检测电路产生 Stall 信号清空 IDAEX 寄存器,同时冒险检测电路产生低电平下 Write 信号阻塞 IEAD 流水线。即插入一个流水线气泡。

- (3) EX 级: 执行级。此级进行算术或逻辑操作。此外数据传送指令所用的 RAM 访问地址也是在本级上实现。控制信号有 ALUCode、ALUSrcA 和 ALUSrcB,根据这些信号确定 ALU 操作、并选择两个 ALU 操作数 ALU A、ALU B。
- (4)MEM 级:存储器访问级。只有在执行数据传送指令时才对存储器进行读写,对其他指令只起到缓冲一个时钟周期的作用。该级只需存储器写操作允许信号 MemWrite。
- (5) WB 级:回写级。此级把指令执行的结果回写到寄存器堆中。该级设置信号 MemtoReg 和寄存器写操作允许信号 RegWrite。其中 MemtoReg 决定写入寄存器的数据来源:当 MemtoReg=0 时,回写数据来自 ALU 运算结果;而当 MemtoReg=1 时,回写数据来自存储器。

#### 2. 数据相关与数据转发

如果上一条指令的结果还没有写入到寄存器中,而下一条指令的源操作数又恰恰是此寄存器的数据,那么,它所获得的将是原来的数据,而不是更新后的数据。这样的相关问题称为数据相关。在设计中,采用数据转发和插入流水线气泡的方法解决此类相关问题。

#### 3. 数据冒险与数据转发

当第 I 条指令读取一个寄存器,而第 I図1 条指令为 lw,且与 lw 写入为同一个寄存器时,定向转发是无法解决问题的。因此,当 lw 指令后跟一条需要读取它结果的指令时,必须采用相应的机制来阻塞流水线,即还需要增加一个冒险检测单元(Hazard Detector)。它工作在 ID 级,当检测到上述情况时,在 lw 指令和后一条指令之间插入气泡,使后一条指令延迟一个周期执行,这样可将一阶数据冒险问题变成二阶数据冒险问题,就可用转发解决。

# 四、 分块设计及代码

#### 1. 指令译码模块(ID)的设计

指令译码模块的主要作用是从机器码中解析出指令,并根据解析结果输出各种控制信号。ID 模块主要由指令译码(Decode)、寄存器堆(Registers)、冒险检测、分支检测和加法器等组成。

|                       | 方向         说明                                                         |                                                        |
|-----------------------|-----------------------------------------------------------------------|--------------------------------------------------------|
| clk                   |                                                                       | 系统时钟                                                   |
| Instruction_id[31:0]  |                                                                       | 指令机器码                                                  |
| PC_id[31:0]           |                                                                       | 指令指针                                                   |
| RegWrite_wb           | Turnet                                                                | 寄存器写允许信号,高电平有效                                         |
| rdAddr_wb[4:0]        | Input                                                                 | 寄存器的写地址。                                               |
| RegWriteData_wb[31:0] |                                                                       | 写入寄存器的数据                                               |
| MemRead_ex            |                                                                       | 冒险检测的输入                                                |
| rdAddr_ex[4:0]        |                                                                       | 自应位侧的制入                                                |
| MemtoReg_id           |                                                                       | 决定回写的数据来源(0: ALU; 1: 存储器)                              |
| RegWrite_id           |                                                                       | 寄存器写允许信号,高电平有效                                         |
| MemWrite_id           |                                                                       | 存储器写允许信号,高电平有效                                         |
| MemRead_id            |                                                                       | 存储器读允许信号,高电平有效                                         |
| ALUCode_id[3:0]       |                                                                       | 决定 ALU 采用何种运算                                          |
| ALUSrcA_id            | -//                                                                   | 决定 ALU 的 A 操作数的来源(0: rs1; 1: pc)                       |
| ALUSrcB_id[1:0]       | x</td <td>决定 ALU 的 B 操作数的来源(2'b00: rs2; 2'b01: imm; 2'b10: 常数 4)</td> | 决定 ALU 的 B 操作数的来源(2'b00: rs2; 2'b01: imm; 2'b10: 常数 4) |
| Stall                 |                                                                       | ID/EX 寄存器清空信号,高电平表示插入一个流水线气泡                           |
| Branch                | Output                                                                | 条件分支指令的判断结果,高电平有效                                      |
| Jump                  |                                                                       | 无条件分支指令的判断结果,高电平有效                                     |
| IFWrite               |                                                                       | 阻塞流水线的信号,低电平有效                                         |
| BranchAddr[31:0]      |                                                                       | 分支地址                                                   |
| Imm_id[31:0]          |                                                                       | 立即数                                                    |
| rdAddr_id[4:0]        |                                                                       | 回写寄存器地址                                                |
| rs1Addr_id[4:0]       |                                                                       | 两个数据寄存器地址                                              |
| rs2Addr_id[4:0]       |                                                                       |                                                        |
| rs1Data_id[31:0]      |                                                                       | 寄存器两个端口输出数据                                            |
| rs2Data_id[31:0]      |                                                                       | 时 (1) (1) (1) (1) (1) (1) (1) (1) (1) (1)              |

Figure 2: ID 模块的输入输出引脚说明

#### (1) 寄存器堆(Registers)子模块的设计

寄存器堆由 32 个 32 位寄存器组成,这些寄存器通过寄存器号进行读写存取。寄存器堆的原理框图如图 所示。因为读取寄存器不会更改其内容,故只需提供寄存号即可读出该寄存器内容。读取端口采用数据选择 器即可实现读取功能。应注意的是,"0"号寄存器为常数 0。

对于往寄存器里写数据,需要目标寄存器号 (WriteRegister)、待写入数据 (WriteData)、写允许信号 (RegWrite) 三个变量。图 30.8 中 5 位二进制译码器完成地址译码,其输出控制目标寄存器的写使能信号 EN,决定将数据 WriteData 写入哪个寄存器。



Figure 3: 寄存器堆原理图

```
1
       module RBWRegisters (clk, ReadRegister1, ReadRegister2, WriteRegister, WriteData, RegWrite,
            ReadData1, ReadData2);
       input clk;
3
       input[4:0] ReadRegister1, ReadRegister2, WriteRegister;
4
       input[31:0] WriteData;
5
       input RegWrite;
6
       output[31:0] ReadData1, ReadData2;
8
       reg[31:0] regs[31:0];
9
       assign ReadData1 =(ReadRegister1 ==5'b0)?32'b0:regs[ReadRegister1];
10
       assign ReadData2 =(ReadRegister2 ==5'b0)?32'b0:regs[ReadRegister2];
11
       always @(posedge clk) if(RegWrite) regs[WriteRegister] <=WriteData;</pre>
12
       endmodule
```

在流水线型 CPU 设计中,寄存器堆设计还应解决三阶数据相关的数据转发问题。当满足三阶数据相关条件时,寄存器具有 Read After Write 特性。设计时,只需要在图 3设计寄存器堆的基础上添加少量电路就可实现 Read After Write 特性,如图 4所示。



Figure 4: 具有 RAW 特性的寄存器堆原理图

其中, 转发检测电路的输出逻辑为:

```
rs1Sel = RegWrite\&\&(WriteAddr! = 0)\&\&(WriteAddr == rs1Addr) rs2Sel = RegWrite\&\&(WriteAddr! = 0)\&\&(WriteAddr == rs2Addr)
```

根据该图可以得到以下代码来填入转发检测电路,从而实现 RAW 功能:

```
module registers (clk, rs1Addr, rs2Addr, RegWrite, WriteAddr, WriteData, rs1Data, rs2Data);
2
       input clk, RegWrite;
3
       input[4:0] rs1Addr, rs2Addr, WriteAddr;
4
       input[31:0] WriteData;
5
       output[31:0] rs1Data, rs2Data;
 6
       wire[31:0] ReadData1, ReadData2;
       RBWRegisters RBWRegisters0(
9
       // Inputs
10
       .clk(clk),
       .ReadRegister1(rs1Addr),
11
12
       .ReadRegister2(rs2Addr);
13
       .WriteRegister(WriteAddr),
14
       .WriteData(WriteData),
15
       .RegWrite(RegWrite),
16
       // Outputs
17
       .ReadData1(ReadData1),
18
       .ReadData2(ReadData2)
19
       );
20
21
       wire rs1Sel, rs2Sel;
22.
       assign rs1Sel =RegWrite &&(WriteAddr!=0) &&(WriteAddr==rs1Addr);
23
       assign rs2Sel =RegWrite &&(WriteAddr!=0) &&(WriteAddr==rs2Addr);
24
25
       assign rs1Data =rs1Sel?WriteData:ReadData1;
26
       assign rs2Data =rs2Sel?WriteData:ReadData2;
       endmodule
```

#### (2) 指令译码(包含立即数产生电路)子模块的设计

该子模块主要作用是根据指令确定各个控制信号的值,同时产生立即数 Imm 和偏移量 offset。该模块是一个组合电路。

RISC-V 将指令分为 R、I、S、SB、U、UJ 等六类。因此,设置 R\_type、I\_type、SB\_type、LW、JALR、SW、LUI、AUIPC 和 JAL 等变量来表示指令类型,其值由下式决定。

```
R_type = (op == R_type_op)
I_type = (op == I_type_op)
SB_type = (op == SB_type_op)
LW = (op == LW_op)
JALR = (op == JALR_op)
SW = (op == SW_op)
LUI = (op == LUI_op)
AUIPC = (op == AUIPC_op)
JAL = (op == JAL_op)
```

Figure 5: 指令译码表达式

根据该表达式,可以得到相应的指令判别代码:

```
1
       //指令类型判别
2
       wire R_type, I_type, SB_type, LW, JALR, SW, LUI, AUIPC, JAL;
3
       assign R_type =(op ==R_type_op);
4
       assign I_type =(op ==I_type_op);
5
       assign SB_type =(op ==SB_type_op);
6
       assign LW =(op ==LW_op);
7
       assign JALR =(op ==JALR_op);
       assign SW =(op ==SW_op);
9
       assign LUI =(op ==LUI_op);
10
       assign AUIPC =(op ==AUIPC_op);
11
       assign JAL =(op ==JAL_op);
```

a. 只有 LW 指令读取存储器且回写数据取自存储器,所以有

MemtoReg id=LW

MemRead id = LW

b. 只有 SW 指令会对存储器写数据, 所以有

 $MemWrite \ id = SW$ 

c. 需要进行回写的指令类型有 R\_type、I\_type、LW、JALR、LUI、AUIPC 和 JAL。所以有 RegWrite\_id =R\_type || I\_type || LW || JALR || LUI || AUIPC || JAL

d. 只有 JALR 和 JAL 两条无条件分支指令, 所以有

Jump=JALR || JAL

e. 操作数 A 和 B 的选择信号的确定

| 类型     | ALUSrcA_id | ALUSrcB_id[1:0] | 说明            |
|--------|------------|-----------------|---------------|
| R_type | 0          | 2'b00           | rd=rs1 op rs2 |
| I_type | 0          | 2'b 01          | rd=rs1 op imm |
| LW     | 0          | 2'b 01          | rs1 + imm     |
| SW     | 0          | 2'b 01          | rs1 + imm     |
| JALR   | 1          | 2'b 10          | rd=pc + 4     |
| JAL    | 1          | 2'b 10          | rd=pc + 4     |
| LUI    | 1'bx       | 2'b 01          | rd= imm       |
| AUIPC  | 1          | 2'b 01          | rd=pc + imm   |

Figure 6: 操作数功能表

#### 对以上表达进行编程,即得到:

```
//LW 指令读取存储器且回写数据取自存储器
2
      assign MemtoReg=LW:
3
      assign MemRead=LW;
4
5
      //SW 指令会对存储器写数据
6
      assign MemWrite=SW;
      //需要进行回写的指令类型有 R_type、I_type、LW、JALR、LUI、AUIPC 和 JAL
9
      assign RegWrite =R_type ||I_type ||LW ||JALR ||LUI ||AUIPC ||JAL;
10
11
      //JALR 和 JAL 两条无条件分支指令
12
      assign Jump=JALR ||JAL;
13
14
      //操作数 A 和 B 的选择信号的确定
15
      assign ALUSrcA =JALR ||JAL ||AUIPC;
16
      assign ALUSrcB[1] =JAL ||JALR;
17
      assign ALUSrcB[0] =\sim(R_type ||JAL ||JALR);
```

#### f.ALUCode 的确定

# 确定 ALUcode 的功能表如图所示:

| R_type | I_type | LUI | funct3 | funct7[6]<br>(funct6[5]) | ALUCode | 备注                                 |
|--------|--------|-----|--------|--------------------------|---------|------------------------------------|
| 1      | 0      | 0   | 3'00   | 0                        | 4'd 0   | 加                                  |
| 1      | 0      | 0   | 3'00   | 1                        | 4'd 1   | 减                                  |
| 1      | 0      | 0   | 3'01   | 0                        | 4'd 6   | 左移 A << B                          |
| 1      | 0      | 0   | 3'02   | 0                        | 4'd9    | A <b?1:0< td=""></b?1:0<>          |
| 1      | 0      | 0   | 3'03   | 0                        | 4'd10   | A <b?1:0 (无符号数)<="" td=""></b?1:0> |
| 1      | 0      | 0   | 3'04   | 0                        | 4'd 4   | 异或                                 |
| 1      | 0      | 0   | 3'05   | 0                        | 4'd 7   | 右移 A >> B                          |
| 1      | 0      | 0   | 3'05   | 1                        | 4'd 8   | 算术右移 A >>>B                        |
| 1      | 0      | 0   | 3'06   | 0                        | 4'd 5   | 或                                  |
| 1      | 0      | 0   | 3'07   | 0                        | 4'd 3   | 与                                  |
| 0      | 1      | 0   | 3'00   | x                        | 4'd 0   | 加                                  |
| 0      | 1      | 0   | 3'01   | x                        | 4'd 6   | 左移                                 |
| 0      | . 1    | 0   | 3'02   | X                        | 4'd9    | A <b?1:0< td=""></b?1:0<>          |
| 0      | 1      | 0   | 3'03   | x                        | 4'd10   | A <b?1:0 (无符号数)<="" td=""></b?1:0> |
| 0      | 1      | 0   | 3'04   | x                        | 4'd 4   | 异或                                 |
| 0      | 1      | 0   | 3'05   | 0                        | 4'd 7   | 右移 A >> B                          |
| 0      | 1      | 0   | 3'05   | 1                        | 4'd 8   | 算术右移 A >>>B                        |
| 0      | 1      | 0   | 3'06   | х                        | 4'd 5   | 或                                  |
| 0      | 1      | 0   | 3'07   | x                        | 4'd 3   | 与                                  |
| 0      | 0      | 1   | х      | x                        | 4'd 2   | 送数:ALUResult=B                     |
|        | 其它     |     |        | 4'd 0                    | 加       |                                    |

Figure 7: ALUcode 功能表

```
//ALUCode 的确定
 2
       always@(*) begin
 3
           if (LUI&(\simR_type)&(\simI_type))
 4
              ALUCode =alu_lui;
 5
           else if((R_type|I_type)&(~LUI))
 6
             begin
 7
              case (funct3)
 8
              ADD_funct3: begin
 9
                 if((R_type&(~funct6_7))|I_type)
10
                    ALUCode =alu_add;
11
                 else if(R_type&funct6_7)
12
                    ALUCode =alu_sub;
13
14
              SLL_funct3: begin
15
                 if((R_type&(~funct6_7))|I_type)
16
                    ALUCode =alu_sll;
17
18
              SLT_funct3: begin
19
                 if((R_type&(~funct6_7))|I_type)
                    ALUCode =alu_slt;
20
21
22
              SLTU_funct3:begin
23
                 if((R_type&(~funct6_7))|I_type)
24
                    ALUCode =alu_sltu;
25
26
              XOR_funct3: begin
27
                 if((R_type&(~funct6_7))|I_type)
                    ALUCode =alu_xor;
28
29
30
              SRL_funct3: begin
31
                 if((R\_type\&(\sim funct6\_7)) \,|\, (I\_type\&(\sim funct6\_7)))
32
                    ALUCode =alu_srl;
33
                 else if((R_type&funct6_7)|(I_type&funct6_7))
34
                    ALUCode =alu_sra;
35
36
              OR_funct3: begin
37
                 if((R_type&(~funct6_7))|I_type)
38
                    ALUCode =alu_or;
39
40
              AND_funct3: begin
```

```
41
                 if((R_type&(~funct6_7))|I_type)
42
                    ALUCode =alu_and;
43
44
             default: ALUCode =alu_add;
45
             endcase
46
       end
47
48
       else
49
       ALUCode =alu_add;
50
       end
```

#### g. 立即数产生电路(ImmGen)设计

 $I_{type}$ 、 $SB_{type}$ 、LW、JALR、SW、LUI、AUIPC 和 JAL 这几类指令均用到立即数。由于  $I_{type}$  的 算术逻辑运算与移位运算指令的立即数构成方法不同,这里再设定一个变量 Shift 来区分两者。Shift=1 表示移位运算,否为则算术逻辑运算。其表达式如下:

$$Shift = (funct3 == 1)||(funct3 == 5)||$$

立即舒产生方法如图所示:

| 类别      | Shift | Imm                                     | offset                                                                |
|---------|-------|-----------------------------------------|-----------------------------------------------------------------------|
| I_type  | 1     | {26'd0,inst[25:20]}                     | -                                                                     |
| I_type  | 0     |                                         | -                                                                     |
| LW      | x     | {{20{inst[31]}},inst[31:20]}            | -                                                                     |
| JALR    | x     | -                                       | {{20{inst[31]}}},inst[31:20]}                                         |
| SW      | x     | {{20{inst[31]}},inst[31:25],inst[11:7]} | -                                                                     |
| JAL     | x     | -                                       | {{11{inst[31]}}}, inst[31], inst[19:12], inst[20], inst[30:21], 1'b0} |
| LUI     | x     |                                         | -                                                                     |
| AUIPC   | x     | {inst[31:12], 12'd0}                    | -                                                                     |
| SB_type | x     | -                                       | {{19{inst[31]}}, inst[31], inst[7],inst[30:25], inst[11:8], 1'b0}     |

Figure 8: 立即数产生方法

# 因此,代码结构为:

```
1
       always@(*) begin
 2
 3
             Imm =Shift?{26'd0, Instruction[25:20]}:{{20{Instruction[31]}}}, Instruction[31:20]};
 4
             offset =32'bx;
 5
          end
 6
          else if(LW) begin
             Imm ={{20{Instruction[31]}}, Instruction[31:20]};
 8
             offset =32'bx;
 9
          end
10
          else if(JALR) begin
11
             Imm = 32 bx;
12
             offset ={{20{Instruction[31]}}, Instruction[31:20]};
13
          end
14
          else if(SW) begin
15
             Imm ={{20{Instruction[31]}}, Instruction[31:25], Instruction[11:7]};
16
             offset= 32'bx;
17
18
          else if(JAL) begin
19
             Imm = 32 bx;
20
             offset ={{11{Instruction[31]}}, Instruction[31], Instruction[19:12], Instruction[20],
                  Instruction[30:21], 1'b0};
21
22
          else if(LUI ||AUIPC) begin
23
             Imm ={Instruction[31:12], 12'd0};
24
             offset= 32'bx;
25
```

```
26
                                                                                                            else if(SB_type) begin
 27
                                                                                                                                          Imm = 32'bx;
 28
                                                                                                                                          offset = \{\{19\{Instruction[31]\}\},\ Instruction[31],\ Instruction[7],\ Instruction[30:25],\ Instruction[7],\ Instruction[7],\
                                                                                                                                                                                           Instruction[11:8], 1'b0};
 29
                                                                                                            end
 30
                                                                                                            else begin
31
                                                                                                                                          Imm = 32'bx;
32
                                                                                                                                          offset =32'bx;
33
                                                                                                            end
                                                                             end
```

### (3) 分支检测(Branch Test)电路的设计

分支检测电路主要用于判断分支条件是否成立,在 Verilog HDL 可以用比较运算符号 ">"、"=="和 "<"描述,但要注意符号数和无符号数的处理方法不同。在这里,我们用加法器来实现。

- a. 用一个 32 位加法器完成 rs1Data+ ( rs2Data) +1 (即 rs1Data-rs2Data), 设结果为 sum [31:0] 。备注: 此处使用 lab8 中编写的 32 位进位选择加法器。
- b. 确定比较运算的结果。对于比较运算来说,如果最高位不同,即 rs1Data [31]  $\neq$  rs2Data,可根据 rs1Data、rs2Data 决定比较结果,但是应注意符号数、无符号数的最高位 rs1Data、rs2Data 代表意义不同。若两数最高位相同,则两数之差不会溢出,所以比较运算结果可由两个操作数之差的符号位 sum[31] 决定。

在符号数比较运算中,rs1Data<rs2Data 有以下两种情况:

- a) rs1Data 为负数、rs2a) rs1Data 为负数、rs2Data 为 0 或正数: rs1Data[31]&&( rs2Data[31])
- b) rs1Data、rs2Data 符号相同, sum 为负: (rs1Data[31] r̂s2Data[31]) &&| sum[31] 因此, 符号数 rs1Data<rs2Data 比较运算结果为

```
isLT = rs1Data[31]\&\&( rs2Data[31])Il(rs1Data[31]  rs2Data[31])\&\&sum[31]
```

同样地,无符号数比较运算中,rs1Data<rs2Data 有以下两种情况:

- a) rs1Data 最高位为 0、rs2Data 最高位为 1: (rs1Data[31])&& rs2Data[31]
- b) rs1Data、rs2Data 最高位相同, sum 为负: (rs1Data[31] r̂s2Data[31]) && sum[31] 因此, 无符号数比较运算结果为

isLTU = (rs1Data[31])&&rs2Data[31]||(rs1Data[31] rs2Data[31])&&sum[31]||(rs1Data[31] rs2Data[31] rs2Data[31])&|(rs1Data[31] rs2Data[31] rs2Data[31] rs2Data[31] ||(rs1Data[31] rs2Data[31] ||(rs1Data[31] rs2Data[31] ||(rs1Data[31] rs2Data[31] ||(rs1Data[31] rs2Data[31] ||(rs1Data[31] rs2Data[31] ||(rs1

```
1
          module BranchTest(
2
          input[31:0] Instruction,
3
          input[31:0] rs1Data,
4
          input[31:0] rs2Data,
5
          output reg Branch
6
7
8
          parameter SB_type_op =7'b1100011;
9
          parameter BEQ_FUNCT3 =3'00;
          parameter BNE_FUNCT3 =3'o1;
10
11
          parameter BLT_FUNCT3 =3'o4;
12
          parameter BGE_FUNCT3 =3'05;
13
          parameter BLTU_FUNCT3 =3'06;
14
          parameter BGEU_FUNCT3 =3'07;
15
16
          wire[31:0] sum;
17
          Add 32bit adder BT(
18
          .a(rs1Data),
19
          .b(\sim rs2Data),
20
          .ci(1),
21
           .sum(sum)
22
          .c_out()
```

```
23
          );
24
25
          wire isLT, isLTU;
26
          assign isLT =rs1Data[31]&&(~rs2Data[31]) ||(rs1Data[31]~^rs2Data[31])&&sum[31];//绗~彿鏁版疹杈?
27
          assign isLTU =(~rs1Data[31])&rs2Data[31] ||(rs1Data[31]~∧rs2Data[31])&sum[31];//鏃充□鍙锋暟姣旇緝
28
29
          wire[6:0] op;
30
          wire[2:0] funct3;
31
          wire SB_type;
32
33
          assign op =Instruction[6:0];
34
          assign funct3 =Instruction[14:12];
35
          assign SB_type =(op ==SB_type_op);
36
37
          always@(*)begin
38
39
             if(SB_type) begin
40
                case (funct3)
41
                BEQ_FUNCT3: Branch =\sim(|sum[31:0]);
42
                BNE_FUNCT3: Branch = | sum[31:0];
43
                BLT_FUNCT3: Branch =isLT;
44
                BGE_FUNCT3: Branch =\simisLT;
45
                BLTU_FUNCT3:Branch =isLTU;
46
                BGEU_FUNCT3:Branch =∼isLTU;
47
                default: Branch =0;
48
                endcase
49
             end
50
          else
51
             Branch =0;
52
          end
53
          endmodule
54
```

#### (4) ID 顶层描述



Figure 9: ID 模块原理图

根据该原理图, 我们可以将各模块链接形成 ID 的顶层设计:

```
module ID(clk,Instruction_id, PC_id, RegWrite_wb, rdAddr_wb, RegWriteData_wb, MemRead_ex,
 2
          rdAddr_ex, MemtoReg_id, RegWrite_id, MemWrite_id, MemRead_id, ALUCode_id,
 3
          ALUSrcA_id, ALUSrcB_id, Stall, Branch, Jump, IFWrite, JumpAddr, Imm_id,
 4
          rs1Data_id, rs2Data_id,rs1Addr_id,rs2Addr_id,rdAddr_id);
 5
 6
          input clk:
 7
           input [31:0] Instruction_id;
 8
           input [31:0] PC_id;
 9
           input RegWrite_wb;
10
          input [4:0] rdAddr_wb;
           input [31:0] RegWriteData_wb;
11
12
           input MemRead_ex;
13
          input [4:0] rdAddr_ex;
14
          output MemtoReg_id;
15
          output RegWrite_id;
16
          output MemWrite_id;
17
          output MemRead_id;
18
          output [3:0] ALUCode_id;
          output ALUSrcA_id;
19
20
          output [1:0]ALUSrcB_id;
21
          output Stall;
22
          output Branch;
23
          output Jump;
24
          output IFWrite;
25
          output [31:0] JumpAddr;
26
          output [31:0] Imm_id;
27
          output [31:0] rs1Data_id;
28
          output [31:0] rs2Data_id;
29
          output[4:0] rs1Addr_id,rs2Addr_id,rdAddr_id;
30
31
          assign rs1Addr_id =Instruction_id[19:15];
32
          assign rs2Addr_id =Instruction_id[24:20];
33
          assign rdAddr_id =Instruction_id[11:7];
34
35
          registers registers_ID(
36
37
           .clk(clk),
38
           .rs1Addr(rs1Addr_id),
39
           .rs2Addr(rs2Addr_id),
40
           .RegWrite(RegWrite_wb),
41
           .WriteAddr(rdAddr_wb),
49
           .WriteData(RegWriteData_wb),
43
          // Outputs
44
           .rs1Data(rs1Data_id),
45
           .rs2Data(rs2Data_id)
46
          );
47
48
49
          wire JALR;
50
          wire[31:0] offset;
51
52
          Decode DecodeO(
53
           .Instruction(Instruction_id),
54
           .MemtoReg(MemtoReg_id),
55
           .RegWrite(RegWrite_id),
56
           .MemWrite(MemWrite_id),
57
           .MemRead(MemRead_id),
58
           .ALUCode(ALUCode_id),
59
           .ALUSrcA(ALUSrcA_id),
60
           .ALUSrcB(ALUSrcB_id),
61
           .Jump(Jump),
62
           .JALR(JALR),
63
           .Imm(Imm_id),
64
           .offset(offset)
65
          );
66
67
          BranchTest BranchTest0(
```

```
.Instruction(Instruction_id),
68
69
           .rs1Data(rs1Data_id),
70
          .rs2Data(rs2Data_id),
71
          .Branch(Branch)
72
          );
73
74
          wire[31:0] base_addr;
75
          assign base_addr =JALR?rs1Data_id:PC_id;
76
77
          Add_32bit adder_ID(
78
          .a(offset),
79
          .b(base_addr),
80
          .ci(0),
81
          .sum(JumpAddr),
82
          .c_out()
83
          );
84
85
          assign Stall =((rdAddr_ex==rs1Addr_id) ||(rdAddr_ex==rs2Addr_id)) &&MemRead_ex;
86
          assign IFWrite =∼Stall;
87
88
          endmodule
89
          endmodule
```

#### 2. 执行模块(EX)的设计

执行模块主要由 ALU 子模块、数据前推电路(Forwarding)及若干数据选择器组成。其输入输出信号如下所示。

| 引脚名称                  | 方向     | 说明                               |
|-----------------------|--------|----------------------------------|
| ALUCode ex[3:0]       | 7313   | 决定 ALU 采用何种运算                    |
| ALUSrcA_ex            |        | 决定 ALU 的 A 操作数的来源(rsl、PC)        |
| ALUSrcB_ex[1:0]       |        | 决定 ALU 的 B 操作数的来源(rs2、imm 和常数 4) |
| Imm_ex[31:0]          |        | 立即数                              |
| rs1Addr_ex[4:0]       |        | rsl 寄存器地址                        |
| rs2Addr_ex[4:0]       |        | rs2 寄存器地址                        |
| rs1Data_ex[31:0]      |        | rsl 寄存器数据                        |
| rs2Data_ex[31:0]      | Input  | rs2 寄存器数据                        |
| PC_ex[31:0]           | Input  | 指令指针                             |
| RegWriteData_wb[31:0] |        | 写入寄存器的数据                         |
| ALUResult_mem[31:0]   |        | ALU 输出数据                         |
| rdAddr_mem[4:0]       |        | 寄存器的写地址                          |
| rdAddr_wb[4:0]        |        |                                  |
| RegWrite_mem          |        | 寄存器写允许信号                         |
| RegWrite_wb           |        | <b>时任益与儿叶信</b> 写                 |
| ALUResult_ex[31:0]    |        | ALU 运算结果                         |
| MemWriteData_ex[31:0] | Output | 存储器的回写数据                         |
| ALU_A [31:0]          |        |                                  |
| ALU_B [31:0]          |        | ALU 操作数,测试时使用                    |

Figure 10: EX 模块输入输出信号

#### (1) ALU 子模块的设计

算术逻辑运算单元(ALU)提供 CPU 的基本运算能力,如加、减、与、或、比较、移位等。具体而言,ALU 输入为两个操作数 A、B 和控制信号 ALUCode,由控制信号 ALUCode 决定采用何种运算,运算结果为 ALUResult。

对于在 ALU 中所使用的 32bit 加法器,直接使用实验 8 中的超进位加法器。

```
module Add_4bit(
input[3:0] a,
input[3:0] b,
input c_in,
```

| ALUCode | ALUResult                                        |
|---------|--------------------------------------------------|
| 4'b0000 | A + B                                            |
| 4'b0001 | A-B                                              |
| 4'b0010 | В                                                |
| 4'b0011 | A&B                                              |
| 4'b0100 | A^B                                              |
| 4'b0101 | A   B                                            |
| 4'b0110 | A << B                                           |
| 4'b0111 | A >> B                                           |
| 4'b1000 | A>>>B                                            |
| 4'b1001 | A <b? 1:0,="" a、b="" td="" 为有符号数<="" 其中=""></b?> |
| 4'b1010 | A <b? 1:0,="" a、b="" td="" 为无符号数<="" 其中=""></b?> |

Figure 11: ALU 功能表

```
5
 6
           output[3:0] sum,
 7
           output c_out
 8
           );
 9
           wire[3:0] g,p,c;
10
11
           assign p=a \wedge b;
12
           assign g=a&b;
13
           assign c[0]=g[0]|(p[0]&c_in);
14
           assign c[1]=g[1]|(p[1]&(g[0]|(p[0]&c_in)));
15
           assign c[2]=g[2]|(p[2]&(g[1]|(p[1]&(g[0]|(p[0]&c_in)))));
16
           assign \ c[3] = g[3] \mid (p[3] \& (g[2] \mid (p[2] \& (g[1] \mid (p[1] \& (g[0] \mid (p[0] \& c\_in)))))));
17
           assign c_out=c[3];
18
19
           assign sum[0]=p[0]&(!g[0])\land c_in;
20
           assign sum[1]=p[1]&(!g[1])\landc[0];
21
           assign sum[2]=p[2]&(!g[2])\land c[1];
22
           assign sum[3]=p[3]&(!g[3])\land c[2];
23
24
           endmodule
25
26
27
           module Add_middle(
28
           input [3:0] a,
29
           input [3:0] b,
30
           input c_in,
31
32
           output reg [3:0] sum,
33
           output c_out
34
           );
35
36
           wire [3:0] sum1, sum2;
37
           wire c_out1, c_out2;
38
           reg c1=0;
39
           reg c2=1;
40
           Add_4bit A41(.a(a), .b(b), .c_in(c1), .sum(sum1), .c_out(c_out1));
41
           Add\_4bit\ A42(.a(a),\ .b(b),\ .c\_in(c2),\ .sum(sum2),\ .c\_out(c\_out2));\\
42
           assign c_out=c_in &c_out2 |c_out1;
43
44
           always @(*)begin
45
           if(c_in ==0) sum=sum1;
46
           else sum=sum2;
47
           end
48
49
           endmodule
50
51
52
           module Add_32bit(
53
           input [31:0] a,
54
           input [31:0] b,
55
           input ci,
56
```

```
57
                                       output [31:0]sum,
58
                                       output c_out
59
                                       );
60
                                       wire c1, c2, c3, c4, c5, c6, c7;
61
                                       Add_4bit A40(.a(a[3:0]), .b(b[3:0]), .c_in(ci), .sum(sum[3:0]), .c_out(c1));
62
                                       \label{eq:add_middle_aml} \mbox{Add\_middle AMl} (.a(a[7:4]), .b(b[7:4]), .c\_in(c1), .sum(sum[7:4]), .c\_out(c2));
                                       Add\_middle \ \ AM2(.a(a[\frac{11:8}{1:8}]), \ .b(b[\frac{11:8}{1:8}]), \ .c\_in(c2), \ .sum(sum[\frac{11:8}{1:8}]), \ .c\_out(c3));\\
63
64
                                        \label{eq:add_middle_AM3} Add_{middle_AM3}(.a(a[15:12]), .b(b[15:12]), .c_{in}(c3), .sum(sum[15:12]), .c_{out}(c4)); 
65
                                        \label{eq:add_middle_AM4} \mbox{Add\_middle} \ \mbox{AM4} (.a(a[\mbox{$19$:16]$}), \ .b(b[\mbox{$19$:16]$}), \ .c_{\mbox{$in(c4)$}}, \ .sum(sum[\mbox{$19$:16]$}), \ .c_{\mbox{$out(c5)$}}; \ \mbox{$19$:16]}, \ .c_{\mbox{$in(c4)$}}, \ .sum(sum[\mbox{$19$:16]$}), \ .c_{\mbox{$out(c5)$}}; \ \mbox{$in(c4)$}, \ .sum(sum[\mbox{$out(c5)$}]; \ \mbox{$out(c5)$}, \ .sum(sum[\mbox{$out(c5)$}]; \ \mbox{$out(c5)$}, \ .sum(sum[\mbox{$out(c5)$}]; \ \mbox{$out(c5)$}, \ .sum(sum[\mbox{$
66
                                       Add_middle AM5(.a(a[23:20]), .b(b[23:20]), .c_in(c5), .sum(sum[23:20]), .c_out(c6));
67
                                       \label{eq:add_middle} AM6(.a(a[27:24]), .b(b[27:24]), .c\_in(c6), .sum(sum[27:24]), .c\_out(c7));
68
                                       Add_middle \ AM7(.a(a[31:28]), \ .b(b[31:28]), \ .c_in(c7), \ .sum(sum[31:28]), \ .c_out(c_out));
69
                                       endmodule
```

减法、比较 (slt、sltu) 均坷用加法器和必要辅助电路来实现。图 30.10 中的 Binvert 信号控制加减运算;若 Binvert 信号为低电平,则实现加法运算: sum=A+B;若 Binvert 信号为高电平,则电路为减法运算sum=A-B。除加法外,减法、比较和分支指令都应使电路工作在减法状态,所以:

$$Binvert = (ALUCode == 0)$$

Verilog HDL 的算术右移的运算符是 "»>"。要实现算术右移应注意,被移位的对象必须定义是 reg 类型,但是在 sra 指令,被移位的对象操作数 A 为输入信号,不能定义为 reg 类型。因此,必须引入 reg 类型中间变量 A\_reg,相应的 Verilog HDL 语句为 reg signed[31:0] A\_reg; always @ (\*) begin A\_reg=A; end 引入 reg 类型的中间变量 A\_reg 后,就可对 A\_reg 进行算术右移操作。

根据以上分析,即可对 ALU 模块进行描述:

```
1
          module ALU (
 2
          // Outputs
 3
          ALUResult,
 4
          // Inputs
 5
          ALUCode, A, B);
 6
                                      // Operation select
          input [3:0] ALUCode;
 7
          input [31:0] A, B;
 8
          output reg [31:0] ALUResult;
 9
10
          // Decoded ALU operation select (ALUsel) signals
11
          parameter alu_add= 4'b00000;
12
          parameter alu_sub= 4'b0001;
13
          parameter alu_lui= 4'b0010;
14
          parameter alu_and= 4'b0011;
15
          parameter alu_xor= 4'b0100;
16
          parameter alu_or =4'b0101;
          parameter alu_sll= 4'b0110;
17
18
          parameter alu_srl= 4'b0111;
19
          parameter alu_sra= 4'b1000;
20
          parameter alu_slt= 4'b1001;
21
          parameter alu_sltu= 4'b1010;
22
23
          wire c1, c2;
24
          wire [31:0]result_add, result_sub, result_slt, result_sltu;
25
          wire [31:0]B_sub;
26
          wire signed [31:0] A_sign;
27
          assign A_sign=A;
28
29
          assign B_sub=∼B;
30
          Add_32bit ADD_alu1(.a(A), .b(B), .ci(0), .sum(result_add), .c_out(c1));
31
          Add_32bit\ ADD_alu2(.a(A),\ .b(B\_sub),\ .ci(1),\ .sum(result\_sub),\ .c\_out(c2));\\
32
33
          always@(*) begin
34
              case(ALUCode)
35
             alu_add: ALUResult=result_add;
36
             alu_sub: ALUResult=result_sub;
             alu_lui: ALUResult=B;
```

```
38
              alu_and: ALUResult=A&B;
39
              alu_xor: ALUResult=A∧B;
40
              alu_or: ALUResult=A|B;
41
              alu_sll: ALUResult=A<<B;</pre>
42
              alu_srl: ALUResult=A>>B;
43
              alu_sra: ALUResult=A_sign>>>B;
44
              alu_slt: ALUResult= (c2==1)? 1:0;
45
              alu sltu:
46
                 begin
                 if(A<B) ALUResult=1;</pre>
47
48
                 else ALUResult=0;
49
50
              default: ALUResult=result_add;
51
              endcase
52
           end
53
           endmodule
```

### (2) 数据前推电路的设计

操作数 A 和 B 分别由数据选择器决定,数据选择器地址信号 ForwardA、ForwardB 的含义如表所示。

| 地 址             | 操作数来源           | 说 明                 |
|-----------------|-----------------|---------------------|
| ForwardA= 2'b00 | rs1Data_ex      | 操作数 A 来自寄存器堆        |
| ForwardA=2'b01  | RegWriteData_wb | 操作数 A 来自二阶数据相关的转发数据 |
| ForwardA= 2'b10 | ALUResult_mem   | 操作数 A 来自一阶数据相关的转发数据 |
| ForwardB= 2'b00 | rs2Data_ex      | 操作数B来自寄存器堆          |
| ForwardB= 2'b01 | RegWriteData_wb | 操作数B来自二阶数据相关的转发数据   |
| ForwardB=2'b10  | ALUResult_mem   | 操作数B来自一阶数据相关的转发数据   |

Figure 12: 前推电路输出信号的含义

```
ForwardA[0] = RegWrite_wb&&(rdAddr_wb! = 0)&&(rdAddr_mem! = rs1Addr_ex)&&(rdAddr_wb == rs1Addr_ex)

ForwardA[1] = RegWrite_mem&&t(rdAddr_mem! = 0)&&(rdAddr_mem == rs1Addr_ex)

ForwardB[0] = RegWrite_wb&&(rdAddr_wb! = 0)&&(rd_mem! = rs2Addr_ex)&&(rdAddr_wb == rs2Addr_ex)

ForwardB[1] = RegWrite_mem&&(rdAddr_mem! = 0)&&(rdAddr_mem == rs2Addr_ex)

**With the control of the control
```

```
1
          module EX(ALUCode_ex, ALUSrcA_ex, ALUSrcB_ex,Imm_ex, rs1Addr_ex, rs2Addr_ex, rs1Data_ex,
2
          rs2Data_ex, PC_ex, RegWriteData_wb, ALUResult_mem, rdAddr_mem, rdAddr_wb,
3
          RegWrite_mem, RegWrite_wb, ALUResult_ex, MemWriteData_ex, ALU_A, ALU_B);
4
5
          input [3:0] ALUCode_ex;
6
          input ALUSrcA_ex;
7
          input [1:0]ALUSrcB_ex;
8
          input [31:0] Imm_ex;
9
          input [4:0] rs1Addr_ex;
10
          input [4:0] rs2Addr_ex;
11
          input [31:0] rs1Data_ex;
12
          input [31:0] rs2Data_ex;
13
          input [31:0] PC_ex;
14
           input [31:0] RegWriteData_wb;
15
          input [31:0] ALUResult_mem;
16
          input [4:0]rdAddr_mem;
17
          input [4:0] rdAddr_wb;
18
          input RegWrite_mem;
```



Figure 13: EX 模块原理图

```
19
          input RegWrite_wb;
20
          output [31:0] ALUResult_ex;
21
          output [31:0] MemWriteData_ex;
22
          output [31:0] ALU_A;
23
          output [31:0] ALU_B;
24
25
          wire[1:0] ForwardA, ForwardB; //mux input
26
          wire [31:0] A; // mux1 output
27
          wire [31:0] B; // mux2 output
28
29
          assign ForwardA[0] =RegWrite_wb &&(rdAddr_wb!=0) &&(rdAddr_mem!=rs1Addr_ex) &&(
               rdAddr_wb==rs1Addr_ex);
30
          assign ForwardA[1] =RegWrite_mem &&(rdAddr_mem!=0) &&(rdAddr_mem==rs1Addr_ex);
31
          assign ForwardB[0] =RegWrite_wb &&(rdAddr_wb!=0) &&(rdAddr_mem!=rs2Addr_ex) &&(
               rdAddr_wb==rs2Addr_ex);
32
          assign ForwardB[1] =RegWrite_mem &&(rdAddr_mem!=0) &&(rdAddr_mem==rs2Addr_ex);
33
34
          mux mux_ex1(.a(rs1Data_ex), .b(RegWriteData_wb), .c(ALUResult_mem), .select(ForwardA), .
               result(A));
35
          mux mux_ex2(.a(rs2Data_ex), .b(RegWriteData_wb), .c(ALUResult_mem), .select(ForwardB), .
               result(B));
36
37
          //mux2 output赋值为MemWriteData,写入mem
38
          assign MemWriteData_ex =B;
39
40
          //2->1数据选择器 output
41
          assign ALU_A =ALUSrcA_ex? PC_ex:A;
42
43
          mux mux_ex3(.a(B), .b(Imm_ex), .c(32'd4), .select(ALUSrcB_ex), .result(ALU_B));
44
45
          ALU ALU_ex(.ALUCode(ALUCode_ex), .A(ALU_A), .B(ALU_B), .ALUResult(ALUResult_ex));
46
47
48
          endmodule
```

# 3. 数据存储器模块 (DataRAM) 的设计

数据存储器可用 Xilinx 的 IP 内核实现。考虑到 FPGA 的资源,数据存储器可设计为容量为 64x32bit 的单端口 RAM,输出采用组合输出 (Non Registered)。由于数据存储器容量为 64x32bit, 故存储器地址共 6 位,与 ALUResult mem[7:2] 连接。



Figure 14: DataRAM1



Figure 15: DataRAM2



Figure 16: DataRAM3



Figure 17: DataRAM4

# 4. 取指令级模块 (IF) 的设计

IF 模块由指令指针寄存器 (PC)、指令存储器子模块 (Instruction ROM)、指令指针选择器 (MUX) 和一个 32 位加法器组成.

由表可看出,指令存储器为组合存储器,可用 Verilog HDL 设计一个查找表阵列 ROM。考虑到 FPGA 的资源,该 ROM 容量可设计为 64×32bit。

借用提供的存储器模块 InstructionROM,对 IF 模块进行描述。

```
module IF(clk, reset, Branch, Jump, IFWrite, JumpAddr, Instruction_if, PC, IF_flush);
input clk;
```

| 引脚名称               | 方向     | 说明             |
|--------------------|--------|----------------|
| clk                |        | 系统时钟           |
| reset              |        | 系统复位信号,高电平有效   |
| Branch             | Input  | 条件分支指令的条件判断结果  |
| Jump               |        | 无条件分支指令的条件判断结果 |
| IFWrite            |        | 流水线阻塞信号        |
| JumpAddr[31:0]     |        | 分支地址           |
| Instruction [31:0] |        | 指令机器码          |
| IF_flush           | Output | 流水线清空信号        |
| PC [31:0]          |        | PC 值           |

Figure 18: IF 输入输出引脚说明

```
4
           input reset;
 5
           input Branch;
 6
           input Jump;
 7
           input IFWrite;
 8
           input [31:0] JumpAddr;
 9
           output [31:0] Instruction_if;
10
           output [31:0] PC;
11
          output IF_flush;
12
13
           wire[31:0] NextPC_if, PCSource;
14
           reg[31:0] PC;
15
16
           assign IF_flush =Branch ||Jump;
17
18
           assign PCSource =IF_flush?JumpAddr:NextPC_if;
19
20
           always@(posedge clk) begin
21
              if(reset)
22
                 PC <=32'd0;
23
             else if(IFWrite)
24
                PC <=PCSource;</pre>
25
             else
26
                 PC <=PC;
27
           end
28
29
           //PC+4
30
          Add_32bit\ adder_IF(.a(PC),\ .b(32'd4),\ .ci(0),\ .sum(NextPC_if),\ .c_out());\\
31
32
           //指令存储模块调用
33
           InstructionROM InstROMO(.addr(PC[7:2]), .dout(Instruction_if));
34
35
           endmodule
```

#### 5. 流水线寄存器的设计

流水线寄存器负责将流水线的各部分分开,共有 IF/ID、ID/EX、EX/MEM、MEM/WB 四组,对四组流水线寄存器要求不完全相同,因此设计也有不同考虑。

EX/MEM、MEM/WB 两组流水线寄存器只是普通的 D 型寄存器。

#### (1) IF/ID

```
module IFID(
input clk,
input en,
input reset,
input[31:0] PC_if,
input[31:0] Instruction_if,
```

```
8
           output reg [31:0]PC_id,
 9
           output reg [31:0]Instruction_id
10
11
12
           always@(posedge clk) begin
13
              if(reset) begin
14
                  PC_id <=0;
15
                  Instruction_id <=0;</pre>
16
17
              else if(en) begin
18
                  PC_id <=PC_if;</pre>
19
                  Instruction_id <=Instruction_if;</pre>
20
              end
21
              else begin
22
                  PC_id <=PC_id;</pre>
23
                  Instruction_id <=Instruction_id;</pre>
24
              end
25
           end
26
27
           endmodule
```

#### (2) ID/EX

```
1
           module IDEX(
 2
           // Inputs
 3
           clk, reset, MemtoReg_id, RegWrite_id, MemWrite_id, MemRead_id, ALUCode_id, ALUSrcA_id, ALUSrcB_id,
 4
           PC_id, Imm_id, rdAddr_id, rs1Addr_id, rs2Addr_id, rs1Data_id, rs2Data_id,
 5
           // Outputs
 6
           MemtoReg_ex, RegWrite_ex, MemWrite_ex, MemRead_ex, ALUCode_ex, ALUSrcA_ex, ALUSrcB_ex,
           PC_ex, Imm_ex, rdAddr_ex, rs1Addr_ex, rs2Addr_ex, rs1Data_ex, rs2Data_ex);
 8
 9
           input clk, reset;
10
           input MemtoReg_id, RegWrite_id, MemWrite_id, MemRead_id;
11
           input[3:0] ALUCode_id;
12
           input ALUSrcA_id;
13
           input[1:0] ALUSrcB_id;
14
           input[4:0] rdAddr_id, rs1Addr_id, rs2Addr_id;
15
           input[31:0] rs1Data_id, rs2Data_id, PC_id, Imm_id;
16
17
           output reg MemtoReg_ex, RegWrite_ex, MemWrite_ex, MemRead_ex;
18
           output reg [3:0] ALUCode_ex;
19
           output reg ALUSrcA_ex;
20
           output reg [1:0] ALUSrcB_ex;
21
           output reg [4:0] rdAddr_ex, rs1Addr_ex, rs2Addr_ex;
22
           output reg [31:0] rs1Data_ex, rs2Data_ex, PC_ex, Imm_ex;
23
24
           always@(posedge clk) begin
25
              if(reset) begin
26
                 MemtoReg_ex <=0;</pre>
27
                 RegWrite_ex <=0;</pre>
28
                 MemWrite_ex <=0;</pre>
29
                 MemRead_ex <=0;</pre>
30
                 ALUCode_ex <=0;
31
                 ALUSrcA_ex <=0;
32
                 ALUSrcB_ex <=0;
                 PC_ex <=0;
Imm_ex <=0;
33
34
35
                 rdAddr_ex <=0;
36
                 rs1Addr_ex <=0;
37
                 rs2Addr_ex <=0;
38
                 rs1Data_ex <=0;
39
                 rs2Data_ex <=0;
40
              end
41
              else begin
```

```
42
                  MemtoReg_ex <=MemtoReg_id;</pre>
43
                  RegWrite_ex <=RegWrite_id;</pre>
44
                  MemWrite_ex <=MemWrite_id;</pre>
45
                  MemRead_ex <=MemRead_id;</pre>
46
                  ALUCode_ex <=ALUCode_id;
47
                  ALUSrcA_ex <=ALUSrcA_id;</pre>
48
                  ALUSrcB_ex <=ALUSrcB_id;
49
                          <= PC_id;
                  PC_ex
50
                  Imm_ex <=Imm_id;</pre>
51
                  rdAddr_ex <=rdAddr_id;</pre>
52
                  rs1Addr_ex <=rs1Addr_id;
53
                  rs2Addr_ex <=rs2Addr_id;
54
                  rs1Data_ex <=rs1Data_id;
55
                  rs2Data_ex <=rs2Data_id;
56
               end
57
           end
58
59
           endmodule
```

#### (3) EX/MEM

```
module EXMEM(
2
           // Inputs
3
           clk, MemtoReg_ex, RegWrite_ex, MemWrite_ex, ALUResult_ex, MemWriteData_ex, rdAddr_ex,
4
5
           MemtoReg_mem, RegWrite_mem, MemWrite_mem, ALUResult_mem, MemWriteData_mem, rdAddr_mem);
6
7
           input clk;
           input MemtoReg_ex, RegWrite_ex, MemWrite_ex;
9
           input[31:0] ALUResult_ex, MemWriteData_ex;
10
           input[4:0] rdAddr_ex;
11
12
           output reg MemtoReg_mem, RegWrite_mem, MemWrite_mem;
13
           output reg [31:0] ALUResult_mem, MemWriteData_mem;
14
           output reg [4:0] rdAddr_mem;
15
16
           always@(posedge clk) begin
17
              MemtoReg_mem <= MemtoReg_ex;</pre>
              RegWrite_mem <= RegWrite_ex;</pre>
18
              MemWrite_mem <= MemWrite_ex;
ALUResult_mem <= ALUResult_ex;</pre>
19
20
21
              MemWriteData_mem <=MemWriteData_ex;</pre>
22
              rdAddr_mem
                              <= rdAddr_ex;
23
           end
24
25
           endmodule
```

# (4) MEM/WB

```
module MEMWB(
2
          // Inputs
3
          clk, MemtoReg_mem, RegWrite_mem, MemDout_mem, ALUResult_mem, rdAddr_mem,
4
5
          MemtoReg_wb, RegWrite_wb, MemDout_wb, ALUResult_wb, rdAddr_wb);
6
          input clk;
7
          input MemtoReg_mem, RegWrite_mem;
8
          input[31:0] MemDout_mem, ALUResult_mem;
9
          input[4:0] rdAddr_mem;
10
11
          output reg MemtoReg_wb, RegWrite_wb;
12
          output reg [31:0] MemDout_wb, ALUResult_wb;
```

```
13
           output reg [4:0] rdAddr_wb;
14
15
           always@(posedge clk) begin
16
              MemtoReg_wb <= MemtoReg_mem;</pre>
17
              RegWrite_wb <=RegWrite_mem;</pre>
18
              MemDout_wb <= MemDout_mem;</pre>
19
              ALUResult_wb <=ALUResult_mem;
20
               rdAddr_wb <= rdAddr_mem;</pre>
21
22
23
           endmodule
```

#### 6. 顶层文件的设计

按照图 30.3 所示的原理框图连接各模块即可。为了测试方便,可将关键变量输出,关键变量有: 指令指针 PC、指令码 Instruction\_id. 流水线插入气泡标志 Stall、分支标志 JumpFlag 即 Jump, Branch、ALU 输入输出 (ALU A、ALU B、ALUResult ex) 和数据存储器的输出 MemDout mem。

根据原理图,即可对各模块进行连接。

```
1
          module Risc5CPU(clk, reset, JumpFlag, Instruction_id, ALU_A,
 2
          ALU_B, ALUResult_ex, PC, MemDout_mem, Stall);
 3
 4
          input clk;
 5
          input reset;
 6
          output[1:0] JumpFlag;
 7
          output [31:0] Instruction_id;
 8
          output [31:0] ALU_A;
 9
          output [31:0] ALU_B;
10
          output [31:0] ALUResult_ex;
11
          output [31:0] PC;
12
          output [31:0] MemDout_mem;
13
          output Stall;
14
15
          wire IFWrite, IF_flush;
16
          wire[31:0] JumpAddr;
17
          wire[31:0] Instruction_if, PC;
18
19
          wire MemtoReg_id, RegWrite_id, MemWrite_id, MemRead_id;
20
          wire[3:0] ALUCode_id;
21
          wire ALUSrcA_id;
22
          wire[1:0] ALUSrcB_id;
23
          wire[4:0] rdAddr_id, rs1Addr_id, rs2Addr_id;
24
          wire[31:0] rs1Data_id, rs2Data_id, PC_id, Imm_id;
25
26
          wire MemtoReg_ex, Regwrite_ex, MemWrite_ex, MemRead_ex;
27
          wire [3:0] ALUCode_ex;
28
          wire ALUSrcA_ex;
29
          wire [1:0] ALUSrcB_ex;
30
          wire [4:0] rdAddr_ex, rs1Addr_ex, rs2Addr_ex;
31
          wire [31:0] rs1Data_ex, rs2Data_ex, PC_ex, Imm_ex, MemWriteData_ex, ALUResult_ex;
32
33
          wire MemtoReg_mem, RegWrite_mem, MemWrite_mem;
34
          wire [31:0] ALUResult_mem, MemWriteData_mem;
35
          wire [4:0] rdAddr_mem;
36
37
          wire MemtoReg_wb, RegWrite_wb;
38
          wire [31:0] MemDout_wb, ALUResult_wb, RegWriteData_wb;
39
          wire [4:0] rdAddr_wb;
40
41
42
          IF IF_1(
43
          // Inputs
44
          .clk(clk),
```

```
45
            .reset(reset),
46
            .Branch(JumpFlag[0]),
47
            .Jump(JumpFlag[1]),
 48
            .IFWrite(IFWrite),
 49
            .JumpAddr(JumpAddr),
50
           // Outputs
51
            .Instruction_if(Instruction_if),
52
           .PC(PC),
 53
           .IF_flush(IF_flush)
54
           );
55
56
           IFID IF_ID_1(
57
           // Inputs
 58
           .clk(clk),
59
            .en(IFWrite),
60
            .reset(IF_flush|reset),
61
            .PC_if(PC),
62
            .Instruction_if(Instruction_if),
63
           // Outputs
64
           .PC_id(PC_id),
65
            .Instruction_id(Instruction_id)
66
           );
67
68
 69
           ID ID_1(
 70
           // Inputs
 71
           .clk(clk),
 72
            .Instruction_id(Instruction_id),
 73
            .PC_id(PC_id),
 74
           .RegWrite_wb(RegWrite_wb),
 75
            .rdAddr_wb(rdAddr_wb),
 76
            .RegWriteData_wb(RegWriteData_wb),
 77
            .MemRead_ex(MemRead_ex),
 78
            .rdAddr_ex(rdAddr_ex),
 79
           // Outputs
 80
            .MemtoReg_id(MemtoReg_id),
 81
            .RegWrite_id(RegWrite_id),
 82
            .MemWrite_id(MemWrite_id),
 83
            .MemRead_id(MemRead_id),
 84
           .ALUCode_id(ALUCode_id),
 85
           .ALUSrcA_id(ALUSrcA_id),
 86
            .ALUSrcB_id(ALUSrcB_id),
 87
            .Stall(Stall),
 88
            .Branch(JumpFlag[0]),
 89
            .Jump(JumpFlag[1]),
90
            .IFWrite(IFWrite),
91
            .JumpAddr(JumpAddr),
92
            .Imm_id(Imm_id),
93
            .rs1Data_id(rs1Data_id),
94
            .rs2Data_id(rs2Data_id),
95
           .rs1Addr_id(rs1Addr_id),
96
            .rs2Addr_id(rs2Addr_id),
97
           .rdAddr_id(rdAddr_id)
98
           );
99
100
           IDEX ID_EX_1(
101
           // Inputs
102
            .clk(clk),
103
            .reset(Stall|reset),
104
            .MemtoReg_id(MemtoReg_id),
105
            .RegWrite_id(RegWrite_id),
106
            .MemWrite_id(MemWrite_id),
107
            .MemRead_id(MemRead_id),
108
            .ALUCode_id(ALUCode_id),
109
            .ALUSrcA_id(ALUSrcA_id),
110
            .ALUSrcB_id(ALUSrcB_id),
111
           .PC_id(PC_id),
```

```
112
            .Imm_id(Imm_id),
113
            .rdAddr_id(rdAddr_id),
114
            .rs1Addr_id(rs1Addr_id),
115
            .rs2Addr_id(rs2Addr_id),
116
            .rs1Data_id(rs1Data_id),
117
            .rs2Data_id(rs2Data_id),
118
            // Outputs
119
            .MemtoReg_ex(MemtoReg_ex),
120
            .Regwrite_ex(Regwrite_ex),
121
            .MemWrite_ex(MemWrite_ex),
122
            .MemRead_ex(MemRead_ex),
123
            .ALUCode_ex(ALUCode_ex),
124
            .ALUSrcA_ex(ALUSrcA_ex),
125
            .ALUSrcB_ex(ALUSrcB_ex),
126
            .PC_ex(PC_ex),
127
            .Imm_ex(Imm_ex),
128
            .rdAddr_ex(rdAddr_ex),
129
            .rs1Addr_ex(rs1Addr_ex),
130
            .rs2Addr_ex(rs2Addr_ex),
131
            .rs1Data_ex(rs1Data_ex),
132
            .rs2Data_ex(rs2Data_ex)
133
            );
134
135
            EX EX_1(
136
            // Inputs
137
            .ALUCode_ex(ALUCode_ex),
138
            .ALUSrcA_ex(ALUSrcA_ex),
139
            .ALUSrcB_ex(ALUSrcB_ex),
140
            .Imm_ex(Imm_ex),
141
            .rs1Addr_ex(rs1Addr_ex),
142
            .rs2Addr_ex(rs2Addr_ex),
143
            .rs1Data_ex(rs1Data_ex),
144
            .rs2Data_ex(rs2Data_ex),
145
            .PC_ex(PC_ex),
146
            .RegwriteData_wb(RegwriteData_wb),
147
            .ALUResult_mem(ALUResult_mem),
148
            .rdAddr_mem(rdAddr_mem),
149
            .rdAddr_wb(rdAddr_wb),
150
            .RegWrite_mem(RegWrite_mem),
151
            .RegWrite_wb(RegWrite_wb),
152
            // Outputs
153
            .ALUResult_ex(ALUResult_ex),
154
            .MemWriteData_ex(MemWriteData_ex),
155
            .ALU_A(ALU_A),
156
            .ALU_B(ALU_B)
157
            );
158
159
            EXMEM EX_MEM_1(
160
            // Inputs
161
            .clk(clk),
162
            .MemtoReg_ex(MemtoReg_ex),
163
            .RegWrite_ex(RegWrite_ex),
164
            .MemWrite_ex(MemWrite_ex),
165
            .ALUResult_ex(ALUResult_ex),
166
            .MemWriteData_ex(MemWriteData_ex),
167
            .rdAddr_ex(rdAddr_ex),
168
            // Outputs
169
            .MemtoReg_mem(MemtoReg_mem),
170
            .RegWrite_mem(RegWrite_mem),
171
            .MemWrite_mem(MemWrite_mem),
172
            .ALUResult_mem(ALUResult_mem),
173
            .MemWriteData_mem(MemWriteData_mem),
174
            .rdAddr_mem(rdAddr_mem)
175
            );
176
177
            DataRam DataRAM_1(
178
            // Inputs
```

```
179
            .a(ALUResult_mem[7:2]),
180
            .d(MemWriteData_mem),
181
            .clk(clk),
182
            .we(MemWrite_mem),
183
            // Outputs
184
            .spo(MemDout_mem)
185
186
187
188
            {\tt MEMWB MEM\_WB\_1(}
            // Inputs
189
190
            .clk(clk),
191
            .MemtoReg_mem(MemtoReg_mem),
192
            .RegWrite_mem(RegWrite_mem),
193
            .MemDout_mem(MemDout_mem),
194
            .ALUResult_mem(ALUResult_mem),
195
            .rdAddr_mem(rdAddr_mem),
196
            // Outputs
197
            .MemtoReg_wb(MemtoReg_wb),
198
            .RegWrite_wb(RegWrite_wb),
199
            .MemDout_wb(MemDout_wb),
200
            .ALUResult_wb(ALUResult_wb),
201
            .rdAddr_wb(rdAddr_wb)
202
            );
203
204
            assign RegWriteData_wb =MemtoReg_wb?MemDout_wb:ALUResult_wb;
205
206
207
            endmodule
```

# 五、 仿真与结果分析

# 1. ALU 仿真结果



Figure 19: ALU 仿真结果

同预期结果进行对比,可以认定 ALU 仿真结果正确。

# 2. Decode 模块仿真结果



Figure 20: Decode 仿真结果

同预期结果进行对比,可以认定 Decode 仿真结果正确。

# 3. IF 模块仿真结果



Figure 21: IF 仿真结果 1

同预期结果进行对比,可以认定 IF 模块仿真结果正确。



Figure 22: IF 仿真结果 2

# 4. CPU 顶层模块仿真结果



Figure 23: CPU 顶层仿真 1



Figure 24: CPU 顶层仿真 2

通过仿真结果,可以看出 CPU 能够完成设计指令,并有异常(exception)、自陷(trap)、中断(interrupt)等处理方案。

# 六、 思考题

如下面两条指令,条件分支指令试图读取上一条指令的目标寄存器,插入气泡或数据转发都无法解决流 水线冲突问题。为什么在大多 CPU 架构中,都不去解决这一问题? 这一问题应在什么层面中解决?

lw X28, 04(X6)

beq X28,x29,Loop

例子中的两条指令发生了数据冲突,两条指令都对 x28 寄存器发起了访问请求,且后一条指令依赖于前一条指令的值。对于这一问题,一般通过数据旁路、暂停等待或分时访问的方式解决。所以在指令间添加空指令就可以解决该问题,在硬件层面,可以添加检测模块,在发生流水线冲突时,跳转进入空指令,在值写入 memory 后进行下一指令。

很多 CPU 架构并不解决这个问题,可能是因为跳转进入空指令也会浪费很多时间,例子中需要多花费 3 个空指令的时间,且额外的检测模块会占用不少的资源,相较之下并不划算。而直接使这两条指令顺序执行,也可以使指令正常运行,且花费的时间相差不大,所以选择不去进行优化。

# 七、 遇到的问题及解决方案

在 CPU 的设计中, 我遇到了不少的问题。

首先,在开始时,由于模块较多,且一个顶层模块下会包含多个单元电路,导致不知道从哪里入手,后在老师的提示之下,从简单的 ALU 设计中开始入手,逐渐熟练,一层一层的完成设计。

之后对于 Decode 的设计中,ALUcode 的逻辑较为复杂,根据功能表得到的逻辑仿真出来出现了错误, 之后经过反复的查验,通过同时使用 if-else 和 case 语句,而不是一味地使用 if-else 进行条件地判别,逐步 理清逻辑从而得到正确地结果。

最后,在对 CPU 完成了项层设计后,忽略了项层仿真库地填入,导致仿真虽然能够通过,但是始终无法 生成烧录板子地二进制流。在老师的提示和指导之下,重新搭建仿真平台,并将缺失的仿真文件添加至正确 的位置之后,方才成功烧录入板子完成上板验证。