# به نام خدا



## معماري كامپيوتر

پروژه پایانی \_ بخش اول \_ طراحی پردازنده

دانشکده مهندسی کامپیوتر دانشگاه صنعتی شریف

استاد:

جناب آقای دکتر اسدی

نام، نام خانوادگی و شماره دانشجویی اعضای گروه: سپهر پورقناد \_ ۹۷۱۰۱۳۵۹ سیدمحمدصادق کشاورزی \_ ۹۷۱۰۶۲۴۹ امیرمهدی نامجو \_ ۹۷۱۰۷۲۱۲

#### ۱ مقدمه

هدف اصلی ما در این پروژه، طراحی یک پردازنده ساده بر اساس دستورات داده شده در مستندات آن و تست کردن آن به شکلی بوده است که حالات مختلف آن پوشش داده شود. در طراحی پردازنده داده شده، ما از اصول کلی که در درس آموخته ایم و عموماً بر اساس پردازنده مبتنی بر MIPS بوده اند، استفاده کرده ایم. البته در این جا ساختار کلی ما از لحاظ کلی ساده تر از MIPS است. در ادامه گزارش، به توضیح نحوه طراحی بخشهای مختلف این پردازنده می پردازیم.

١

#### ۲ طراحی ALU

بخش ALU در اصل سیستم محاسبه گر اصلی ما است و از آنجایی که بیشتر دستورات داده شده در مستندات پروژه برای اجرای به آن وابستگی دارند، از اهمیت بالایی برخوردار است. برای طراحی ALU به این شکل عمل کرده ایم پنج ورودی برای آن در نظر گرفته ایم که شامل داده ورودی ۱، داده ورودی ۲ هر دو به صورت عمل کرده ایمی، مقدار شیفت به صورت ۵ بیتی، مقدار carry یعنی و همچنین و همچنین Opcode به صورت چهار بیتی بوده است.

برآی عملیاتهای مختلف آن، از ماژولهایی که در Quartus در اختیار ما قرار گرفته است، استفاده کردهایم. برای جمع از ماژول جمع کننده استفاده کرده و همچنین از آنجایی که کوارتوس برای آن از سیستم محاسبه Overflow هم پشتیبانی میکند، آن را هم قرار دادهایم. برای تفریق از ماژول تفریق گر استفاده کردهایم، البته روشهای دیگری هم نظیر نقیض کردن ورودی دوم و استفاده از cin=۱ به عنوان ورودی جمع کننده هم برای این کار وجود داشت ولی برای طراحی سادهتر و امکان دیباگ راحتتر، ترجیح دادیم که از ماژول جداگانه استفاده کنیم. برای شیفت به چپ و راست، ماژولهای مربوط به آنها را قرار دادهایم. این ماژولها مقدار ShiftAmount را با نام distance و خود داده را هم با عنوان data به عنوان ورودي مي گيرند. برای NAND یک گیت NAND دو ورودی قرار دادهایم که به ورودیهای آنان، با توجه به این که کوارتوس توانایی تشخیص این که از مقادیر چند بیتی استفاده بکنیم را هم دارد، مقادیر ۳۲ بیتی مربوطه را داده و مقدار ۳۲ بیتی خروجی گرفته ایم. برای عملیات set on less than از یک ماژول Comparator استفاده کرده ایم. این ماژول به عنوان ورودی دو داده ۳۲ بیتی را گرفته و در خروجی دو داده به ما میدهد؛ داده aeb در صورتی که 1 باشد، بیانگر برابر بودن دو مقدار و در غیر این صورت، بیانگر نامساوی بودن آنان است، داده alb هم در صورت یک بودن، نشانگر کوچکتر بودن a از b و در غیر این صورت نشان دهنده بزرگتر مساوی بودن b از a است. از سیگنال alb برای حالت slt استفاده کردهایم و از آنجایی که این خروجی ۱ بیتی است ولی به عنوان خروجي ALU ما ٣٢ بيت ميخواهيم، ساير بيتها را از طريق اتصال به GND صفر كرديم. در نهايت هم ماژول min را استفاده کردهایم که همان طور که از نامش مشخص است، کمینه دو داده را حساب میکند. برای انتخاب این که خروجی کدام ماژول باید به عنوان خروجی نهایی داده شود، از یک مالتی پلکسر ۳۲ بیتی ۸ به ۱ استفاده کردهایم که البته حالت 100 آن استفاده خاصی ندارد. برای خروجی sgn که نشانگر علامت خروجي است، از بيت 31 مقدار خروجي اين مالتي پلكسر استفاده كردهايم. همچنين براي خروجي eq هم از خروجي aeb ماژول Comparator استفاده كردهايم. براي Överflow هم از آنجايي كه سؤال گفته فعط برای جمع باید در نظر گرفته شود، گیتهایی قرار دادهایم که بر اساس OpCode تنها درصورتی که در حالت جمع بآشیم، مقدار Overflow ماژول جمع کننده به خروجی برود و در غیر این صورت، 0 به خروجی برود. یک ماژول به اسم zero هم قرار دادهایم که در اصل در پیادهسازی داخلی همان comparator است با این تفاوت که یکی از داده های آن به شکل درونی صفر شده است و مشخص میکند که آیا خروجی نهایی برابر صفر است یا نه.

شكل كلى ماژول ALU در صفحه بعد قرار دارد.



Page 1 of 1 Revision: ALU

### ۲ طراحی واحد کنترل

برای طراحی این پردازنده، ما از ۴ کلاک استفاده کردهایم که در شکل زیر State Machine آن قرار گرفته است. ضمناً این ماشین حالت را به صورت میلی (Mealy) طراحی کردهایم. یعنی ورودی های هر حالت، روی نتیجه آن تأثیر دارند. دلیل این موضوع، متفاوت بودن اجرای دستور لود Shamt با سایر دستورات است. در اصل می شد برای این دستور چند حالت متفاوت در نظر گرفت ولی برای ساده تر شدن طراحی و کارکرد پردازنده بدون نیاز به پیچیدگی های مختلف، چهار استیت هر دو را یکسان طراحی کردیم و در عوض سیستم به صورت میلی است که ورودی OpCode روی خروجی های هر استیت تأثیر دارد.



سیگنال Reg\_Write همان طور که از نام آن مشخص است، مشخص کننده این است که نوشتن روی رجیستر فایل در آن کلاک باید انجام بشود یا خیر. این سیگنال تنها در حالت WriteBack انجام می شود. سیگنال DO\_UPDATE انجام می شود یا نه. ما برای اجرای درست دستوراتمان، تنها در حالت 01 این سیگنال را 1 می کنیم. چگونگی تأثیر این سیگنال را در ادامه و بخش مربوطه، توضیح خواهیم داد.

Insturction Register سیگنال دیگر INST\_MEM\_EN است که در اصل این مشخص میکند که INST\_MEM\_EN سیگنال دیگر مقدار آن صفر است و در مقدار جدید را از روی مموری دریافت بکند یا نه. در هر سه استیت 01,10,11 مقدار آن صفر است و در وضعیت حالت IF هم اگر سیستم در وضعیت ریست شدن نباشد، مقدار آن صفر است که کلاً Instruction Register تغییر نکند.

در نهایت سیگنال IS\_SHAMT\_LOAD مشخص کننده این است که Write\_Data رجیستر فایل باید از خروجی ALU دریافت شود یا بیت ۵ تا ۱۴ دستور. در اصل این سیگنال تنها در استیت WB اثرگذار است اما در سه استیت دیگر هم از آن جایی که میتوان مقدار آن را مشخص کرد، آن را مقداردهی کردهایم. این سیگنال تنها زمانی 1 میشود که OpCode برابر 1000 یعنی مربوط به دستور Shamt Load باشد. شکل واحد کنترل در صفحه بعد قرار دارد.



Page 1 of 1 Revision: ALU

## ۴ مقداردهی حافظه دستورات

برای حافظه دستورات ما از بخش Mega-Plugin Wizard ارائه شده توسط Quartus و مقدار دهی ROM بر اساس فایل mif مشابه راهنمای قرار گرفته در مستند پروژه استفاده کردهایم. یکی از نکات قابل ROM توجه این جاست که در CycloneII که تابه حال طراحی های کوارتوس را با آن انجام دادیم، نمی توان رام چندان بزرگی استفاده کرد و مجبور شدیم از رامی با اندازه ۲۲۷۶۸ کلمه ۲۰ بیتی استفاده کنیم و برای تعداد کلمه بزرگتر، در هنگام کامپایل به خطای در اختیار نبودن منبع برای سنتز چنین چیزی روی CycloneII بر می خوردیم.

محتویات فایل mif قرار گرفته بدین صورت است. در جلوی دستورات به صورت کامنت، کاری که دستور انجام می دهد هم مشخص شده است:

```
WIDTH=20;
DEPTH=32768;
                        -- The radix for address values is unsigned
ADDRESS RADIX = UNS;
                         -- The radix for data values is Binary
DATA RADIX = BIN;
CONTENT
                         -- start of (address : data pairs)
BEGIN
0 : 10000000000000100001; -- load shamt r1 <-1
1 : 100000000000000100010; -- load shamt r2 <-1
2 : 10000000000001000011; -- load shamt r3 <-10
3 : 1000000000010000100; -- load shamt r4 <-100
4 : 00110000011111000001; -- r1 = r1 << 30
7 : 00000000000001100011; -- r3 = r0 + r3 (0)
8 : 000000000000010000100; -- r4 = r0 + r4 (0)
9 : 0000000100001000101; -- r5 = r2 + r2
10 : 000000001000100110; -- r6 = r1 + r1 -> must overflow
11 : 00100001000000100100; -- r4 = r4 >> 1
12 : 01010001000001100111; -- r7 = r4 ~& r3
13 : 01110000000010001000; -- r8 = set on less than (r0, r4)
14 : 01100000100010001001; -- r9 = min(r2, r4)
15 : 10000000000000101010; -- load shamt r10 <-1
16 : 00010000000101001011; -- r11 = r0 - r10 (answer must be -1)
17: 01110010110001101100; -- r12 = set on less than (r11, r3) -> answer = 1
18 : 01100010110000001101; -- r13 = min(r11 , r0) -> answer r11 that is -1
20 : 000000000000001000010; -- r2 = r0 + r2 (0)
21 : 00000000000001100011; -- r3 = r0 + r3 (0)
```

طراحی پردازنده پروژه پایانی معماری کامپیوتر

```
23 : 0000000000010100101; -- r5 = r0 + r5 (0)
24 : 000000000011000110; -- r6 = r0 + r6 (0)
25 : 0000000000011100111; -- r7 = r0 + r7 (0)
26 : 000000000010001000; -- r8 = r0 + r8 (0)
27 : 000000000010101010; -- r9 = r0 + r9 (0)
28 : 0000100000010101010; -- r10 = r0 + r10 + cin(1)
29 : 0000000000101101011; -- r11 = r0 + r11
30 : 000000000011001100; -- r10 = r0 + r10
31 : 000000000011001100; -- r12 = r0 + r12
32 : 00000000000110101101; -- r13 = r0 + r13
[33..32767] : 0000000000000000000000;
END;
```

نکته مهم در مورد دستورات آخر که اکثراً جمع با صفر هستند، این است که به کمک این دستورات و Output های قرار داده شده، مقادیر هر کدام از رجیسترها را مشاهده بکنیم که ببینیم آیا در نهایت مقادیر قرار گرفته در آنان درست است یا نه.

قرار ترفیه در انان درست است یا ته. خروجیهای نهایی رجیسترها، باید به شکل زیر باشد (یعنی در خطهای آخر، باید این اعداد را مشاهده کنیم):

```
R1 = 1073741824
R2 = 1
R3 = 2
R4 = 1
R5 = 2
R6 = -2147483648 -- this is caused by overflow on address 10
R7 = -3
R8 = 1
R9 = 1
R10 = on line 26 it is 1 and then on address 28 it is 2
R11 = -1
R12 = 1 (is -1 less than 2)
R13 = -1 (minimum of -1 and 0)
```

ضمناً باید توجه کنیم که این ROM ها به صورت Word-Addressable هستند و از طرفی PC ما چهار واحد چهار واحد جلو میرود و همچنین با توجه به فضای داده شده، برای یافتن آدرس درست تنها به ۱۵ بیت نیاز دارند، ما از بیت 2 تا PC 16 را به آن به عنوان ورودی آدرس دادهایم. دو بیت اول در اصل همیشه 0 هستند و با توجه به Word-Addressable بودن رام نیازی به آن نیست.

#### PC ۵ و RF

برای این دو بخش، همان طور که در صورت پروژه خواسته شده بود، از ماژولهای طراحی شده تمرین ۶ و تمرین ۷ استفاده شده است. ماژول تمرین ۷ عیناً قرار گرفته و ماژول تمرین ۶ هم با تغییر کوچکی در مورد Reset مورد استفاده قرار گرفته است. از آن جایی که Reset ای که ما در این جا قرار دادیم، در همه بخشها به صورت Active High بود، ریست تمرین ۶ که مربوط به PC بود را هم به همین صورت تغییر داده ایم. دو نکته مهم وجود دارد. برای این که در این جا، از مواردی نظیر pmp در PC استفاده نمی کنیم و همواره یا PC باید ثابت باشد، یا ۴ واحد به جلو برود، از این روش استفاده کردیم که PC را همواره در حالت الله PC باید ثابت باشد، یا ۴ واحد به جلو برود، از این روش استفاده کردیم که PC را همواره در حالت الله می مود در دان مید و احد محاسبه گر PC تبدیل به 4– می شود از آن جایی که در حالت می ماند. در زمانهایی هم که می خواهیم PC به اندازه ۴ واحد جلو برود، مقدار 0 را به عنوان PC می مود. در این حالت Offset ثابت می ماند. در زمانهایی هم که می خواهیم PC به اندازه ۴ واحد جلو برود، مقدار 0 را به عنوان که مهم دیگر شود یک مقدار ورودی PC داده شود، با سیگنال کاترل می شود. نکته مهم دیگر هم این است که مقدار ورودی Write Data رجیستر فایل از طریق یک مالتی پلکسر با سیگنال کنترلی می شود که در صورتی که 0 باشد، خروجی ALU مد نظر قرار گرفته و در صورتی که 1 باشد، مقدار معیار قرار می گیرد. Extend Zero معیار قرار می گیرد.

## ۶ کنار هم قرار دادن قطعات

برای کنار هم قرار دادن قطعات استفاده شده، تقریباً از روشی مشابه آن چه که در اسلایدهای درس مشاهده کردهایم استفاده شده است. به این نکته هم توجه شده که در خروجی RF دو عدد فلیپ فلاپ برای ذخیره خروجی آنها و همچنین در خروجی ALU هم یک فلیپ فلاپ دیگر قرار دادهایم. در اصل اینها معادل همان رجیسترهای اسلایدها هستند که عملاً چون رجیسترهای کوارتوس در این مورد خاص، به جز استفاده از منابع بیشتر به خاطر قابلیت شیفت دادن، هیچ مزیتی به فلیپ فلاپ ندارند، مستقیماً از فلیپ فلاپ استفاده کردهایم.

نکته قابل توجه دیگر هم این است که برای شلوغ نشدن یکسری از اتصالات، به جای وصل کردن سیمها به صورت خط روی شکل، از این قابلیت کوارتوس استفاده کردهایم که اگر دو سیم نام مشابهی داشته باشند، اتصال بین آنها را خود کوارتوس تشخیص میدهد. بدین ترتیب، به جز برای بخشهایی که برای وضوح بیشتر شکل لازم بوده، در سایر بخشها از کشیدن سیمها به صورت خط اجتناب کردهایم و از نامگذاریها استفاده کردهایم که جلوی شلوغ شدن شکل را میگیرد. شکل آن در صفحه بعد قرار دارد.



Page 1 of 1 Revision: ALU

#### ۷ تست یردازنده

برای تست پردازنده هم، همان دستوراتی که در بخش مقداردهی حافظه دستورات ذکر کردیم را استفاده کردیم. خروجی تمامی سیگنالهای موردنظر با توجه به موارد گفته شده، درست بوده است. توجه کنید که از بخشی از ویوفرم به بعد، دیگر دستور قابل توجهی نداشتیم و صرفاً جمع کردن 0 با 0 بوده است که برای این که حافظه خالی نباشد، قرار دادهایم. نکته مهمی که وجود دارد، این است که حتماً باید سه کلاک اول RESET برابر ۱ باشد. دلیل این موضوع این است که حافظه دستورات ساخته شده توسط کوارتوس، دو فلیپ فلاپ در ورودی و خروجی خود دارد و سه کلاک طول میکشد تا عملکرد آنها به حالت باثبات و پایدار برسد. پس از آن، عملکرد سیستم درست است و برای همین باید سه کلاک اول سیستم در وضعیت RESET باشد. در زیر شکل آن را قرار داده ایم. توجه کنید که شکل قابل زوم کردن است. ضمن این که یک فایل ویدیویی هم در کنار گزارش کار قرار دارد که روی تکتک کلاکها حرکت میکنیم و امکان مشاهده تکتک سیگنالها میسر است. ضمناً لازم به ذکر است که فایل اصلی پروژه CPU.bdf و فایل اصلی تست و ویوفرم CPU2.vwf نام دارد و بقیه فایلها مربوط به سایر قسمتها و یا ویوفرم RPU2.vwf و فایل اصلی تست و ویوفرم CPU2.vwf نام دارد و بقیه فایلها مربوط به سایر قسمتها و یا ویوفرم RPU2.vwf و نایل اصلی تست ماژولهای جداگانه هستند.

