# Εργασία στα Ψηφιακά HW 2 σε χαμηλά επίπεδα λογικής

Νίκος Λαδιάς, ΑΕΜ 9362

# 16-bit απαριθμητής up/down

## <u>Design</u>

Στο πρώτο μέρος της εργασίας ζητείται η υλοποίηση ενός δεκαεξαμπιτου απαριθμητή που μετράει προς τα πάνω αλλά και προς τα κάτω, με δυνατότητα εξώθησης δεδομένων από την είσοδο στην έξοδο και ασύγχρονο reset. Η υλοποίηση έγινε με βάση τις ακριβείς οδηγίες της εκφώνησης και με τα σήματα εισόδου-εξόδου που αναγράφονται. Αφού δηλώθηκαν οι αντίστοιχες ports, σε ένα always\_ff block ευαίσθητο σε θετική ακμή ρολογιού και σε αρνητική του rst σήματος, έγιναν όλοι οι απαραίτητοι έλεγχοι για τις κατάλληλες τιμές των δεδομένων εξόδου. Έτσι, με προτεραιότητα το ασύγχρονο rst σήμα, μηδενίζονται τα δεδομένα εξόδου. Με δεύτερη σε σειρά προτεραιότητα το σήμα ld\_cnt, όταν είναι στο μηδέν, περνάει τα δεδομένα εισόδου σε αυτά της εξόδου, ενώ διαφορετικά αν υπάρχει count\_enb (δηλαδή τιμή 1), ανάλογα την τιμή του updn\_cnt (1 ή 0), τα δεδομένα εξόδου τροποποιούνται (αυξάνονται κατα ένα ή μειώνονται αντίστοιχα). Παρακάτω ο κώδικας του up\_down\_16bit\_counter module, όπως ο απαριθμητής ονομάστηκε. Όλες οι αναθέσεις γίνονται με non-blocking assignment.

```
module up down 16bit counter (input clk, count enb, updn cnt, rst, ld cnt,
     input logic [15:0] data in, output logic [15:0] data out);
    always ff@(posedge clk,negedge rst) begin
     if (!rst) data_out <= 16'b0; //Priority on active low reset
    🗎 else begin
         if(!ld_cnt) data_out<=data_in; // Load operation has priority over count_enb</pre>
         else if (count_enb) begin
                                     // Count up or down according to count enb
8
9
               if (updn_cnt) data_out<=data_out+1;</pre>
10
               else data_out<=data_out-1;</pre>
11
         end
12
       //no else here, if count enb is low, data remains stable, no operation needed
13
14
15
     - end
16
     - endmodule
```

## Verification & Testing

Πρώτα ορίζεται module όπου δηλώνονται τα κατάλληλα properties, τα οποία θα δοκιμαστούν με την χρήση του assert. Αυτά δημιουργήθηκαν με βάση πάλι την ακριβής περιγραφή της εκφώνησης για τις ανάγκες σωστής επαλήθευσης του

απαριθμητή. Αρχικά, υπάρχει ένα property που ελέγχει την τιμή της εξόδου για όταν υπάρχει αρνητική ακμή στο σήμα rst, και κοιτάει στην επόμενη θετική ακμή ρολογιού αν τα δεδομένα εξόδου είναι μηδέν . Έπειτα υπάρχουν δύο ακολουθίες (sequences) , μια για τις συνθήκες σταθερών δεδομένων εξόδου, και μια για τις συνθήκες αλλαγής δεδομένων εξόδου. Δύο properties , ελέγχουν για σταθερότητα δεδομένων εξόδου και αλλαγή αντίστοιχα, τα οποία πυροδοτούνται απο την κατάλληλη ακολουθία. Και τα δύο είναι απενεργοποιημένα όταν υπάρχει ενεργό rst (δηλαδή 0) , ενώ για την σταθερότητα των δεδομένων εξόδου ο έλεγχος γίνεται με την συνάρτηση \$stable() , και ελέγχονται αν παραμένουν σταθερά ανάμεσα σε δύο ακμές ρολογιού. Για την αλλαγή των δεδομένων, ο έλεγχος γίνεται με if-else, και χρήση της \$past() συνάρτησης, όπου εξετάζεται αν τα δεδομένα έγιναν η παλιά τους τιμή συν ένα , για updn\_cnt=1 και η παλιά τους τιμή μέιον ένα για updn\_cnt=0. Όλα τα assertions είναι concurrent , και τυπώνουν τα κατάλληλα μηνύματα ανάλογα την αποτυχία ή επιτυχία του assertion καθώς και τον γρόνο που αξιολογήθηκαν.

Σε ένα τρίτο module, στο οποίο αφού πρώτα γίνει instantiate ένα αντικείμενο τύπου up\_down\_16bit\_counter, ορίζονται τα κατάλληλα σήματα και δένονται το module που περιέχει τα properties με αυτό του design, με τις εισόδους-εξόδους τους να δηλώνονται ρητά. Έπειτα, δημιουργείται με ένα always block ένα ρολόι με περίοδο 20 time units, και δίνονται τιμές για testing, με την βοήθεια ενός initial block.

Αρχικά ο απαριθμητής γίνεται reset, απενεργοποιεί το ld\_cnt, και δίνεται και μια δεκαεξαμπιτη τιμή στα δεδομένα εισόδου. Μετά από μια περίοδο, το rst απενεργοποιείται , και ο απαριθμητής ξεκινά να μετρά προς τα πάνω για 4 περιόδους. Έπειτα ενεργοποιείται το ld\_cnt για να εξεταστεί η προτεραιότητα του ως προς την απαρίθμηση. Μετά από μια περίοδο το ld\_cnt απενεργοποιείται και ο απαριθμητής ξεκινά να μετρά προς τα κάτω για δύο περιόδου. Ύστερα, σταματά την απαρίθμηση και νέα δεδομένα εισόδου εμφανίζονται, τα οποία μετά από δύο περιόδους δίνεται σήμα να εμφανιστούν στην έξοδο με το σήμα ld\_cnt. Τέλος , μια αρνητική ακμή του rst, μηδενίζει τα δεδομένα εξόδου. Ακολουθεί εικόνα των μηνυμάτων που τυπώθηκαν για τα assertions, στην κονσόλα της προσομοίωσης και μια στην οποία φαίνονται όλα τα σήματα και οι τιμές που παίρνουν. Οι τιμές που φαίνονται στα σήματα στην εικόνα της προσομοίωσης, είναι στην αρχή της.

```
up down 16bit counter bind.up down 16bit counterl.up down 16bit counter bound.Data Reset PASS
10
        up down 16bit counter bind.up down 16bit counterl.up down 16bit counter bound.Data Change FAIL
 30
 50
        up down 16bit counter bind.up down 16bit counterl.up down 16bit counter bound.Data Change PASS
        up down 16bit counter bind.up down 16bit counterl.up down 16bit counter bound.Data Change PASS
 70
        up down 16bit counter bind.up down 16bit counterl.up down 16bit counter bound.Data Change PASS
 90
        up down 16bit counter bind.up down 16bit counterl.up down 16bit counter bound.Data Change FAIL
130
        up down 16bit counter bind.up down 16bit counterl.up down 16bit counter bound.Data Change PASS
150
        up down 16bit counter bind.up down 16bit counterl.up down 16bit counter bound.Data Stable FAIL
170
190
        up down 16bit counter bind.up down 16bit counterl.up down 16bit counter bound.Data Stable PASS
230
        up down 16bit counter bind.up down 16bit counterl.up down 16bit counter bound.Data Reset PASS
```



Εκτός των PASS που επιβεβαιώνουν την σωστή λειτουργία του κυκλώματος, υπάρχουν επίτηδες τρεις περιπτώσεις αποτυχίας. Στην πρώτη τα δεδομένα αλλάζουν αλλά η τιμή που δειγματοληπτείται είναι άγνωστη διότι δεν υπάρχει προηγούμενη τιμή πριν ξεκινήσει η προσομοίωση. Στη δεύτερη περίπτωση , ουσιαστικά είναι παρόμοιο πρόβλημα, πέφτει στο μηδέν το updn\_cnt και δειγματοληπτείται η τιμή των δεδομένων εξόδου, όμως φορτώθηκαν δεδομένα από την είσοδο και την πρώτη φορά που καλείται δεν λαμβάνει την τιμή που πρέπει (δηλαδή εδώ η παλιά τους τιμή μείον ένα), αφού όταν καλείται το assertion ελέγχει την τιμή που είχαν πριν, και όχι αυτήν που αποκτούν την στιγμή που καλείται. Έτσι, επειδή τα δεδομένα εισόδου που φορτώθηκαν προφανώς διαφέρουν από την προηγούμενη τιμή μείον ένα , αποτυχαίνει. Ίδια λογική και στην τρίτη αποτυχία, όπου πυροδοτείται το assertion αλλά κοιτάζει αν παρέμειναν τα δεδομένα σταθερά στον προηγούμενο κύκλο ρολογιού, που δεν παρέμειναν διότι το count enb ήταν ακόμη ένα και άλλαζαν τα δεδομένα.

# Απλή σύγχρονη FIFO

#### <u>Design</u>

Στο δεύτερο μέρος της εργασίας ζητείται η υλοποίηση μιας απλής σύγχρονης FIFO (First In First Out) δομής δεδομένων, με παραμετροποιημένο πλάτος (μέγεθος bit θέσεων) και βάθος (μέγεθος ουράς σε θέσεις), αυτή ονομάστηκε fifo\_memory. Αφού οριστούν όλες οι κατάλληλες ports , όπως ζητούνται στην εκφώνηση και ο πίνακας δεδομένων της FIFO, με μέγεθος θέσεων και μέγεθος σε θέσεις όπως προαναφέρθηκε, υλοποιήθηκε η σύγχρονη συμπεριφορά της FIFO σε ένα always\_ff block . Η ανάθεση όμως των μεταβλητών fifo\_full και fifo\_empty είναι συνεχής, αφού πάντα αποτιμούνται με βάση την αντίστοιχη συνθήκη του cnt (cnt>=DEPTH και cnt==0 αντίστοιχα) . Ο cnt ορίστηκε ως integer .

Οι δύο pointers, μηδενίζονται αρχικά αν φτάσανε στην κορυφή της στοίβας (δηλ. DEPTH). Επιπλέον, με βάση τα ζητούμενα, αρχικοποιούνται μαζί με τον cnt και την fifo\_memory σε αρνητική ακμή του reset. Όταν υπάρχει αίτημα για write, περνάνε τα δεδομένα εισόδου στην θέση που δείχνει ο wr\_ptr στην fifo\_memory, ενώ αυξάνονται ο cnt και ο wr\_ptr. Αντίστοιχα, όταν υπάρχει αίτημα για read, περνάνε τα δεδομένα από την θέση που δείχνει ο rd\_ptr στην fifo\_memory στα δεδομένα εξόδου, και αυξάνεται ο rd\_ptr ενώ μειώνεται ο cnt. Οι αυξομειώσεις γίνονται πάντα κατά ένα. Ο κώδικας φαίνεται στην παρακάτω εικόνα.

```
module FIFO #( parameter WIDTH=16, DEPTH=16 ) //parameterized width and depth
       (input rst,clk,fifo write,fifo read,input logic [WIDTH-1:0] fifo data in,output logic [WIDTH-1:0] fifo data out,output fifo full,fifo empty);
      // output and inputs defined
      integer cnt;
      logic [4:0] wr_ptr,rd_ptr;
     logic [WIDTH-1:0] fifo memory[DEPTH-1:0]; // the stack is WIDTH bits wide and DEPTH locations in size
       //assigning fifo_full and fifo_empty condition
      assign fifo_full= ( cnt==DEPTH );
      assign fifo_empty = (cnt==0);
10
11
    always_ff@(posedge clk,negedge rst) begin
12
       // make pointers zero by default if they reached top of the stack
13
      if (wr ptr==DEPTH) wr ptr=0;
14
      if (rd ptr==DEPTH) rd ptr=0;
15
    if (!rst) begin
16
     //priority on active low reset
18
        for (integer i=0; i<DEPTH-1; i=i+1) fifo memory[i]<=16'b0;</pre>
19
20
       cnt<=0; // by making counter zero, fifo empty and fifo full automatically reset, since there is a continuous assignment on them
22
     fifo_data_out<=16'b0;
     - end
23
24
    else begin
    ☐ if (fifo_write & !fifo_full) begin
      fifo memory[wr ptr] <= fifo data_in; //put data into the stack
27
      wr_ptr<=wr_ptr+1; // write pointer increments on write request
28
      cnt<=cnt+1; //counter increments
29
30 = else if (fifo_read & !fifo_empty) begin
31
      fifo_data_out<=fifo_memory[rd_ptr]; //read data from the stack, data are read from the bottom of the stack cause first in first out architecture
       rd_ptr<=rd_ptr+1; // read pointer increments on read request
33
      cnt<=cnt-1; //counter decrements
34
      end // internal else if end
      end // external if end
    end // always_ff end endmodule
```

## **Verification & Testing**

Πρώτα ορίζεται module όπου δηλώνονται τα κατάλληλα properties, τα οποία θα δοκιμαστούν με την χρήση του assert. Αυτά δημιουργήθηκαν με βάση πάλι την ακριβής περιγραφή της εκφώνησης για τις ανάγκες σωστής επαλήθευσης της FIFO. Αρχικά, υπάρχει ένα property που ελέγχει τις ζητούμενες μεταβλητές για όταν υπάρχει αρνητική ακμή στο σήμα rst, και κοιτάει στην επόμενη θετική ακμή ρολογιού αν η μεταβλητή fifo\_full και οι δύο pointers είναι 0 καθώς και ο cnt, μαζί με την fifo\_empty που πρέπει να είναι 1. Έπειτα, ένα απλό property για τον έλεγχο κενής και γεμάτης FIFO, τα οποία απενεργοποιούνται στο !reset, ο έλεγχος γίνεται αν cnt=0 και αν cnt>=DEPTH αντίστοιχα. Τέλος δύο τελευταία properties , για τον έλεγχο σταθερότητας των pointer στα αντίστοιχα αιτήματα όταν η μνήμη δεν επιτρέπει την ενέργεια αυτή. Δηλαδή σταθερότητα του wr\_ptr όταν fifo\_write=1 και fifo\_full=1, καθώς και σταθερότητα του read\_ptr όταν fifo\_read=1 και fifo\_empty=1.

Αφού γίνει και το τρίτο module που κάνει κατάλληλα bind το property module με αυτό του design, υλοποιείται και η διαδικασία testbench σε ένα initial block, το ρολόι δημιουργήθηκε με ίδια λογική αυτή τη φορά με περίοδο 2 time units.

Στο testing, αρχικά ο απαριθμητής γίνεται reset, έπειτα ενεργοποιείται το write αίτημα και γίνονται τρεις διαδοχικές εγγραφές διαφορετικών δεδομένων. Έπειτα γίνονται δύο διαδοχικές αναγνώσεις, αφου ενεργοποιηθεί προφανώς το αίτημα ανάγνωσης και κλείσει αυτό της εγγραφής. Ύστερα, γίνονται 15 συνεχόμενες εγγραφές των ίδιων δεδομένων (αυτών που εγγράφηκαν στην τρίτη θέση πρίν) και ελέγχεται μετά η πληρότητα της μνήμης, τέλος γίνεται ανάγνωση όλων των δεδομένων και ελέγχεται και η απώλεια δεδομένων της FIFO, η διαδικασία κλείνει με reset. Παρακάτω φαίνονται στις δύο εικόνες η διαδικασία με τις τιμές των pointers και cnt σε δεκαδικό καθώς και όλες οι υπόλοιπες τιμές των μεταβλητών της FIFO. Τα δεδομένα εισόδου-εξόδου είναι σε δεκαεξαδικό. Όλα λειτουργούν κατάλληλα. Ακολουθεί η εικόνα όλων των επαληθεύσεων των assertion σε χρόνο προσομοίωσης που τυπώνει η κονσόλα και τα δύο στιγμιότυπα της προσομοιώσης της FIFO.

```
VSIM 37> run
              1
                      FIFO_test.FIFO_dut.FIFO_bind.FIFO_Reset PASS
                      FIFO_test.FIFO_dut.FIFO_bind.FIFO_Empty PASS
FIFO_test.FIFO_dut.FIFO_bind.FIFO_Full PASS
              3
             43
             45
                      FIFO test.FIFO dut.FIFO bind.Write Ptr Stable PASS
                      FIFO_test.FIFO_dut.FIFO_bind.FIFO_Full PASS
FIFO_test.FIFO_dut.FIFO_bind.FIFO_Empty PASS
             45
             77
                      FIFO_test.FIFO_dut.FIFO_bind.FIFO_Reset PASS
             79
                      FIFO_test.FIFO_dut.FIFO_bind.Read_Ptr_Stable PASS
                      FIFO_test.FIFO_dut.FIFO_bind.Read_Ptr_Stable PASS
FIFO_test.FIFO_dut.FIFO_bind.Read_Ptr_Stable PASS
             81
             83
             85
                      FIFO_test.FIFO_dut.FIFO_bind.Read_Ptr_Stable_PASS
                      FIFO_test.FIFO_dut.FIFO_bind.Read_Ptr_Stable
FIFO_test.FIFO_dut.FIFO_bind.Read_Ptr_Stable
             87
             89
             91
                      FIFO_test.FIFO_dut.FIFO_bind.Read_Ptr_Stable PASS
                      FIFO_test.FIFO_dut.FIFO_bind.Read_Ptr_Stable PASS
             93
                      FIFO_test.FIFO_dut.FIFO_bind.Read_Ptr_Stable PASS
FIFO_test.FIFO_dut.FIFO_bind.Read_Ptr_Stable PASS
             97
                      FIFO_test.FIFO_dut.FIFO_bind.Read_Ptr_Stable PASS
```



