## ERA-Whungsblatt 08

- 1. a,b,c,d) siehe ML, Websik and Mitschrift WS 23/29
- 2. a,b,c) siche ML und Websit
- 3. a) siehe ML and Misshoff WS 23/24
  - b) Fir den Mulli-Grele-Prozessor betrachten wir nicht mehr die "längste" lustrecht ion, sondern die "längsten" Zustände. Die se sind (da ALU und Menory die größten Delays habon):

    Fetch (berechnet PC+4 + verwendet ALU)
    - · Mem Read ((idt aus Speicher) .



In der Grafik sind jeneils die kritischen (=(cingskn) Pfank eingezeichnet. Damit:

• EtetchMC = tregrend + t max + t ALU + t max + t regretap + t dec = 285 ps

• t MemrReadMC = tregrend + t max + t max + t memrlead + t regretap + t dec = 375 ps

bei je den Bustandswed muss olie Control Unit (thee) olie Signale Man Setzern

Enc = max [ Extense, Enembed nc] = 375 ps

c) Bein Single-Cycle-Prosessor benefigt jade historiation gleich lange (1 Tahtzyklus) \$\displant t\_{\text{Progsc}} = 10^{11} \cdot t\_{\text{sc}} = 10^{11} \cdot 750 ps = 75 s

Bein Multi-Cycle-Prosessor ist die Asfibangsei einer Instruktion alshingig um der Anzuhl om Enstandum für diese lustrechtion

Derogne: 10<sup>M</sup>·tric·(0,25·5+0,1.4+0,11.3+0,02.4+0,52.4)

10<sup>M</sup>·375ps·4,14 ×155s

Der MC-Prosessor ist also duttich laysamer!

d) siche ML

4. siche ML