# Как поморгать светодиодом на RISC-V с нуля (на примере GD32VG103 и IAR C++)



Сегодня речь пойдет о модном - о RISC-V микроконтроллере. Я давно хотел познакомится с этим ядром и ждал когда появится что-то похожее на STM32 и вот дождался, встречайте - китайский GigaDevice - GD32V.

Инфраструктура для этого микроконтроллера не такая обширная как для STM32, но есть вне необходмое для того, чтобы начать с ним работать. Благо отладочные платы платы можно заказать на аликекспресс, например, вот тут: Longan Nano GD32VF103CBT6 RISC-V MCU

Китайцы продвигают для этого микроконтроллера среду разработку Platform IO, которую можно поставить как Plugin под Visual Studio Code. Но это как то не по инженерным понятиям, мы же инжерены и хотим разобраться сами с нуля, поэтому давайте попробуем запустить плату на IAR, написав все сами с нуля.

Кстати, IAR раздает отладочный комплект (отладочная плата + отладчик I-JET + 30 Дней полная лицензия) IAR RISC-V GD32V Evaluation kit. Вот тут можно оставить заявку Request for Development Tools. Не уверен, что посылает всем желающим, но нам прислал. Спасибо им за это.

Ну что же, кто заинтересовал, добро пожаловать под кат

## Введение

Вообще я хотел портировать очень просто планировщик из статьи Переключение контекста и простой вытесняющий планировщик для CortexM, но из-за найденной мною ошибки в компиляторе IAR - на прямую этого сделать не удалось, пришлось немного переделать стратегию определения задач, но и вообще материала получалось много. Да и вообще когда я только сел разбираться, думал, что разберусь за пару часов, но открыв документацию, которая иногда противоречива, понял, что парой часов тут не обойтись и

первое впечатление от RISC-V было вот прямо как у Джерими.



Но чуть позже я привык и даже проникся, а потому попытаюсь донести, что же я понял, и что такое китайский RISC-V.

Нет смысла описывать все детали архитектуры RISC-V, я ограничусь только необходимым минимумом для того, чтобы понять, как работает микроконтроллер GD32VF103 и как правильно поморгать светодиодом. Материала по RISCV на русском не так много (вот есть обзор Создание процессора со свободной архитектурой RISC-V), поэтому, как обычно, начнем с азов. Итак, поехали.

## Какая поддержка уже существует у GD32VF103

- 1. Описание ISA RISC-V с официального сайта risc-v организации:
  - Непривилегированная ISA
  - Прилегированная ISA
- 2. Ядро микроконтроллера сделано на ядре Bumblebee, которое в свою очередь использует архитектуру Nuclei processor core.
- 3. Есть общие библиотеки ядра Nucleo RISC-V на Си, например можно посмотреть https://github .com/IARSystems/iar-risc-v-gd32v-eval/tree/master/Firmware/RISCV[здесь в репозитарии IAR] или тут в оригинале n200 drivers
- 4. Есть библиотека периферии от самой GigaByte, например можно взять тут же в репозитарии IAR или на сайте производителя Библиотека от производителя
- 5. Так же есть порты операционных систем FreeRTOS и uCOS II n200 sdk

Но, мы попробуем написать код на С++ без всех этих библиотек - все с нуля, пользуясь

Моргать двумя светодиодами от раз в 100 и 200мс от прерывания таймера.

## Немного определений

RISC-V это уникальная архитектура, поэтому все определения и понятия тут свои, основные понятия, которые будут постоянно встречаться на сложном пути изучения RISC-V, я приведу ниже

- Аппаратный поток(hart) архитектура поддерживает многопоточность, поэтому может быть несколько потоков исполнения кода. Под потоком (hart) подразумевается аппаратные потоки. Микроконтроллер как миниму должен иметь один поток (hart) с ID равным 0.
- Тгар ловушка или обработчик. Ловушки бывают нескольких типов.
  - Ловушка исключения (exception) собственно как и в CortecM архитектуре это понятие означает синхронное событие, которое прерывает исполнения кода. Исключение может прерываться другим исключением, или NMI.
  - Ловушка прерывания (interrupt) внешнее асинхронное событие, которое может привести к тому, что поток неожиданно может передать управление. Прерывание может прерываться другим прерыванием, NMI, или исключением.
  - Ловушка NMI немаскируемое прерывание. NMI не может прерываться другим NMI, но может перейти из обработчика NMI в режим обработки исключения, если в момент обработки NMI произойдет исключение.
- Машинный режим самый высокоприоритетный режим, который должны поддерживать всеми RISC-V ядрами. Соответственно, все что связано со словом машинный должно поддерживается на уровне ядра.

## Архитектуры RISC-V

Для начала, немного википедии:

RISC-V (риск-пять) — открытая и свободная система команд (ISA — Instruction Set Architecture) и процессорная архитектура на основе концепции RISC для микропроцессоров и микроконтроллеров. Спецификация доступна для свободного И бесплатного использования, включая коммерческие реализации непосредственно конфигурировании ПЛИС. Имеет встроенные кремнии ИЛИ возможности для расширения списка команд и подходит для широкого круга применений.

На данный момент, в архитектуре разделяются следующие наборы команд:

| Сокращение                    | Наименование                                                                                                  | Версия | Статус   |
|-------------------------------|---------------------------------------------------------------------------------------------------------------|--------|----------|
| Базовые наборы                |                                                                                                               |        |          |
| RV32I                         | 32-битный базовый набор с целочисленными операциями с 32 регистрами общего назначения                         | 2.1    | Ratified |
| RV32E                         | 32-битный базовый набор с целочисленными операциями для встраиваемых систем с 16 регистрами общего назначения | 1.9    | Draft    |
| RV64I                         | 64-битный базовый набор с целочисленными операциями с 32 регистрами общего назначения                         | 2.1    | Ratified |
| RV128I                        | 128-битный базовый набор с целочисленными операциями                                                          | 1.7    | Draft    |
| Стандартные расширеные наборы |                                                                                                               |        |          |
| М                             | Целочисленное<br>умножение и деление<br>(Integer Multiplication<br>and Division)                              | 2.0    | Ratified |
| A                             | Атомарные операции<br>(Atomic Instructions)                                                                   | 2.1    | Ratified |
| F                             | Арифметические операции с плавающей запятой над числами одинарной точности (Single-Precision Floating-Point)  | 2.2    | Ratified |

| Сокращение | Наименование                                                                                                                   | Версия | Статус   |
|------------|--------------------------------------------------------------------------------------------------------------------------------|--------|----------|
| D          | Арифметические<br>операции с<br>плавающей запятой<br>над числами двойной<br>точности (Double-<br>Precision Floating-<br>Point) | 2.2    | Ratified |
| G          | Сокращеное обозначение для комплекта из базового и стандартного наборов команд                                                 | н/д    | н/д      |
| Q          | Арифметические операции с плавающей запятой над числами четвертной точности                                                    | 2.2    | Ratified |
| L          | Арифметические операции над числами с фиксированной запятой (Decimal Floating-Point)                                           | 0.0    | Open     |
| С          | Сокращённые имена<br>для команд<br>(Compressed<br>Instructions)                                                                | 2.2    | Ratified |
| В          | Битовые операции<br>(Bit Manipulation)                                                                                         | 0.36   | Open     |
| J          | Двоичная трансляция и поддержка динамической компиляции (Dynamically Translated Languages)                                     | 0.0    | Open     |
| Т          | Транзакционная<br>память (Transactional<br>Memory)                                                                             | 0.0    | Open     |
| P          | Короткие SIMD-<br>операции (Packed-<br>SIMD Instructions)                                                                      | 0.1    | Open     |

| Сокращение | Наименование                                         | Версия | Статус |
|------------|------------------------------------------------------|--------|--------|
| V          | Векторные расширения (Vector Operations)             | 0.2    | Open   |
| N          | Инструкции<br>прерывания (User-<br>Level Interrupts) | 1.1    | Open   |

Табличка из википедии довольно здоровая. На самом деле для микроконтроллеров общего назначения используется в основном 32 битная архитектура с небольшим количеством расширений, например:

#### Ядро:

- РВ32Е: архитектура 32бит с 16 регистрами общего назначения
- Архитектура RV32I: 32bits с 32 регистрами общего назначения

#### Расширения:

- М: целочисленные инструкции по умножению и делению
- С: сжатые до 16 бит инструкции для уменьшения размера кода
- А: Атомарные Инструкции
- F: Инструкции С Плавающей Запятой Одиночной Точности
- D: Инструкции С Плавающей Запятой Двойной Точности

## Наборы инструкций

Существует две спецификации набора инструкций:

- 1. Непривилегированный набор инструкций
- 2. Привилегированный набор инструкций

В микроконтроллере используется оба набора.

### Непривилегированный набор инструкций

Спецификация на этот набор описывает архитектуру, т.е. инструкции и функциональность которые обычно используются во всех режимах привилегий, т.е. общие для всех архитектур набор инструкций и функций. Спецификация на этот набор доступна здесь: Непривилегированный ISA

## Привилегированный набор инструкций

Пара слов и привилегированной архитектуре. Основное её назначение - это разделение уровня приложений и уровня ядра, а также поддержка операционных систем в плоть до

нескольких разных операционных систем типа Linux, работающих через виртуальную машину.

Но нас это не особо беспокоит, у нас небольшой микроконтроллер, который из всего этого дела использует самую простую форму привилегированности

Спецификация на привилегированный набор описывает возможную архитектуру привилегированных режимов, в том числе специальные инструкции и дополнительную функциональность для этого режима. Спецификация доступна здесь: Привилегированная ISA

Следует уточнить, что эта спецификация носит рекомендованный характер, и она описывает только одно из возможных решений. Основное её преимущество, в том, что привилегированная архитектура никак не задевает основную непривилегированную функциональность и является расширением.

#### Регистры общего назначения

RISC-V имеет 32 регистра x0-x31. Но обычно к ним обращаются через ABI имена.

#### Рабочие регистры

Регистры t0-t6(x5-x7, x28-x31) и a0-a7(x10-x11, x12-x17), а также регистр адреса возврата являются рабочими регистрами. Любая функция может изменять содержимое этих регистров и если ей нужно воспользоваться какими-то из этих регистров после вызова другой функции, она должна сохранить их значение на стеке.

#### Сохраняемы регистры

Регистры s0-s11 (x8, x9, x18-x27) должны сохраняться вызываемой функцией на стеке (если функция хочет их использовать) перед входом в функцию и восстанавливаться перед выходом, .

Далее табличка из интернета, описывающая каждый регистр, не стал переводить, и так все понятно:

| Register | ABI Name | Description                       | Saver  |
|----------|----------|-----------------------------------|--------|
| x0       | zero     | Hard-wired zero                   | _      |
| x1       | ra       | Return address                    | Caller |
| x2       | sp       | Stack pointer                     | Callee |
| x3       | gp       | Global pointer                    | _      |
| x4       | tp       | Thread pointer                    | _      |
| x5       | t0       | Temporary/alternate link register | Caller |
| x6-7     | t1-2     | Temporaries                       | Caller |
| x8       | s0/fp    | Saved register/frame pointer      | Callee |

| Register | ABI Name | Description                            | Saver  |
|----------|----------|----------------------------------------|--------|
| x9       | s1       | Saved register                         | Callee |
| x10-11   | a0–1     | Function<br>arguments/return<br>values | Caller |
| x12-17   | a2-7     | Function arguments                     | Caller |
| x18-27   | s2–11    | Saved registers                        | Callee |
| x28-31   | t3-6     | Temporaries                            | Caller |
| рс       | рс       | Program counter                        |        |

А вот теперь моя вольная интерпретация регистров.

#### x0/zero

Регистр хранит всегда 0 и может использоваться в некоторых командах доступа к регистрам CSR, например, в команде CSRRS (Atomic Read and Set Bits in CSR), при использовании регистра x0 как источника маски, команда будет атомарно только читать CSR регистр без его модификации, если вы захотите использовать другой регистр в котором хранится ноль, то команда все равно произведет запись в регистр CSR, поэтому если хотите только прочитать биты, то нужно использовать zero. .

#### x1/ra

(Link register или Return Address регистр). Регистр содержащий адрес возврата из функции. Этот регистр может использоваться как рабочий регистр в функции, поэтому при входе в функцию он должен быть сохранен, а при выходе, перед вызовом инструкции ret, восстановлен.

#### x2/sp

Указатель стека.

#### x3/gp

(The global pointer register). Глобальный регистр указателей (gp/x3) используется для эффективного доступа к памяти в пределах области в 4 Кбайта.

Компоновщик сравнивает значение адресов памяти со значением которым должен быть проинициализирован gp, и если оно находится в пределах диапазона 4 кбайта, заменяет абсолютную/pc-относительную адресацию на gp-относительную адресацию, что делает код более эффективным. Этот процесс также называется короткой памятью.

Область 4К может находиться в любом месте памяти, но для того, чтобы оптимизация была эффективной, она должна предпочтительно охватывать наиболее интенсивно используемую область оперативной памяти. Поэтому обычно в настройках компоновщика для инициализации этого указателя используют адрес на начало сегмента глобальных и статических данных.

#### x4/tp

(The thread pointer). Указатель потока. Этот регистр используется для реализации

механизма Локального хранилища потока (Thread Local Storage (TLS)), например при реализации спецификатора класса thread\_local в C++.

## Уровни привилегий

В RISCV архитектуре существует 3 уровня привилегий. Уровни привилегий используются для обеспечения защиты между различными компонентами программного обеспечения (например, пользовательским приложением и ядром операционной системы). Любые попытки выполнения операций, не разрешенных текущим режимом привилегий, вызовут исключение. Ниже показаны значения режима привилегий:

| Уровень | Код режима | Имя              | Сокращенное<br>название | Описание                              |
|---------|------------|------------------|-------------------------|---------------------------------------|
| 0       | 00         | User/Application | U                       | Самый низкий<br>уровень<br>привилегий |
| 1       | 01         | Supervisor       | S                       | 2                                     |
| 10      | Reserved   |                  | 3                       | 11                                    |

| Поддерживаемые режимы | Предполагаемое использование                                                     |
|-----------------------|----------------------------------------------------------------------------------|
| M                     | Системы со встроенным ПО                                                         |
| M, U                  | Защищенноые системы со встроенным ПО и операционными системами реального времени |
| M,S,U                 | Системы с Unix подобными операционными<br>системами                              |

Как видно, для микроконтроллеров, таких как GD32VF103 рекомендованы режимы М и U. В данном случае, если микроконтроллер работает в режиме пользовательский режим U, то ему не доступны настройки и доступ к регистрам ядра, например, таким как mtvt, mepc... о них немного ниже речь пойдет. И чтобы обратиться к ним, вам необходимо зайти в ловушку. Т.е. любое прерывание машинного уровня переводит ядро в машинный режим М и уже внутри него можно обращаться к машинным регистрам. В общем случае алгоритм доступа к машинным регистрам из пользовательского режима выглядит следующим образом - вам надо вызывать инструкцию ecall запрос среды исполнения, которая собственно переведт микроконтроллер в машинный режим и вызовет обработчик ловушки, в котором вы можете поменять машинные регистры в соотвествии с запросом. Переход же из машинного режима в пользовательский происходит после команды mret. Точнее она переходит в тот режим, который укзана в другом регистре

Забегая вперед скажу, что хотя микроконтроллер и поддерживает два режима, после сбора он находится в машинном режиме, и переводить в пользовательский режим мы его не будет, чтобы не нагружать статью.

## Режимы Привилегий

Следуя стандарту привилегированной архитектуры RISC-V, процессор ядер основная поддержка следующих режимов привилегий:

- Режим Машины
- Режим супервизора
- Пользовательский режим

#### Примечание

Согласно стандартной привилегированной архитектуре RISC-V, мы никак не можем проверить текущий привилегированный режим (например, машинный режим или режим пользователя).

Можно более подробно теперь рассмотреть наш микроконтроллер.

#### Режим привилегий микроконтроллера GD32VF103

Пусть вас не смущает буква F в названии микроконтроллера GD32VF103 - это просто маркетинговое название, чтобы было похоже на уже существующую линейку GD32F103, на ядре CortexM3 и никакой поддержки инструкций с плавающей точкой здесь нет. Наверное ставка была на то, что кто-то спутает GD32F103 с ST32F103 и не заметит подвоха... а затем еще спутает и GD32VF103 с GD32F103:). В общем это в стиле китайцев.

Этот микроконтроллер построен на архитектуре RV32IMAC - что очевидно идентифицирует микроконтроллер как RISC-V 32 битная архитктера с 32 битными регистрами общего назначения, который имеет целочисленные инструкции умножения и атомарные инструкции, инструкции сжаты до 16 бит для уменьшения размера кода.

Данный микроконтроллер может использоваться в защищенных системах, для которых достаточно только два режима:

- Машинный Режим (Machine Mode), повторюсь, режим который имеет наивысший уровень привилегий и который является обязательным.
- Пользовательский режим (User Mode), который можно конфигурировать.

Как я уже говорил выше, привилегированная спецификация это не панацея и производители могут добавлять и даже изменять архитектуру. В данном случае, ребята добавили несколько подрежимов Машинного режима.

Nuclei privileged ISA

#### Подрежимы Машинного режима

Существует 4 подрежима:

• Нормальный подрежим (Normal Mode - 0x0):

- Ядро будет находиться в этом подрежиме после сброса и работать в нем до тех пора пока не произойдет прерывание, немаскируемое прерывание (NMI) или исключение.
- Подрежим обработки исключения (Exception Handling Mode 0x2):
  - Ядро находится в этом режиме когда оно обрабатывает исключение.
- Подрежим обработки немаскируемого прерывания (NMI Handling Mode 0х3🗆
  - Ядро находится в этом подрежиме когда оно обрабатывает немаскируемое прерывание NMI.
- Подрежим обработки прерывания (Interrupt Handling Mode 0х1П
  - Ядро находится в этом подрежиме когда оно обрабатывает прерывание.

Эти подрежимы можно узнать из поля TYP регистра msumbm

По умолчанию после сброса ядро находится в машинном режиме в подрежиме 0 (Нормалный подрежим работы) и вообще для большинства применений этого и достаточно, потому как у нас есть полный доступ ко всем регистрам и пользовательским и машинным. Собственно, в моем примере я буду использовать только такой режим, но если мы сильно хотим ограничить пользователя от настроек ядра, например, запретить пользователю изменять машинные регистры из задач операционной системы, то мы всегда можем перейти в режим пользователя. Для этого необходимо просто выполнить инструкцию mret - возврат из машинного режима.

# Регистры статуса и управления CSR (Control and Status Registers)

Я тут уже вскользь упомянул регистры msumbm, mtvt ..., так что это за регистры?

Эти регистры встроены в ядро микроконтроллера, поэтому доступ к ним можно осуществить только с помощью специальных команд ассемблера, например cssr или csrr.

Это конечно не хорошо, так как моя **обертка** над регистрами не подходит для доступа к регистрам ядра, так как доступ к регистрам ядра осуществляется особым образом через команду csrr и чтобы не трогать уже написанную обертку и генератор, я сделал отдельный класс для их обработки. На пользователей это никак не повлияло, а я получил возможность удобно обращаться к таким регистрам. Суть класса таже самая - только вместо прямого чтения, все сделано на **ассемблере** встроенных в Iar функции доступа к CSR регистрам.

Пример доступа к специальному регистру на ассемблере

```
#define read_csr(reg) ({ unsigned long __tmp; \
          asm volatile ("csrr %0, " #reg : "=r"(__tmp)); \
          __tmp; })
```

Регистров целая куча, есть регистры, которые обязательны в соответствии со спецификацией, а есть уже добавленные производителем. Под спойлером описание всех

| регистров статуса и управления нашего микроконтроллера. |  |
|---------------------------------------------------------|--|
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |
|                                                         |  |

| Тип | Адрес | Доступ | Имя | Описание |
|-----|-------|--------|-----|----------|
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |
|     |       |        |     |          |

Тип Адрес Доступ Имя Описание

Тип Адрес Доступ Имя Описание

|                                                                    |                       |                      |                | бита счетчика циклов                                                                                            |
|--------------------------------------------------------------------|-----------------------|----------------------|----------------|-----------------------------------------------------------------------------------------------------------------|
| Тип                                                                | 0xB80<br><b>Адрес</b> | MRW<br><b>Доступ</b> | mcycleh<br>Имя | (Upper 32 bits of Cycle counter). Старшие 32 <b>Ошисажие</b> ника циклов                                        |
|                                                                    | 0xB02                 | MRW                  | minstret       | (Lower 32 bits of Instructions-retired counter).<br>Младшие 32 бита счетчика успешно<br>выполненных инструкций. |
|                                                                    | 0xB82                 | MRW                  | minstreth      | (Lower 32 bits of Instructions-retired counter).<br>Старшие 32 бита счетчика успешно<br>выполненных инструкций. |
|                                                                    | 0xC00                 | URO                  | cycle          | Копия регистра mcycle, для чтения из пользовательского режима                                                   |
| Стандарт<br>ные                                                    | 0xC01                 | URO                  | time           | Копия регистра mtime, содержащий младшие 32 бита счетчика машинного таймера.                                    |
| регистры<br>пользова                                               | 0xC02                 | URO                  | instret        | Копия регистра minstret, для чтения из пользовательского режима                                                 |
| тельского режима.                                                  | 0xC80                 | URO                  | cycleh         | Копия регистра mcycleh, для чтения из пользовательского режима.                                                 |
| RISC-V<br>Standard<br>CSR \( \text{User} \)<br>Mode\( \text{L}. \) | 0xC81                 | URO                  | timeh          | Копия регистра mtimeh, содержащий старшие 32 бита счетчика машинного таймера                                    |
|                                                                    | 0xC82                 | URO                  | instreth       | Копия регистра minstreth, для чтения из<br>пользовательского режима                                             |
|                                                                    | 0x810                 | MRW                  | wfe            | Customized register used to control the WFE mode.                                                               |

Тип Адрес Доступ Имя Описание

Специали

зированн

ые

регистры

ядра

Bumblebe

e.

Bumblebe

е

Customize

d CSR

| Тип | Адрес | Доступ | Имя            | уменьшить задержки прерываний и скроить обработку цепочки последовательно <b>Орисанца</b> щих прерываний.                            |
|-----|-------|--------|----------------|--------------------------------------------------------------------------------------------------------------------------------------|
|     | 0x7ee | MRW    | pushmcaus<br>e | (Push mcause to stack). Вспомогательный регистр, обеспечивает метод сохранения регистра mcause в стеке.                              |
|     | 0x7ef | MRW    | pushmepc       | (Push mepc to stack). Вспомогательный регистр, обеспечивает метод сохранения регистра mepc в стеке.                                  |
|     | 0x810 | MRW    | wfe            | (Wait for Event Control Register) Регистр<br>настройки способа пробуждения<br>микроконтроллера от прерывания, NMI или<br>от события. |
|     | 0x811 | MRW    | sleepvalue     | (WFI Sleep Mode Register). Регистр<br>содержащий настройку режима<br>пониженного энергопотребления                                   |
|     | 0x812 | MRW    | txevt          | (Send Event Register). Регистр настройки события                                                                                     |

регистр, используется для того, чтооы

Регистров много, но так все они нам не нужны, мы ограничимся только теми, что нужны для решения нашей задачи. Напомню её на всякий случай - поморгать светодиодом.

## Регистр mcause

Регистр указывающий причину возникновения прерывания

| Полн      | Биты  | Описание                                                                                                                                            |
|-----------|-------|-----------------------------------------------------------------------------------------------------------------------------------------------------|
| INTERRUPT | 31    | Тип ловушки: 0: Исключение или NMI 1: Прерывание                                                                                                    |
| MINHV     | 30    | Указывает на, что микроконтроллер находится состоянии чтения таблицы векторов прерываний. Это поле доступно только в при работе ECLIC контроллера.  |
| MPP       | 29:28 | Режим привилегий до входа в прерывание: 00: Привилегии пользователя, 01: Привилегии супервизора, 10: Зарезервировано, 11: Режим машинных привилегий |

| MPIE     | 27    | При работе PLIC, ядро нашего процессора устанавливает бит MIE в 0, когда начинает обрабатывает ловушку, поэтому при выходе из обработчика необходимо восстановить его значение в 1. Это делается автоматически используя MPIE бит, который показывает были ли разрешены прерывания до входа в обработчик и восстанавливает это значение после выхода из обработчика |
|----------|-------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Reserved | 26:24 | Reserved 0                                                                                                                                                                                                                                                                                                                                                          |
| MPIL     | 23:16 | Уровень прерывания до входа в обработчик прерывания                                                                                                                                                                                                                                                                                                                 |
| Reserved | 15:12 | Reserved 0                                                                                                                                                                                                                                                                                                                                                          |
| EXCCODE  | 11:0  | Номер(ID) прерывания                                                                                                                                                                                                                                                                                                                                                |

## Регистр mtvt2

Регистр хранящий адрес общего обработчика прерываний в не-векторном режиме при работе ECLIC контроллера.

| Поле             | Биты | Описание                                                                                                    |
|------------------|------|-------------------------------------------------------------------------------------------------------------|
| CMMON-CODE-ENTRY | 31:2 | Когда mtvt2.MTVT2EN=1, это поле определяет адрес общего обработчика в невекторном режиме ECLIC контроллера. |
| Зарезервировано  | 1    | Значение 0                                                                                                  |

| Поле    | Биты | Описание                   |
|---------|------|----------------------------|
| MTVT2EN | 0    | Бит задействования mtvt2.  |
|         |      | Если он равен 0: то адрес  |
|         |      | общего обработчика         |
|         |      | прерывания в не-векторном  |
|         |      | режиме ECLIC контроллера   |
|         |      | определяется регистром     |
|         |      | mtvec. Если он равен 1: то |
|         |      | адрес общего обработчика   |
|         |      | прерывания в не-векторном  |
|         |      | режиме ECLIC контроллера   |
|         |      | определяется регистром     |
|         |      | полем mtvt2.CMMON-CODE-    |
|         |      | ENTRY                      |

#### mstatus

mtvt

MMISC\_CTL

**MEPC** 

#### **MCOUNTINHIBIT**

Надо описать

## Исключения и прерывания

Как я уже говорил, существует 3 различных ловушки событий, которые прерывают поток выполнения программы. Эти события разделяются на

- исключения (синхронные события),
- NMI(асинхронное немаскируемое событие),
- прерывания(асинхронные события).

Каждое из таких событий обрабатывается ядром немного по-разному.

Рассмотрим только прерывания:

#### 10.3. ECLIC Interrupt Source

As shown in ECLIC Connection (when ECLIC is enabled), the ECLIC unit can support up to 4096

interrupt sources. The ECLIC unit has defined the following concepts for each interrupt source:

ID

ΙE

ΙP

Level or Edge-Triggered

Level and Priority

Vector or Non-Vector Mode

These concepts will be detailed at next sections.

#### Прерывания

Итак, прерывания - это асинхронные события прерывающие поток исполнения. В RISC-V нашего микроконтроллера существует две реализации контроллеров прерывания RISC-V базовый контроллер PCLIC(Platform-Level Interrupt Controller)умолчанию и режим CLIC (Core-Local Interrupt Controller). PLIC описан с привеледже, а драфт версия для CLIC описана тут: https://github.com/riscv/riscv-fast-interrupt/blob/master/clic.adoc

Работа PLIC опирается на регистры mie and mip, которые являются частью RISC-V standard privileged architecture specification. Как говорит руководство на ядро, использование этого контроллера рекомендуется для симметричных многопроцессорных систем или для Операционной системы типы Linux.

А для встроенного ПО и операционных систем реального времени рекомендуется использовать CLIC. Поэтому далее мы будем говорить только про CLIC.

После сброса работает PLIC, поэтому для перехода в работу с CLIC необходимо переключиться в этот режим. Это делается с помощью CSR регистра mtvec в двух его младших битах. По умолчанию они стоят в режиме (00) PLIC в невекторном режиме.

Для перехода в CLIC нужно установить два этих младших бита в 11. На самом деле микроконтроллер GD32VF103 использует ECLIC (расширенный контроллер прерываний) - немного улучшенная версия CLIC, описанного в https://github.com/riscv/riscv-fast-interrupt/blob/master/clic.adoc

В общем вход в ловушку Исключения/Прерывания/NMI происходит практически одинаково и включает в себя следующие шаги, которые выполняются одновременно за один цикл:

- При входе в ловушку ядро обновляет CSR контрольные регистры
  - mcause
  - mepc
  - mstatus
  - 。 mintstatus для Прерывания или Исключения

- Одновременно ядро переходит в Машинный Привилегированный режим и в нужный подрежим машинного режима
- В это же время останавливается выполнение текущей программы и РС загружается адрес обработчика ловушки в зависимости от того, какое событие произошло Исключением, Прерывание или NMI, адрес берется из разных регистров.

Важно, что мы обработчик ловушки находится всегда в Машинном режиме.

На рисунке я показал синим - шаги которые одинаковы для всех видов ловушек и шаги, разными цветами уникальные шаги для входа в различные ловушек.



Нам понадобится это для того, чтобы правильно сделать обработчики прерываний.

Давайте разберемся как же обрабатывать прерывания. Как видно из картинки существует два режима обработки прерываний - векторный, через таблицу векторов и невекторный - через единый обработчик прерывания.

## Регистры контроллера прерываний ECLIC

| Смещение | Доступ | Названия | Длина    |
|----------|--------|----------|----------|
| 0x0000   | RW     | cliccfg  | 8-bit    |
|          | 0x0004 | R        | clicinfo |
| 32-bit   | 0x000b | RW       | mth      |

| Смещение | Доступ     | Названия | Длина          |
|----------|------------|----------|----------------|
| 8-bit    | 0x1000+4*i | RW       | clicintip[i]   |
| 8-bit    | 0x1001+4*i | RW       | clicintie[i]   |
| 8-bit    | 0x1002+4*i | RW       | clicintattr[i] |
| 8-bit    | 0x1003+4*i | RW       | clicintctl[i]  |

## Регистр CLICCFG

Регистр общей конфигурации прерываний

| Поле            | Биты | Доступ | Значение по<br>умолчанию | Описание                                                                                          |
|-----------------|------|--------|--------------------------|---------------------------------------------------------------------------------------------------|
| Зарезервировано | 7    | R      | N/A                      | Зарезервировано , значение 0                                                                      |
| nmbits          | 6:5  | R      | N/A                      | Режим<br>привлегей<br>прерываний. Для<br>нашего<br>микроконтролле<br>ра он всегда 0:<br>машинный. |

| Поле   | Биты | Доступ | Значение по умолчанию | Описание                                                                                                                                                                                                                                                                                                                     |
|--------|------|--------|-----------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| nlbits | 4:1  | RW     | 0                     | Используется для указания эффективной разрядности значения уровня в регистре clicintctl[i]. Т.е. если в этом регистре стоит значение 4, то при задании уровня в регистре clicintctl[i] можно использовать только 4 старших бита, остальные биты используются для задания приоритета. Обычно используется значение от 2 до 8. |
| nvbits | 0    | R      | N/A                   | Для нашего микроконтролле ра всегда 1: Поддерживает векторный режим.                                                                                                                                                                                                                                                         |



#### **Регистр CLICINFO**

Регистр общей информации о системе прерываний

| Поле            | Биты  | Разрешение | значение по<br>умолчанию | Описание                                                               |
|-----------------|-------|------------|--------------------------|------------------------------------------------------------------------|
| Зарезервировано | 31:25 | R          | N/A                      | Зарезервировано , все значения в 0                                     |
| CLICINTCTLBITS  | 24:21 | R          | N/A                      | Эффективная разрядность регистра clicintctl[i].                        |
| ВЕРСИЯ          | 20:13 | R          | N/A                      | Номер версии<br>аппаратной<br>реализации<br>контроллера<br>прерываний. |
| NUM_INTERRUPT   | 12:0  | R          | N/A                      | Количество источников прерываний, поддерживаемых микроконтролле ром.   |

#### Регистр МТН

Регистр, который задает уровень срабатывания прерывания. Как видно из картинки, можно управлять не только приоритетом прерывания, но и уровнем прерывания и делать, что-то типа прореживания, мол если уровень прерывания ниже определенной границы, то это и не прерывание вовсе и не нужно его возводить.



Сам уровнеь контректного прерывания, как было сказано задается clicintctl[i], он может выглядеть так.



А вот уровень сравнения - как раз задается регистром mth. Собственно это просто регистр 8 битный регистр хранящий уровень срабатывания прерывания.

#### CLICINTIP[i]

Регистр содержащий единственный флаг запроса прерывания. і - обозначает номер прерывания. Наш контроллер содержит 86 прерываний, поэтому будет 86 таких регистров.

| Поле            | Биты | Разрешение | значение по<br>умолчанию | Описание                           |
|-----------------|------|------------|--------------------------|------------------------------------|
| Зарезервировано | 7:1  | RO         | N/A                      | Зарезервировано , все значения в 0 |

| Поле | Биты | Разрешение | значение по<br>умолчанию | Описание                                    |
|------|------|------------|--------------------------|---------------------------------------------|
| IP   | 0    | RW         | 0                        | Флаг ожидания источника прерывания. 1 -     |
|      |      |            |                          | означает что                                |
|      |      |            |                          | прерывание<br>сработало. Если<br>контроллер |
|      |      |            |                          | настроен на работу с                        |
|      |      |            |                          | прерываниями по уровню, то                  |
|      |      |            |                          | программно его очистить нельзя.             |
|      |      |            |                          | Он будет очищен автоматически               |
|      |      |            |                          | когда будет очистен                         |
|      |      |            |                          | исходный                                    |
|      |      |            |                          | источник<br>прерывания.                     |

#### CLICINTIE[i]

Регистр разрешения прерываний.

| Поле            | Биты | Разрешение | значение по<br>умолчанию | Описание                                    |
|-----------------|------|------------|--------------------------|---------------------------------------------|
| Зарезервировано | 7:1  | RO         | N/A                      | Зарезервировано , все значения в 0          |
| IE              | 0    | RW         | 0                        | 1 - означает что<br>прерывание<br>разрешено |

#### CLICINTATTR[i]

Регистр настройки источника прерываний. Как было показано выше, контроллер прерываний может работать в несокльких режимах. Прерывания могут срабатывать по уровню, по фронту переднем или заднему, а также тип прерывания векторный или не векторный.

| Поле            | Биты | Разрешение | По умолчанию | Описание                      |
|-----------------|------|------------|--------------|-------------------------------|
| Зарезервировано | 7:6  | R          | N/A          | Зарезервировано , значение 11 |

| Поле            | Биты | Разрешение | По умолчанию | Описание                                                                                                                                             |
|-----------------|------|------------|--------------|------------------------------------------------------------------------------------------------------------------------------------------------------|
| Зарезервировано | 5:3  | R          | N/A          | Зарезервировано , все значения 0                                                                                                                     |
| TRIG            | 2:1  | RW         | 0            | 00 и 10: Прерывание срабатывает по уровню. 01: Прерывание срабатывает по положительному фронту. 11: Прерывание срабатывает по отрицательному фронту. |
| SHV             | 0    | RW         | 0            | 0: Прерывание обрабатывается в невекторном режиме. 1: Прерывание обрабатывается в векторном режиме.                                                  |

#### Peructp CLICINTCTL[i]

Регистр используется для задания уровня и приоритета прерывания. Как было показано выше, старшие биты, количество которых задается в регистре CLICCFG указывают уровень прерывания, а младшие - приоритет. Количество эффективных битов указано в регистре CLICINFO в поле CLICINTCTLBITS.

## Векторный и невекторный режиме работы прерываний

Контроллер прерываний ECLIC позволяет выбрать режим обработки прерываний и обеспечивает гибкость для выбора поведения каждого отдельного прерывания - либо с использованием аппаратной векторизации, либо без неё. В результате это позволяет пользователям оптимизировать каждое прерывание и пользоваться преимуществом обоих видов поведения. Аппаратная векторизация имеет более быстрый механизм обработки прерывания, но как имеет больший объем кода (из-за сохранения и восстановления контекста для каждого из прерываний). Напротив невекторный режим имеет преимущество в размере кода, так как используется только один обработчик всех прерываний, но обработка происходит медленее.

## Невекторный режим обработки прерываний

Итак, по умолчанию все прерывания настроены в невекторный режим. Т.е. для обработки прерывания существует только один обработчик ловушки.

Тип обработки прерывания указывается в регистре CLICINTATTR[i] в поле SHV. По умолчанию там записан 0 - в этом случае прерывание настроено на невекторный режим, т.е. при возниковении прерывания контроллер всегда вызывает единый обработчик, находящийся по адресу, указанному в регистре mtvec (заметим, что это верно для нашего микроконтроллера, так как все его прерывания выполняются в машинном режиме). В этом обработчике необходимо определить, какое прерывание произошло и вызвать небходимую функцию обработки прерывания. УЗнать, что за прерывание произошло с помощью регистра mcause - который хранит в себе номер прерывания в поле ЕХССОDE.

### Векторный режим

Контроллер прерываний ECLIC поддерживает работу прерываний в вектроном и невекторном режиме. В этом режиме при возникновении прерывания контроллер прерываний переходит на адрес прерывания, который указан в таблице векторов прерываний (алгоритм работы очень похож на обработку прерываний CortexM).

#### Номера прерываний

## Машинный таймер

https://www.susa.net/wordpress/2019/10/longan-nano-gd32vf103/ https://visuale-ru.turbopages.org/s/visuale.ru/blog/sozdanie-protsessora-so-svobodnaya-arkhitekturoj-risc-v-chast-1 https://github.com/riscv/riscv-fast-interrupt/blob/master/clic.adoc#clic-interrupt-attribute-clicintattr

https://doc.nucleisys.com/nuclei\_spec/isa/introduction.html https://github.com/nucleisys/Bumblebee\_Core\_Doc/blob/master/Bumblebee%20Core%20Architecture%20Manual.pdf http://www.gd32mcu.com/data/documents/shujushouce/GD32VF103\_User\_Manual\_EN\_V1.2.pdf

https://indd.adobe.com/view/0f138698-6885-4905-bdd1-f198841d55f0 https://www.youtube.com/watch?v=UPHEkz\_rHTY