# 基于 JESD204B 的 Serdes 接口中接受电路设计研究

陈登

导师:姚亚峰

2014年11月5日

#### 目录

- 1 选题依据
- 2 研究内容和目标
- 3 选题研究方案、可行性分析及特色
- 4 学位论文工作计划及预期研究成果

SERDES 接口介绍

在通信系统中,尤其是无线通信系统,高速 AD 转换芯片的地位 非常重要。伴随着诵信系统的传输速率不断飞速增长,传统的 AD 数据接口,如 USB、SPI、I2C,已经远远无法满足在更高速 条件下信号传输的需求。于是一种新的接口技术, SERDES 应运 而生,逐渐成为高速 AD 芯片上的必备接口,在实际中有着广泛 的应用。

研究内容和目标

#### 选题意义

本设计着重需要完成的是基于 JESD204B 协议标准,设计出适用 干高速 AD、DA 转换芯片的 SERDES 接口接收端电路。主要包 括数据链路层和传输层的逻辑设计、差错控制等。

由于 JESD204B 协议是 JESD 的一个较新的适用于 SERDES 接 口的协议、相较于前两版本的协议在数据链路层、传输层都有一 定的改动,增加了其使用灵活性,并且新协议版本向下支持以往 的协议。正因为其发布时间不长. 相关的设计和实现比较缺乏. 所以主要的难点在于对新协议的理解和掌握, 能够跟上时代的步 伐。



#### 国内外研究现状及发展趋势

SERDES 接口芯片在数据传输中体现出来的一系列优点,已经引 起了国内外研究机构和产业界的重视。目前国内以复旦大学、东 南大学、国防科技大学为代表的研究机构已经对 SERDES 技术 进行了一系列研究, 也取得了丰硕的研究成果。在产业界, 国外 的 Lattice 公司于 2009 年推出内嵌 SERDES 的 FPGA 产品。德 州仪器公司也开发出了系列 SERDES 接口芯片。如 TLK2711A、 TLK3101、TLK4120 等等。虽然目前串行通信主流的应用是传输 速率在 1Gb/s 到 10Gb/s 之间的应用, 但是业界一直朝着不断提 高传输速率的方向努力,安华高科技于 2008 年首次在 40nm CMOS 工艺上实现 20Gbps 的 SERDES。

存在的问题

现在国内市场上还很少能够看到自主生产的、拥有知识产权的、 带有 SERDES 接口的 AD、DA 芯片。并且很多现有的芯片并没 有采用最新的 JESD204B 协议。本课题研究的 SERDES 接口接 收端电路能够实际应用成为完整 SERDES 接口的一部分,具有 一定的价值。

研究内容

- SERDES 接收端数据链路层设计: 8B/10B 解码器设计,解 扰器设计,同步检测设计,差错控制报错设计。
- SERDES 接收端传输层设计:解帧器设计,差错报错控制设计。
- 外围电路设计: 伪随机序列生成电路设计、测试电路设计。

接收端系统框图



图:接收端系统框图

#### 研究目标

- 设计出符合 JESD204B 协议标准的 SERDES 接收端的数据 链路层和传输层电路设计,完成 RTL 仿真及综合。
- 在 SMIC 180nm 工艺标准下, 固定导线负载标准下。
  - 整体工作频率达到 500Mhz。
  - 单元面积小于 10000µm²。
- 能够通过配置寄存器调整传输模式、传输速度等,能够通过 接口报告错误,具有一定的差错处理能力。

拟解决关键问题

为完成一个基于 JESD204B 协议的 SERDES 接收端电路设计, 需要解决的关键技术有

- 数据链路层电路设计。根据设计需要,设计所需的各个子模块,如 8B/10B 解码器,解扰器,同步检测模块。
- 传输层电路设计。通过链路层获得的数据进一步将整合在一个包中的数据解开,对其中发生的错误进行纠正或报错。
- 通过最终的连接仿真,要达到正确传输的一般功能外,还要 达到预期的技术指标。

研究内容和目标

研究方法

通过对已有研究成果和 JESD204B 协议的理解,分析以及对现存 的各种 SERDES 接口电路设计的探索. 力求使系统工作频率高. 芯片面积小,功能达到预期要求,从数据链路层和传输层两个层 面对课题进行设计研究。

#### 技术路线

基于 JESD204B 的 Serdes 接口中接收电路设计主要由输入信号的有数据链路层和传输层两个部分及测试部分构成。

- 数据链路层主要负责解码、解扰、同步等工作,重点在于对 每个字节的处理。
- 传输层主要负责解帧的工作,重点在于对于一串字节的处理。
- 外围测试电路设计,主要为伪随机序列生成、输入信号生成,来模拟发送端的数据完成逻辑测试。



#### 实验方案

- 通过 Verdi3 作为前期的设计 Debug 工具。
- 设计通过 Modelsim 的 RTL 级仿真来确保逻辑的工作正确。
- 设计复杂的 testbench 来完成可靠性的测试. 依据协议规定 还需要使用伪随机序列来对正确性进行测试。
- 完成 RTL 级仿真后再使用 Design Compiler 进行门级综合, 使用 SMIC 180nm 工艺,固定导线负载,通过综合结果判断 设计性能。

特色

- 本课题主要关注业界最新的 JESD204B 协议,其中含有新的 数据链路层控制逻辑,并且要保证向下兼容。
- 电路设计层级提升到综合级别、相较于 RTL 级别的设计能 更直观的判断电路的好坏,并且采用的是 ASIC 的设计思路, 直接使用的是厂方工艺库,更贴合业界需求。
- 在保证面积和功耗的前提下,在特定的工艺级别下,能够达 到较高的工作频率。

#### 学位论文工作计划

计划

2014.11-2014.12 协议理解、文献阅读

2014.12-2015.01 数据链路层设计

2015.01-2015.02 传输层设计

2015.02-2015.03 数据链路层、传输层联调

2015.03-2015.05 撰写论文