

Πολυτεχνική Σχολή

Τμήμα Μηχανικών Η/Υ και Πληροφορικής

#### Διπλωματική Εργασία

# Μια ενδεικτική Υλοποίηση RISC-V επεξεργαστή και ενός υποστηρικτικού Assembler

#### Βάιος Λασκαρέλιας

A.M.: 1054432

Επιβλέπων Χαρίδημος Βέργος, Καθηγητής

Μέλη Εξεταστικής Επιτροπής Δημήτριος Νικολός, Καθηγητής Νικόλαος Σκλάβος, Αναπληρωτής Καθηγητής

Πάτρα, Οκτώβριος 2021

# Η παρούσα διπλωματική εργασία υλοποιεί:

 Ένα λειτουργικό μοντέλο RISC-V RV32Ι επεξεργαστή σε επίπεδο εξομοίωσης

Έναν συνοδευτικό RISC-V RV32I Assembler συμβατό με κάθε RV32I επεξεργαστή

### Αρχιτεκτονική συνόλου εντολών Instruction Set Architecture (ISA)

- Ένα σύνολο καλά ορισμένων εντολών
- Ορίζονται οι δυαδικές τους κωδικοποιήσεις
- Κάθε εντολή έχει ορισμένη συνέπεια εκτέλεσης
- Οι εντολές "γεφυρώνουν" το υλικό με το λογισμικό
- Οι συμβατοί επεξεργαστές εκτελούν όλες τις εντολές του συνόλου με τις ορισμένες συνέπειες

Πηγή: [ΗΡ11]

### Είδη Αρχιτεκτονικών Συνόλων Εντολών

- RISC (Reduced Instruction Set Computer)
  - Λίγες εντολές
  - Εκτελούν γενικές, απλές λειτουργίες
  - Ξεχωριστές προσπελάσεις μνήμης και επεξεργασία δεδομένων

- CISC (Complex Instruction Set Computing)
  - Πολλές εντολές
  - Εκτελούν εξειδικευμένες, περίπλοκες λειτουργίες
  - Ταυτόχρονη προσπέλαση μνήμης και επεξεργασία δεδομένων

Πηγή: [ΗΡ11]

### RISC-V ISA

- Αρχιτεκτονική συνόλου εντολών τύπου RISC
- Σκοποί
  - Ακαδημαϊκοί
  - Εκπαιδευτικοί
- Χαρακτηριστικά:
  - Απλότητα
  - Παραμετροποίηση
  - Επεκτασιμότητα
  - Αποφυγή σχεδιαστικών περιορισμών των υλοποιήσεων

### Ακαδημαικές Υλοποιήσεις

- BOOM, University of California, Berkeley
  - RV64GC
  - Synthesizable, Out-of-order εκτέλεση
  - Υποστήριξη Linux
- Riscy Processors RiscyOO, MIT
  - Πολλά υποσύνολα RISC-V, οικογένεια επεξεργαστών
  - Out-of-order εκτέλεση, Βασισμένα σε προηγούμενες MIPS σχεδιάσεις
  - Υποστήριξη Linux
- Lizard, Cornell University
  - RV64IM, Παραμετροποιήσιμος
  - Synthesizable, Out-of-order εκτέλεση, Register Renaming
  - Υποστήριξη για static C προγράμματα

### Εμπορικές Υλοποιήσεις

- SiFive P550, SiFive, Inc.
  - RV64GC
  - Out-of-order εκτέλεση, 13-stage pipeline, triple instruction issuing
  - Υποστήριξη Linux, ο γρηγορότερος επεξεργαστής γενικής χρήσης
- SweRV Core EH1, Western Digital
  - RV32IMC
  - 9-stage pipeline, dual instruction issuing
  - Ελεγκτής αποθηκευτικών μέσων
- **NEOX Graphics**, Think Silicon
  - RV64GC
  - Multithreading, 4-64 core, παραμετροποίηση cache και οργάνωση πυρήνων
  - Επεξεργαστής γραφικών

### Επεκτάσεις RISC-V

- RV32I RV64I RV128I
  - Πράξεις ακέραιων
  - Αναγνώσεις / εγγραφές μνήμης
  - Εντολές διακλάδωσης
- Επέκταση Μ
  - Πολλαπλασιασμοί Διαιρέσεις Ακεραίων
- Επέκταση F, D, Q
  - Αριθμητική κινητής υποδιαστολής μονής, διπλής, τετραπλής ακρίβειας
    Πηγή: [Wat+16]

### Επεκτάσεις RISC-V (συνέχεια)

- Επέκταση Ziscr
  - Καταχωρητές ελέγχου και κατάστασης

- Επέκταση Zifencei
  - Ατομικές προσπελάσεις μνήμης εντολών
- Επέκταση G
  - Συνδυασμός των προηγούμενων
  - Χρήση σε επεξεργαστές γενικού σκοπού

### RV32I - Ανάλυση

- Εντολές Αριθμητικών Λογικών Πράξεων
  - Πράξεις μεταξύ Καταχωρητή Καταχωρητή
  - Πράξεις μεταξύ Καταχωρητή Άμεσου δεδομένου
- Εντολές Προσπέλασης Μνήμης
  - Ανάγνωση Μνήμης
  - Εγγραφή Μνήμης
- Εντολές Φόρτωσης Ειδικού Δεδομένου
- Εντολές Διακλάδωσης
  - Υπό Συνθήκη
  - Άλματος
- Εντολές Διαχείρισης
  - Διαχείριση Κλήσεων Λογισμικού
  - Διαχείριση Προσπελάσεων Μνήμης

### Εντολές Αριθμητικών – Λογικών Πράξεων

- Πράξεις Καταχωρητή Καταχωρητή
  - -Εντολές add, sub, sll, slt, sltu, xor, srl, sra, or, and
  - Ανάγνωση 2 καταχωρητών
  - Εκτέλεση πράξης
  - Αποθήκευση σε τρίτο καταχωρητή
- Πράξεις Καταχωρητή Άμεσου Δεδομένου
  - Εντολές addi, subi, slli, xori, ...
  - Ανάγνωση ενός καταχωρητή
  - Αποκωδικοποίηση άμεσου δεδομένου
  - Εκτέλεση πράξης
  - Αποθήκευση σε τρίτο καταχωρητή

# Εντολές Προσπέλασης Μνήμης

- Εγγραφή Δεδομένου στην Μνήμη Δεδομένων
  - Εντολές sb, sh, sw
  - Ανάγνωση καταχωρητή με το δεδομένο προς εγγραφή
  - Ανάγνωση καταχωρητή και άμεσου δεδομένου για διευθυνσιοδότηση
  - Ορισμός μεγέθους εγγραφής
  - Εγγραφή δεδομένου στην υπολογισμένη διεύθυνση
- Ανάγνωση Δεδομένου από την Μνήμη Δεδομένων
  - Εντολές lb, lh, lw, lbu, lhu
  - Ανάγνωση καταχωρητή και άμεσου δεδομένου για διευθυνσιοδότηση
  - Ορισμός μεγέθους ανάγνωσης και επέκτασης προσήμου
  - Αποθήκευση δεδομένου ανάγνωσης σε καταχωρητή

### Εντολές Φόρτωσης Ειδικού Δεδομένου

### • Εντολή lui

- Load Upper Immediate
- Αποκωδικοποίηση Άμεσου Δεδομένου
- Εγγραφή στα πιο σημαντικά ψηφία του καταχωρητή

### Εντολή auipc

- Add Upper Immediate to Program Counter
- Αποκωδικοποίηση άμεσου δεδομένου
- Πρόσθεση μετρητή προγράμματος και άμεσου δεδομένου
- Εγγραφή αποτελέσματος σε καταχωρητή

### Εντολές Διακλάδωσης

- Εντολές Διακλάδωση Υπό Συνθήκη
  - Εντολές beq, bne, blt, bge, bltu, bgeu
  - Ανάγνωση 2 καταχωρητών με το δεδομένο προς εγγραφή
  - Το άμεσο δεδομένο κωδικοποιεί την σχετική μετατόπιση
  - Εκτέλεση σύγκρισης για απόφαση διακλάδωσης
  - Πρόσθεση της μετατόπισης στον Μετρητή Προγράμματος εφόσον αποφασιστεί διακλάδωση
- Εντολές Άλματος
  - -Εντολές jal, jalr
  - Αποθήκευση της διεύθυνσης της επόμενης εντολής σε καταχωρητή
  - Πρόσθεση της μετατόπισης στον Μετρητή Προγράμματος ανεξαρτήτως συνθήκης
    Πηγή: [Wat+16]

# Εντολές Διαχείρισης

- Εντολές Διαχείρισης Κλήσεων Λογισμικού
  - Εντολές ecall, ebreak
  - Κλήση ειδικής ρουτίνας O.S. ή Debugger

- Εντολή Διαχείρισης Προσπελάσεων Μνήμης
  - Εντολή fence
  - Barrier μνήμης για πολυπύρηνες υλοποιήσεις

### Δυαδικές Κωδικοποιήσεις

- Σταθερή θέση των πεδίων κωδικοποίησης
- 6 κατηγορίες R, I, S, B, U, J

| 31                    | 25       | 24  | 20  | 19 |     | 15 | 14   | 12  | 11                  |                               | 7 | 6     |       | 0        |          |
|-----------------------|----------|-----|-----|----|-----|----|------|-----|---------------------|-------------------------------|---|-------|-------|----------|----------|
| funct7                |          |     | rs2 |    | rs1 |    | func | et3 |                     | $\operatorname{rd}$           |   | 0     | pcode |          | R - type |
| i                     | mm[11]   | :0] |     |    | rs1 |    | func | et3 |                     | rd                            |   | 0     | pcode |          | I - type |
| imm[11:5              | <u>[</u> |     | rs2 |    | rs1 |    | func | et3 | in                  | $\overline{\mathrm{nm}[4:0]}$ |   | 0     | pcode |          | S - type |
| imm[12 10             | :5]      |     | rs2 |    | rs1 |    | func | et3 | imr                 | n[4:1 11]                     |   | 0     | pcode |          | B - type |
| imm[31:12]            |          |     |     | 2] |     |    |      |     |                     | rd                            |   | 0     | pcode |          | U - type |
| imm[20 10:1 11 19:12] |          |     |     |    |     |    |      |     | $\operatorname{rd}$ |                               | 0 | pcode |       | J - type |          |

Πίνακας από [Wat+16]

### Σχεδίαση Assembler

- Μετατροπή κώδικα Assembly σε εκτελέσιμου
- Βασισμένο στις δυαδικές κωδικοποιήσεις
- Preprocessor + Assembler

#### Διαδικασία Μετάφρασης:



### Preprocessor + Assembler

#### Preprocessor

- Συντακτικός έλεγχος μορφών εντολών
- Καταγραφή θέσεων μνήμης των Label
- Παραγωγή Symbol Table
- Μετατροπή ψευδοεντολών σε εντολές
- Παραγωγή ενδιάμεσου αρχείου

#### Assembler

- Έλεγχος πεδίων εντολών
- Υπολογισμός μετατοπίσεων με βάση το Symbol Table
- Ανάγνωση ενδιάμεσου αρχείου
- Μετατροπή εντολών σε δυαδικές κωδικοποιήσεις (Bytecode)

#### Μετατροπή Ψευδοεντολής

| ΨΕΥΔΟΕΝΤΟΛΗ | Preprocessor | ЕΝΤОΛΗ         | Assembler | ΔΥΑΔΙΚΗ ΚΩΔΙΚΟΠΟΙΗΣΗ |
|-------------|--------------|----------------|-----------|----------------------|
| nop         |              | addi x0, x0, 0 |           | 00 00 00 13          |

#### Symbol Table

| Όνομα Label      | Θέση μνήμης |
|------------------|-------------|
| $\_$ start       | 0x8000      |
| overflow_handler | 0x8040      |
| stack_pop        | 0x8100      |
|                  | •••         |

### Μορφές εντολών

### • Συντακτικό

- Instruction Register,Immediate(Register)
- Instruction Register,
   Register, Register
- Instruction Register,
   Register, Immediate
- Intruction Register,
   Register, Label
- Instruction Register,
   Immediate
- Instruction Register, Label

# • Παραδείγματα

- sw s0, 0(s1)
- add s0, ra, sp
- add s1, sp, 1
- beq s0, zero,overflow handler
- lui t1, 0xff
- jal ra, overflow\_handler

### Παραγωγή Διανυσμάτων Εντολών

- Χρήση unsigned int 32 bit
- Αξιοποίηση ολισθήσεων και προσθέσεων
- Τα λιγότερο σημαντικά ψηφία παραμένουν αμετάβλητα

### Παράδειγμα: add x3, x1, x2

| XXXXXXX | XXXXX | XXXXX | XXX | XXXXX | XXXXXXX | Αρχικά     |
|---------|-------|-------|-----|-------|---------|------------|
| XXXXXXX | XXXXX | XXXXX | XXX | XXXXX | 0110011 | 1 - opcode |
| XXXXXXX | XXXXX | XXXXX | XXX | 00011 | 0110011 | 2 - rd     |
| XXXXXXX | XXXXX | XXXXX | 000 | 00011 | 0110011 | 3 - funct3 |
| XXXXXXX | XXXXX | 00001 | 000 | 00011 | 0110011 | 4 - rs1    |
| XXXXXXX | 00010 | 00001 | 000 | 00011 | 0110011 | 5 - rs2    |
| 0000000 | 00010 | 00001 | 000 | 00011 | 0110011 | 6 - funct7 |

# Σχεδίαση Επεξεργαστή

- Αξιοποίηση Διασωλήνωσης
- Ανεξάρτητα στάδια εκτέλεσης
- Κλασσική διασωλήνωση
   RISC 5 σταδίων
  - Ανάκτηση Εντολής (IF)
  - Αποκωδικοποίηση εντολής (ID)
  - Εκτέλεση (EX)
  - Προσπέλαση Μνήμης (ΜΕΜ)
  - Επανεγγραφή (WB)

- Όλες οι μονάδες απαιτούν
   1 κύκλο ρολογιού
- Θετικά ακμοπυροδότητες, σύγχρονες λειτουργίες
- Συγχώνευση σταδίων MEM + WB
- Προσθήκη σταδίου επίλυσης κινδύνων (HAZ)

### Μονάδα Μνήμης

- Αποθήκευση Εντολών ή Δεδομένων
- Αφορά τις εντολές Εγγραφής και Ανάγνωσης

- Ενσωματωμένη επέκταση προσήμου για αναγνώσεις
- Μία θύρα δεδομένων



### Αριθμητική – Λογική Μονάδα

- Εκτέλεση Αριθμητικών -Λογικών Πράξεων
- Μία είσοδος επιλογής πράξης
- Δύο είσοδοι δεδομένων
- Πολυπλεξία εισόδων για εκτέλεση πολλών τύπων εντολών



### Αρχείο Καταχωρητών

- 2 καταχωρητές προς ανάγνωση
- 1 καταχωρητής προς εγγραφή

- Ταυτόχρονη ανάγνωση και εγγραφή καταχωρητή
- Λειτουργίες στον ίδιο κύκλο



### Μονάδα Διαχείρισης Άμεσων Δεδομένων

- Αποκωδικοποίηση άμεσου δεδομένου
- Είσοδος εντολής με άμεσο δεδομένο

Σήμα ενεργοποίησης για πολυπλεξία εισόδων αριθμητικής – λογικής μονάδας



### Μονάδα Διαχείρισης Διακλαδώσεων

- Εκτέλεση συγκρίσεων
- Μία είσοδος εντολής σύγκρισης

- 2 είσοδοι δεδομένων
- Σήμα ενεργοποίησης διακλάδωσης



### Μονάδα Διαχείρισης Κινδύνων

- Έλεγχος Ροής Εντολών
- Αντιμετώπιση ανάγνωσης καταχωρητή προς εγγραφή
- Αντιμετώπιση κινδύνων δεδομένων
- Σήμα ύπαρξης κινδύνου για παύση της εκτέλεσης



# Μικροαρχιτεκτονική Επεξεργαστή



### Ενδεικτική Σύνθεση

• Συνθέσιμο σε FPGA

• Αναμενόμενη χρήση λογικών μπλοκ

• 148 MHz clock

 Υλοποιήσιμο σε υλικό εφόσον γίνουν περαιτέρω έλεγχοι ορθής λειτουργίας

### Εκτέλεση Προγράμματος

- Παράδειγμα χρήσης ως ολοκληρωμένου εξομοιωτή RV32I
- Αντιμετώπιση όλων των τύπων κινδύνων

Μετάφραση προγράμματος προς εκτέλεση σε δυαδική κωδικοποίηση

| Πρόγραμμα σε Assembly | Περιεχόμενο Μνήμης Εντολών* |  |  |  |  |  |
|-----------------------|-----------------------------|--|--|--|--|--|
|                       | 1 <b>QO</b>                 |  |  |  |  |  |
| 1 lbu x1, O(zero)     | 2 83 40 00 00               |  |  |  |  |  |
| 2 lbu x2, 1(zero)     | 3 03 41 10 00               |  |  |  |  |  |
| 3 loop:               | 4 93 80 00 01               |  |  |  |  |  |
| 4 addi x1, x1, 0x010  | 5 <b>e3 8e 20 fe</b>        |  |  |  |  |  |
| 5 beq x1, x2, loop    | 6 13 00 00 00               |  |  |  |  |  |
| 6 halt:               | 7 6f fO df ff               |  |  |  |  |  |
| 7 nop                 | 8 // SYMBOL TABLE           |  |  |  |  |  |
| 8 jal x0, halt        | 9 // [0x0000008] loop       |  |  |  |  |  |
|                       | 10 // [0x0000010] halt      |  |  |  |  |  |

### Εκτέλεση Προγράμματος (συνέχεια)

### Κυματομορφή εκτέλεσης προγράμματος



### Μελλοντικές Βελτιστοποιήσεις

- Επεκτάσεις RISC-V
- Instruction Window out-of-order
- Register Renaming
- Branch Prediction
- Υλοποίηση σε υλικό
- Υλοποίηση Compiler
- Υποστήριξη συσκευών

Ευχαριστώ για την προσοχή σας

### Πηγές - Βιβλιογραφία

- [HP11] John L Hennessy and David A Patterson. Computer architecture: a quantitative approach. Elsevier, 2011.
- [For14] Behrouz Forouzan. Foundations of Computer Science. Andover: Cengage Learning, 2014. isbn: 9781408044117.
- [CPA16] Christopher Celio, David Patterson, and Krste Asanovic. "The Berkeley Out- of-Order Machine (BOOM) Design Specification". In: University of California, Berkeley (2016).
- [Wat+16] Andrew Waterman et al. "The RISC-V Instruction Set Manual, Volume I: User-Level ISA, Version 2.1". In: (2016).
- [Nik17] Dimitrios Nikolos. Computer Architecture. Pan. Papakonstantinou, 2017. isbn: 978-618-83197-0-7.
- [CSAa] MIT CSAIL. Riscy Processors Open-Sourced RISC-V Processors. url: https://github.com/csail-csg/riscy. (accessed: 11/10/2021).
- [CSAb] MIT CSAIL. RiscyOO: RISC-V Out-of-Order Processors. url: https://github.com/csail-csg/riscy-OOO. (accessed: 11/10/2021).
- [Dig] Western Digital. RISC-V Western Digital. url: https://www.westerndigital.com/company/innovations/risc-v. (accessed: 11/10/2021).
- [Int] RISC-V International. Members RISC-V International. url: https://riscv.org/members/. (accessed: 11/10/2021).
- [JG] Aaron Wisner Jacob Glueck. The Lizard Core. url: https://github.com/cornell-brg/lizard. (accessed: 11/10/2021).
- [kva] kvakil.me. venus. url: https://www.kvakil.me/venus/. (accessed: 11/10/2021).
- [SiFa] SiFive. RISC-V Core IP SiFive. url: https://www.sifive.com/risc-v-core-ip. (accessed: 11/10/2021). [SiFb] SiFive. SiFive Performance P550 Core Sets New Standard as Highest Performance RISC-V Processor IP SiFive. url: https://www.sifive.com/risc-v-core-ip. (accessed: 11/10/2021).
- [Sil] Think Silicon. NEOX GPUs Think Silicon. url: https://www.think-silicon.com/neox-graphics. (accessed: 11/10/2021).