

## Microcontrolador Flash de 32 bits com MIPS32 ® microAptiv ™ UC Core, Baixa potência e USB

#### Condições de funcionamento

2.0V a 3.6V, -40°C a + 85°C, DC a 25 MHz

#### Modos de baixa potência

- Modos de baixa potência:
  - Inativo CPU desligada, os periféricos são executados a partir do relógio do sistema
  - Suspensão CPU e periféricos desativados:
    - Despertar rápido Sono com retenção
    - Sono de baixa potência com retenção
- 0,65 μA Corrente de suspensão para retenção de RAM •
   Modo regulador e 5 μA para o modo de espera do regulador
- Regulador de tensão no chip de 1,8V (VREG)
- Regulador de retenção de ultra baixa potência no chip

#### CPU RISC de 32 bits de alto desempenho

- Núcleo de 32 bits microAptiv ™ UC com pipeline de 5 estágios
- Conjunto de instruções microMIPS ™ para 35% de código menor e 98% de desempenho em comparação com as instruções MIPS32
- 1,53 DMIPS / MHz (37 DMIPS) (Dhrystone 2.1) Desempenho
- 3.17 CoreMark ® / Desempenho em MHz (79 CoreMark)
- Instruções de 16 bits / 32 bits com caminho de dados amplo de 32 bits
- Dois conjuntos de 32 arquivos de registro principais (32 bits) para reduzir a latência de interrupção
- Multiplicação de ciclo único 32x16 e Multiplicação de ciclo duplo 32x32
- Flash de estado de espera zero de 64 bits com ECC para maximizar a resistência / retenção

#### Recursos do microcontrolador

- Memória Flash de até 256K
  - Resistência do ciclo de apagamento / gravação de 20.000
  - 20 anos de retenção mínima de dados
  - Auto-programável sob controle de software
- Memória SRAM de até 32K
- Vários vetores de interrupção individualmente •
   Prioridade programável
- Modo Monitor de relógio à prova de falhas
- Temporizador configurável de Watchdog com oscilador RC de baixa potência no chip
- Proteção de código programável
- Opções selecionáveis do oscilador, incluindo:
  - RC interno de 8 MHz (FRC) de alta precisão •
     oscilador PLL 2x / 3x / 4x / 6x / 12x / 24x, que pode ser sincronizado com frequência a partir do FRC ou do oscilador primário
  - Oscilador primário de cristal / ressonador de alta velocidade ou relógio externo

#### Recursos Periféricos

- Controlador de dispositivo de velocidade total e baixa velocidade compatível com USB 2.0, host e controlador on-the-go (OTG):
  - DMA dedicado
  - Operação no modo de dispositivo do oscilador FRC; nenhum oscilador de cristal necessário
- Conjunto atômico, operação clara e invertida em registros periféricos selecionados
- · Pia / fonte de alta corrente
- Oscilador de temporizador de 32 kHz de baixa potência e independente
- · Três módulos SPI de 4 fios:
  - FIFO de 16 bytes
  - largura variável
  - modo I 2 S

### • três I 2 Mestre e Escravo C com Máscara de Endereço e Suporte IPMI

- Três UARTs endereçáveis aprimoradas:
  - Suporte RS-232, RS-485 e LIN / J2602
  - IrDA ® com codificador e decodificador de hardware no chip
- Borda externa e interrupção de alteração de nível em todas as portas
- Relógio e calendário em tempo real de hardware (RTCC)
- Até 24 pinos remarcáveis para a seleção de pinos periféricos (PPS)
- 21 Total de temporizadores de 16 bits:
  - Três temporizadores / contadores de 16 bits dedicados
  - Dois podem ser concatenados para formar um timer de 32 bits
  - Dois temporizadores de 16 bits adicionais em cada módulo MCCP e SCCP, totalizando 18
- Módulos de captura / comparação / PWM / timer:
  - Dois temporizadores de 16 bits ou um temporizador de 32 bits em cada módulo
  - Resolução PWM até 21 ns
  - Três módulos de saída múltipla (MCCP):
    - Configuração flexível como PWM, captura de entrada, comparação de saída ou temporizadores
    - Seis saídas PWM
    - Tempo morto programável
    - Desligamento automático
  - Seis módulos de saída única (SCCP):
    - Configuração flexível como PWM, captura de entrada, comparação de saída ou temporizadores
    - Saída PWM única
- Saída do relógio de referência (REFO)
- Quatro células lógicas configuráveis (CLC) com conexões internas para selecionar periféricos e PPS
- DMA de hardware de 4 canais com detecção automática de tamanho de dados e mecanismo CRC

#### Recursos de depuração

- Duas interfaces de programação e depuração:
  - Interface ICSP ™ de 2 fios com acesso não intrusivo e troca de dados em tempo real com o aplicativo
  - MIPS ® de 4 fios interface JTAG aprimorada padrão
- · Varredura de limite compatível com o padrão IEEE 1149.2 (JTAG)

### Recursos analógicos

- Três comparadores analógicos com multiplexação de entrada
- Detecção programável de alta / baixa tensão (HLVD)
- DAC de referência de tensão do comparador de 5 bits com saída de pino
- Até 24 canais, conversor analógico-digital (ADC) de 10/12 bits SAR selecionável por software:
  - Taxa de conversão de amostras de 200 KB / segundo de 12 bits (amostra e espera simples)

- Taxa de conversão de amostras de 300k / 10k de 10 bits / amostra única e espera
- Operação no modo de suspensão
- Reforço de baixa tensão para entrada
- Recurso de entrada de referência de intervalo de banda
- Recurso de comparação de limite de janela
- Recurso de verificação automática
- Redefinição de Brown-out (BOR)

### TABELA 1: PIC32MM0256GPM064 DISPOSITIVOS DA FAMÍLIA

|                             |            |                              |                           |                          |                             |                    |                                     |                   | erifério<br>temap |         |             |        |                                     |              |           |          |       |          |                  |
|-----------------------------|------------|------------------------------|---------------------------|--------------------------|-----------------------------|--------------------|-------------------------------------|-------------------|-------------------|---------|-------------|--------|-------------------------------------|--------------|-----------|----------|-------|----------|------------------|
| Dispositivo                 | Pinos      | Memória de programa (Kbytes) | Memória de dados (Kbytes) | E / S / PPS de uso geral | Timers de 16 bits Máximo de | saídas PWM máximas | Temporizadores de 16 bits dedicados | UART(1)/LIN/J2602 | MCCP (4)          | SCCP(3) | SPI CLC (2) | /128   | ADC de 10/12 bits (canais externos) | Comparadores | CRC       | RTCC 1.2 | C USB |          | Pacotes          |
| PIC32MM0064GPM028 28        |            | 64 16                        | 21/18                     | 21 18 3 3 :              | 8643                        | 12 3 S             | im Sim                              | 3 Sir             | n SSO             | P / QFI | ٧/          |        |                                     |              |           |          |       |          | UQFN             |
| PIC32MM0128GPM028 28 128 16 | 21/18 21 1 | 8333                         | 6431                      | 2 3 Sim Si               | m 3 Si                      | m SSO              | P / QF                              | N /               |                   |         |             |        |                                     |              |           |          |       |          | UQFN             |
| PIC32MM0256GPM028 28 256 32 | 21/18 21 1 | 8333                         | 6431                      | 2 3 Sim Si               | m 3 Si                      | m SSO              | P / QF                              | N /               |                   |         |             |        |                                     |              |           |          |       |          | UQFN             |
| PIC32MM0064GPM036 36/40 64  | 6 27/20 21 | 20 3 3                       | 3643                      | 15 3 Sim                 | Sim 3                       | Sim VC             | FN / U                              | QFN               | PIC32I            | MM012   | 8GPM        | 036 36 | 40 12                               | 8 16 27      | 7/20 21 : | 20 3 3 3 | 643   | 15 3 Sim | Sim 3 Sim VQFN / |
| UQFN PIC32MM0256GPM036 36   | 40 256 32  | 27/20 2 <sup>-</sup>         | 20 3                      | 3 3 6 4 3 1              | 5 3 Sir                     | n Sim 3            | Sim V                               | QFN .             | UQFI              | PIC3    | 2MM00       | )64GPI | И048 4                              | 8            |           |          |       |          |                  |
|                             |            | 64 16                        | 38/24                     | 21 24 3 3                | 3643                        | 17 3 S             | im Sim                              | 3 Sir             | n UQF             | N / TQI | -P          |        |                                     |              |           |          |       |          |                  |
| PIC32MM0128GPM048 48 128 16 | 38/24 21 2 | 4333                         | 6431                      | 7 3 Sim Si               | m 3 Si                      | m UQF              | N / TQ                              | FP PI             | C32MI             | 102560  | SPM04       | 8 48 2 | 56 32 3                             | 8/24 2       | 1 24 3 3  | 3 6 4 3  | 17 3  | Sim Sim  | 3 Sim UQFN /     |
| TQFP PIC32MM0064GPM064 64   |            |                              |                           |                          |                             |                    |                                     |                   |                   |         |             |        |                                     |              |           |          |       |          |                  |
|                             |            | 64 16                        | 52/24                     | 21 24 3 3                | 8643                        | 20 3 S             | im Sim                              | 3 Sir             | n QFN             | / TQFF  | •           |        |                                     |              |           |          |       |          |                  |
| PIC32MM0128GPM064 64 128 16 | 52/24 21 2 | 4333                         | 6432                      | 0 3 Sim Si               | m 3 Si                      | m QFN              | / TQF                               | P PIC             | 82MM(             | 256GF   | PM064       | 64 256 | 32 52                               | /24 21       | 24 3 3    | 36432    | 0 3 S | im Sim 3 | Sim QFN / TQFP   |
|                             |            |                              |                           |                          |                             |                    |                                     |                   |                   |         |             |        |                                     |              |           |          |       |          |                  |

Nota 1: UART1 atribuiu pinos. UART2 e UART3 são remapeáveis.

- 2: SPI1 e SPI3 atribuíram pinos. O SPI2 é remapeável.
- 3: O SCCP pode ser configurado como um PWM com 1 saída, captura de entrada, comparação de saída, 2 x temporizadores de 16 bits ou 1 x temporizador de 32 bits.
- 4: O MCCP pode ser configurado como um PWM com até 6 saídas, captura de entrada, comparação de saída, temporizadores 2 x 16 bits ou •

1 x temporizador de 32 bits.



### TABELA 4: DESCRIÇÕES DE FUNÇÃO DE PIN COMPLETAS PARA DISPOSITIVOS QFN DE 36 PINOS

| PIN         | Função                                                                      | PIN   | Função                                                                                  |
|-------------|-----------------------------------------------------------------------------|-------|-----------------------------------------------------------------------------------------|
| 1 AN        | 4 / C1INB / <b>RP8</b> / SDA2 / OCM2E / RB2                                 | 19 TI | S / REFCLKI / RP14 / SDA1 / T1CK / T1G / U1RTS / U1BCLK / SDO1 / OCM1B / INT2 / RB9 (1) |
| 2 TD        | I / AN11 / C1INA / <b>RP9</b> / SCL2 / OCM2F / RB3                          | 20 AI | 14 / LVDIN / C2INC / RC8                                                                |
| 3 AN        | 12 / C2IND / T2CK / T2G / RC0                                               | 21 P  | EC3 / TDO / RP18 / ASCL1 (2) / USBOEN / SD03 / RC9 (1)                                  |
| 4 AN        | 13 / T3CK / T3G / RC1                                                       | 22 V  | CAP                                                                                     |
| 5 <b>RP</b> | 19 / OCM2A / RC2                                                            | 23 V  | DD                                                                                      |
| 6 V S       | ss                                                                          | 24 D- | / RB10                                                                                  |
| 7 08        | C1 / CLKI / AN5 / <b>RP3 /</b> OCM1C / RA2                                  | 25 D  | / RB11                                                                                  |
| 8 09        | C2 / CLKO / AN6 / C3IND / RP4 / OCM1D / RA3 (1)                             | 26 V  | USB3V3                                                                                  |
| 9 SC        | SCI / AN7 / <b>RP10 /</b> OCM3C / RB4                                       | 27 AI | 8/RP15/SCL3/SCK3/RB13(1)                                                                |
| 10 SC       | SCO / SCLKI / RP5 / PWRLCLK / OCM3D / RA4                                   | 28 C  | REF / AN9 / C3INB / RP16 / RTCC / U1TX / VBUSON / SDI1 / OCM3B / INT1 / RB14            |
| 11 RF       | 24 / OCM3A / RA9                                                            | 29 AI | 10 / C3INA / REFCLKO / RP17 / U1RX / SS1 / FSYNC1 / OCM2B / INT0 / RB15 (1)             |
| 12 V        | ss s                                                                        | 30 A  | SS/VSS                                                                                  |
| 13 V I      | DD                                                                          | 31 DI | DD / V DD                                                                               |
| 14 R0       | 3                                                                           | 32 M  | ¢lr                                                                                     |
| 15 PG       | ED3 / RP11 / ASDA1 (2) / USBID / SS3 / FSYNC3 / OCM3E / RB5 33 PGEC2 / V RB | F+/C  | REF + / ANO / RP1 / OCM1E / INT3 / RAO BUS DE 16 V / RB6                                |
|             |                                                                             | 34 P  | ED2 / V REF- / AN1 / <b>RP2 /</b> OCM1F / RA1                                           |
| 17 RF       | 12 / SDA3 / SDI3 / OCM3F / RB7                                              | 35 P  | ED1 / AN2 / C1IND / C2INB / C3INC / RP6 / OCM2C / RB0                                   |
| 18 TC       | K / RP13 / SCL1 / U1CTS / SCK1 / OCM1A / RB8 (1)                            | 36 P  | SEC1 / AN3 / C1INC / C2INA / <b>RP7 /</b> OCM2D / RB1                                   |

Nota 1: Pino de alta força de tração.

<sup>2:</sup> Designações de pinos alternativas para I2C1, conforme determinado pelo bit de configuração I2C1SEL.

### Diagramas de pinos (continuação)



### QUADRO 5: DESCRIÇÕES DE FUNÇÃO DE PIN COMPLETAS PARA DISPOSITIVOS UQFN DE 40 PINOS

| PIN          | Função                                                                                    | PIN   | Função                                                                       |
|--------------|-------------------------------------------------------------------------------------------|-------|------------------------------------------------------------------------------|
| 1 AN         | 4 / C1INB / RP8 / SDA2 / OCM2E / RB2                                                      | 21 AI | 14 / LVDIN / C2INC / RC8                                                     |
| 2 TD         | I / AN11 / C1INA / RP9 / SCL2 / OCM2F / RB3                                               | 22 P  | SEC3 / TDO / RP18 / ASCL1 (2) / SDO3 / USBOEN / RC9 (1)                      |
| 3 AN         | 12 / C2IND / T2CK / T2G / RC0                                                             | 23 N  | С                                                                            |
| 4 AN         | 13 / T3CK / T3G / RC1                                                                     | CAP   | 24 V                                                                         |
| 5 RP         | 19 / OCM2A / RC2                                                                          | 25 N  | С                                                                            |
| 6 V S        | ss                                                                                        | 26 V  | DD.                                                                          |
| 7 08         | C1 / CLKI / AN5 / RP3 / OCM1C / RA2                                                       | 27 D- | / RB10                                                                       |
| 8 05         | C2 / CLKO / AN6 / C3IND / RP4 / OCM1D / RA3 (1)                                           | 28 D  | /RB11                                                                        |
| 9 SC         | SCI / AN7 / RP10 / OCM3C / RB4                                                            | 29 V  | usb3v3                                                                       |
| 10 SC        | SCO / SCLKI / RP5 / PWRLCLK / OCM3D / RA4                                                 | 30 AI | 8 / RP15 / SCL3 / SCK3 / RB13 (1)                                            |
| 11 RI        | 24 / OCM3A / RA9                                                                          | 31 C  | REF / AN9 / C3INB / RP16 / RTCC / U1TX / VBUSON / SDI1 / OCM3B / INT1 / RB14 |
| 12 V         | ss                                                                                        | 32 AI | 10 / C3INA / REFCLKO / RP17 / U1RX / SS1 / FSYNC1 / OCM2B / INT0 / RB15 (1)  |
| 13 V         | ac                                                                                        | 33 A\ | SS/V SS                                                                      |
| 14 R0        | 3                                                                                         | 34 DI | DD/V DD                                                                      |
| 15 PC        | ED3 / RP11 / ASDA1 (2) / USBID / SS3 / FSYNC3 / OCM3E / RB5                               | 35 M  | ¢ <del>LR</del>                                                              |
| BUS D        | E 16 V / RB6                                                                              | 36 P  | SEC2 / V REF + / CV REF + / AN0 / RP1 / OCM1E / INT3 / RA0                   |
| 17 <b>RF</b> | 12 / SDA3 / SDI3 / OCM3F / RB7                                                            | 37 P  | SED2 / V REF- / AN1 / RP2 / OCM1F / RA1                                      |
| 18 TC        | K/RP13/SCL1/U1CTS/SCK1/OCM1A/RB8(1)                                                       | 38 P  | ED1 / AN2 / C1IND / C2INB / C3INC / RP6 / OCM2C / RB0                        |
| 19 N         | С                                                                                         | 39 P  | SEC1 / AN3 / C1INC / C2INA / RP7 / OCM2D / RB1                               |
| 20 TM        | S / REFCLK / RP14 / SDA1 / T1CK / T1G / U1RTS / U1BCLK /<br>SD01 / OCM1B / INT2 / RB9 (1) | 40 N  | c                                                                            |

Nota 1: Pino de alta força de tração.

2: Designações de pinos alternativas para I2C1, conforme determinado pelo bit de configuração I2C1SEL.



TABELA 6: DESCRIÇÕES DE FUNÇÃO DE PIN COMPLETAS PARA DISPOSITIVOS UQFN / TQFP de 48 pinos

| PIN          | Função                                                         | PIN           | Função                                                      |
|--------------|----------------------------------------------------------------|---------------|-------------------------------------------------------------|
| 1 TN         | S / RP14 / SDA1 / OCM1B / INT2 / RB9 (1)                       | 25 AN         | 4 / C1INB / <b>RP8</b> / SDA2 / OCM2E / RB2                 |
| 2 <b>R</b> P | 23 / RC6                                                       | 26 TE         | I / AN11 / C1INA / RP9 / SCL2 / OCM2F / RB3                 |
| 3 RP         | 20 / RC7                                                       | 27 AN         | 12 / C2IND / T2CK / T2G / RC0                               |
| 4 AN         | 14 / LVDIN / C2INC / RC8                                       | 28 AN         | 13 / T3CK / T3G / RC1                                       |
| 5 PG         | EC3 / TDO / RP18 / ASCL1 (2) / USBOEN / RC9 (1)                | 29 <b>R</b> F | 19 / OCM2A / RC2                                            |
| 6 V S        | ss                                                             | 30 V I        | ар                                                          |
| 7 V (        | CAP                                                            | 31 V :        | ss                                                          |
| 8 RT         | CC / RA15                                                      | 32 03         | C1 / CLKI / AN5 / <b>RP3</b> / OCM1C / RA2                  |
| 9 D-         | /RB10                                                          | 33 05         | C2 / CLKO / AN6 / C3IND / RP4 / RA3 (1)                     |
| 10 D         | / RB11                                                         | 34 SE         | O3 / RA8 (1)                                                |
| 11 V         | JSB3V3                                                         | 35 SC         | SCI / AN7 / <b>RP10 /</b> OCM3C / RB4                       |
| 12 AN        | 8 / RP15 / SCL3 / RB13 (1)                                     | 36 SC         | SCO / SCLKI / RP5 / PWRLCLK / OCM3D / RA4                   |
| 13 RF        | 22 / SCK3 / RA10 (1)                                           | 37. R         | <b>P24 /</b> OCM3A / RA9                                    |
| 14 RF        | 21 / SDI3 / RA7                                                | 38 RE         | FCLKI / T1CK / T1G / U1RTS / U1BCLK / SDO1 / RD0 (1)        |
| 15 C\        | REF / AN9 / C3INB / RP16 / VBUSON / SDI1 / OCM3B / INT1 / RB14 | 39 O          | M2B / RC3                                                   |
| 16 AN        | 10 / C3INA / REFCLKO / RP17 / SS1 / FSYNC1 / INT0 / RB15 (1)   | 40 O          | M1E / INT3 / RC4                                            |
| 17 AV        | SS / V SS                                                      | 41 AN         | 15 / OCM1D / RC5                                            |
| 18 DE        | DD / V DD                                                      | 42 V :        | ss                                                          |
| 19 M         | LR                                                             | 43 V I        | DD                                                          |
| 20 AN        | 19 / U1RX / RA6                                                | 44 U1         | TX / RC12                                                   |
| 21 PG        | EC2 / V REF + / CV REF + / AN0 / RP1 / RA0                     | 45 PG         | ED3 / RP11 / ASDA1 (2) / USBID / SS3 / FSYNC3 / OCM3E / RB5 |
| 22 PC        | ED2 / V REF- / AN1 / <b>RP2 /</b> OCM1F / RA1                  | BUS E         | E 46 V / RB6                                                |
| 23 PG        | ED1 / AN2 / C1IND / C2INB / C3INC / RP6 / OCM2C / RB0          | 47 RF         | 12 / SDA3 / OCM3F / RB7                                     |
| 24 PC        | EC1 / AN3 / C1INC / C2INA / RP7 / OCM2D / RB1                  | 48 TC         | K/RP13/SCL1/U1CTS/SCK1/OCM1A/RB8(1)                         |

Nota 1: Pino de alta força de tração.

<sup>2:</sup> Designações de pinos alternativas para I2C1, conforme determinado pelo bit de configuração I2C1SEL.

### Índice

| 1.0 Visão geral do dispositivo                                   | 15  |
|------------------------------------------------------------------|-----|
| 2.0 Diretrizes para introdução aos microcontroladores de 32 bits | 23  |
| CPU 3.0                                                          | 29  |
| 4.0 Organização da memória                                       | 39  |
| 5.0 Memória do programa Flash                                    | 45  |
| 6.0 Redefinições                                                 | 53  |
| 7.0 Exceções de CPU e Controlador de Interrupção                 | 59  |
| 8.0 Controlador de acesso direto à memória (DMA)                 | 77  |
| 9.0 Configuração do oscilador                                    | 97  |
| 10.0 Portas de E / S                                             | 113 |
| 11.0 Timer1                                                      | 127 |
| 12.0 Timer2 e Timer3                                             | 131 |
| 13.0 Temporizador de vigilância (WDT)                            | 137 |
| 14.0 Módulos de captura / comparação / PWM / timer (MCCP e SCCP) | 141 |
| 15.0 Interface Periférica Serial (SPI) e Som Inter-IC (I 2 S)    | 159 |
| 16.0 Circuito Inter-Integrado (I 2 C)                            | 167 |
| 17.0 Transmissor de receptor assíncrono universal (UART)         | 175 |
| 18.0 USB On-The-Go (OTG)                                         | 181 |
| 19.0 Relógio e calendário em tempo real (RTCC)                   | 209 |
| 20.0 Conversor ADC de 12 bits com detecção de limite             | 217 |
| 21.0 Célula lógica configurável (CLC)                            |     |
| 22.0 Comparador                                                  | 243 |
| 23.0 Referência de tensão (CV REF)                               | 249 |
| 24.0 Detecção de alta / baixa tensão (HLVD)                      | 253 |
| 25.0 Recursos de economia de energia                             | 257 |
| 26.0 Recursos especiais                                          | 263 |
| 27.0 Conjunto de instruções                                      |     |
| 28.0 Suporte ao desenvolvimento                                  |     |
| 29.0 Características elétricas                                   | 287 |
| 30.0 Informações da embalagem                                    | 319 |
| Apêndice A: Histórico de revisões                                | 347 |
| Índice                                                           | 349 |
| O Site do Microchip                                              | 353 |
| Serviço de Notificação de Mudança de Cliente                     | 353 |
| Suporte ao cliente                                               |     |
| Sistema de Identificação do Produto                              | 355 |

#### A NOSSOS CLIENTES AVALIADOS

É nossa intenção fornecer a nossos valiosos clientes a melhor documentação possível para garantir o uso bem-sucedido de seus produtos Microchip. Para esse fim, continuaremos aprimorando nossas publicações para melhor atender às suas necessidades. Nossas publicações serão refinadas e aprimoradas à medida que novos volumes e atualizações forem introduzidos.

Se você tiver alguma dúvida ou comentário sobre esta publicação, entre em contato com o Departamento de Comunicação de Marketing por e-mail em docerrors@microchip.com . Agridecemos o seu feedback.

#### Folha de dados mais atual

Para obter a versão mais atualizada desta folha de dados, registre-se em nosso site mundial em:

http://www.microchip.com

Você pode determinar a versão de uma folha de dados examinando seu número de literatura encontrado no canto inferior externo de qualquer página. O último caractere do número da literatura é o número da versão (por exemplo, DS30000000A é a versão A do documento DS30000000).

#### Errata

Uma planilha de erratas, descrevendo pequenas diferenças operacionais da planilha de dados e soluções alternativas recomendadas, pode existir para os dispositivos atuais. À medida que os problemas de dispositivos / documentação forem conhecidos, publicaremos uma planilha de erratas. A errata especificará a revisão do silício e a revisão do documento ao qual se aplica.

Para determinar se existe uma planilha de erratas para um dispositivo específico, verifique com um dos seguintes:

- Site mundial da Microchip; http://www.microchip.com
- O escritório de vendas local da Microchip (consulte a última página)

Ao entrar em contato com um escritório de vendas, especifique qual dispositivo, revisão de silicone e folha de dados (inclua o número da literatura) que você está usando.

#### Sistema de Notificação de Cliente

Registre-se em nosso site em www.microchip.com para receber as informações mais atuais sobre todos os nossos produtos.

### Fontes referenciadas

Esta folha de dados do dispositivo é baseada nas seguintes seções individuais do "Manual de Referência da Família PIC32". Esses documentos devem ser considerados como referência geral para a operação de um módulo ou recurso de dispositivo específico.

Nota: Para acessar os documentos listados abaixo, navegue na seção de documentação do site da Microchip ( www.microchip.com )

- Seção 1. "Introdução" ( DS60001127)
- Seção 5. "Programação em Flash" ( DS60001121)
- Seção 7. "Redefinições" (DS60001118)
- Seção 8. "Interrupções" ( DS61108)
- Seção 10. "Modos de economia de energia" ( DS60001130)
- Seção 12. "Portas de E / S" ( DS60001120)
- Seção 14. "Temporizadores" ( DS60001105)
- Seção 19. "Comparador" ( DS60001110)
- Seção 20. "Referência de tensão do comparador" ( DS61109)
- Seção 21. "UART" ( DS61107)
- Seção 23. "Interface Periférica Serial (SPI)" ( DS61106)
- Seção 24. "Inter-Integrated Circuit ™ (I 2 C ™) "( DS61116)
- Seção 25. "Conversor analógico-digital (ADC) de 12 bits com detecção de limite" ( DS60001359)
- Seção 27. "USB On-The-Go (OTG)" ( DS61126)
- Seção 28. "RTCC com registro de data e hora" ( DS60001362)
- Seção 30. "Captura / comparação / PWM / temporizador (MCCP e SCCP)" ( DS60001381)
- Seção 31. "Controlador DMA" ( DS60001117)
- Seção 33. "Programação e diagnóstico" ( DS61129)
- Seção 36. "Célula lógica configurável" ( DS60001363)
- Seção 48. "Organização da memória e permissões" ( DS60001214)
- Seção 50. "CPU para dispositivos com MIPS32 ® núcleos microAptiv ™ e M-Class "( DS60001192)
- Seção 59. "Osciladores com DCO" ( DS60001329)
- Seção 62. "Temporizador duplo de vigilância" ( DS60001365)

#### 1.0 VISÃO GERAL DO DISPOSITIVO

Nota:

Esta folha de dados resume os recursos da família de dispositivos PIC32MM0256GPM064. Não pretende ser uma fonte de referência abrangente. Para complementar as informações nesta folha de dados, consulte o "Manual de Referência da Família PIC32",

disponível no site da Microchip ( www.microchip.com/PIC32 ) As informações nesta folha de dados substituem as informações no FRM.

Esta folha de dados contém informações específicas do dispositivo para os dispositivos da família PIC32MM0256GPM064.

Figura 1-1 ilustra um diagrama de blocos geral dos módulos principal e periférico da família de dispositivos PIC32MM0256GPM064.

Quadro 1-1 lista as descrições de E / S de pinagem para os pinos mostrados nas tabelas de pinos do dispositivo.

FIGURA 1-1: PIC32MM0256GPM064 DIAGRAMA DO BLOCO DA FAMÍLIA



TABELA 1-1: PIC32MM0256GPM064 DESCRIÇÃO DO PINOUT DA FAMÍLIA

|             | Número do PIN       |                           |                  |                  |                              |                              |           |                   |                                                   |  |
|-------------|---------------------|---------------------------|------------------|------------------|------------------------------|------------------------------|-----------|-------------------|---------------------------------------------------|--|
| Nome do PIN | SSOP de 28<br>pinos | QFN / UQFN<br>de 28 pinos | QoFinNo sle 36 p | oinos 40<br>UQFN | QFN / TQFP<br>de 48<br>pinos | QFN / TQFP<br>de 64<br>pinos | pBaudferd | o tipo de<br>Tipo | Descrição                                         |  |
| AN0         | 2                   | 27                        | 33               | 36.              | 21                           | 11                           | Eu        | Canais de         | entrada do conversor analógico-digital ANA        |  |
| AN1         | 3                   | 28.                       | 34               | 37.              | 22                           | 12                           | Eu        | ANA               |                                                   |  |
| AN2         | 4                   | 1                         | 35               | 38.              | 23                           | 13                           | Eu        | ANA               |                                                   |  |
| AN3         | 5                   | 2                         | 36.              | 39.              | 24                           | 14                           | Eu        | ANA               |                                                   |  |
| AN4         | 6                   | 3                         | 1                | 1                | 25                           | 15                           | Eu        | ANA               |                                                   |  |
| AN5         | 9                   | 6                         | 7                | 7                | 32.                          | 25                           | Eu        | ANA               |                                                   |  |
| AN6         | 10                  | 7                         | 8                | 8                | 33                           | 26                           | Eu        | ANA               |                                                   |  |
| AN7         | 11                  | 8                         | 9                | 9                | 35                           | 28.                          | Eu        | ANA               |                                                   |  |
| AN8         | 24                  | 21                        | 27               | 30               | 12                           | 63.                          | Eu        | ANA               |                                                   |  |
| AN9         | 25                  | 22                        | 28.              | 31               | 15                           | 2                            | Eu        | ANA               |                                                   |  |
| AN10        | 26                  | 23                        | 29               | 32.              | 16                           | 3                            | Eu        | ANA               |                                                   |  |
| AN11        | 7                   | 4                         | 2                | 2                | 26                           | 16                           | Eu        | ANA               |                                                   |  |
| AN12        | -                   | -                         | 3                | 3                | 27                           | 19                           | Eu        | ANA               |                                                   |  |
| AN13        | -                   | -                         | 4                | 4                | 28.                          | 20                           | Eu        | ANA               |                                                   |  |
| AN14        | -                   | -                         | 20               | 21               | 4                            | 52                           | Eu        | ANA               |                                                   |  |
| AN15        | -                   | -                         | -                | -                | 41.                          | 37.                          | Eu        | ANA               |                                                   |  |
| AN16        | -                   | -                         | -                | -                | -                            | 6                            | Eu        | ANA               |                                                   |  |
| AN17        | -                   | -                         | -                | -                | -                            | 7                            | Eu        | ANA               |                                                   |  |
| AN18        | -                   | -                         | -                | -                | -                            | 8                            | Eu        | ANA               |                                                   |  |
| AN19        | -                   | -                         | -                | -                | -                            | 10                           | Eu        | ANA               |                                                   |  |
| AV DD       | 28.                 | 25                        | 31               | 34               | 18                           | 5                            | Р         | -                 | Fonte de alimentação de módulos analógicos        |  |
| AV SS       | 27                  | 24                        | 30               | 33               | 17                           | 4                            | Р         | -                 | Módulos analógicos aterrados                      |  |
| C1INA       | 7                   | 4                         | 2                | 2                | 26                           | 16                           | Eu        | ANA Com           | parador 1, Entrada A                              |  |
| C1INB       | 6                   | 3                         | 1                | 1                | 25                           | 15                           | Eu        | ANA Com           | parador 1 Entrada B                               |  |
| C1INC       | 5                   | 2                         | 36.              | 39.              | 24                           | 14                           | Eu        | ANA Com           | parador 1 Entrada C                               |  |
| C1IND       | 4                   | 1                         | 35               | 38.              | 23                           | 13                           | Eu        | ANA Com           | parador 1 Entrada D                               |  |
| C2INA       | 5                   | 2                         | 36.              | 39.              | 24                           | 14                           | Eu        | ANA Com           | parador 2 Entrada A                               |  |
| C2INB       | 4                   | 1                         | 35               | 38.              | 23                           | 13                           | Eu        | ANA Com           | parador 2 Entrada B                               |  |
| C2INC       | -                   | -                         | 20               | 21               | 4                            | 52                           | Eu        | ANA Com           | parador 2 Entrada C                               |  |
| C2IND       | -                   | -                         | 3                | 3                | 27                           | 19                           | Eu        | ANA Com           | parador 2 Entrada D                               |  |
| C3INA       | 26                  | 23                        | 29               | 32.              | 16                           | 3                            | Eu        | ANA Com           | parator 3, Entrada A                              |  |
| C3INB       | 25                  | 22                        | 28.              | 31               | 15                           | 2                            | Eu        | ANA Com           | parador 3 Entrada B                               |  |
| C3INC       | 4                   | 1                         | 35               | 38.              | 23                           | 13                           | Eu        | ANA Com           | parador 3 Entrada C                               |  |
| C3IND       | 10                  | 7                         | 8                | 8                | 33                           | 26                           | Eu        | ANA Com           | parador 3 Entrada D                               |  |
| CLKI        | 9                   | 6                         | 7                | 7                | 32.                          | 25                           | Eu        | Entrada           | da fonte de relógio externo ST (modo EC)          |  |
| CLKO        | 10                  | 7                         | 8                | 8                | 33                           | 26                           | 0         | Saída do          | relógio do sistema DIG                            |  |
| CV REF      | 25                  | 22                        | 28.              | 31               | 15                           | 2                            | 0         | Saída de          | eferência de tensão do comparador ANA             |  |
| CV REF +    | 2                   | 27                        | 33               | 36.              | 21                           | 11                           | Eu        | ANA Entra         | da de referência de tensão do comparador positivo |  |
| D +         | 22                  | 19                        | 25               | 28.              | 10                           | 61                           | E/S-0     | diferencial do    | transceptor USB mais linha                        |  |
| D-          | 21                  | 18                        | 24               | 27               | 9                            | 60                           | E/S-0     | diferencial do    | transceptor USB menos linha                       |  |
| FSYNC1      | 26                  | 23                        | 29               | 32.              | 16                           | 32.                          | Entrada   | ou saída de       | sinal de quadro I / O ST / DIG SPI1               |  |
| FSYNC3      | 14                  | 11                        | 15               | 15               | 45                           | 22                           | Entrada   | / saída de s      | inal de quadro I / O ST / DIG SPI3                |  |

Lenda: ST = buffer de entrada do gatilho Schmitt

I2C = I 2 Buffer de entrada C / SMBus

DIG = Entrada / saída digital ANA = Entrada / saída de nível analógico

TABELA 1-1: PIC32MM0256GPM064 DESCRIÇÃO DE PINOUT DA FAMÍLIA (CONTINUAÇÃO)

| Nome to PIN                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |             |    |     | Número de      | PIN |       |       |           |             |                                                        |  |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|----|-----|----------------|-----|-------|-------|-----------|-------------|--------------------------------------------------------|--|
| NTT                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | Nome do PIN |    |     | QuFiNbele 36 p |     | de 48 | de 64 | pBootferd |             | Descrição                                              |  |
| NTZ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | INT0        | 26 | 23  | 29             | 32. | 16    | 32.   | Eu        | Interrup    | ão externa do ST 0                                     |  |
| INTS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | INT1        | 25 | 22  | 28.            | 31  | 15    | 31    | Eu        | Interrup    | ão Externa ST 1                                        |  |
| LVDIN                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | INT2        | 18 | 15  | 19             | 20  | 1     | 49.   | Eu        | Interrup    | ão externa do ST 2                                     |  |
| MCLR         1         28         32         35         19         9         Eu         ST Master Clear (redefinição do dispositivo)           OCM1A         17         14         18         18         48         7         O         Saida DIS MCCP1 A           OCM1B         18         15         19         20         1         53         O         Saida DIS MCCP1 B           OCM1C         9         6         7         7         32         25         O         Saida DIS MCCP1 C           OCM1D         10         7         8         8         41         37         O         Saida DIS MCCP1 D           OCM1E         2         27         33         30         40         36         O         DIG MCQP1 Saida E           OCM1F         3         28         34         37         22         12         O         Saida DIS MCCP2 A           OCM2B         26         23         29         32         39         35         O         Saida DIS MCCP2 B           OCM2C         4         1         35         38         23         13         O         DIG MCCP2 Saida C           OCM2D         5         2         36 <td>INT3</td> <td>2</td> <td>27</td> <td>33</td> <td>36.</td> <td>40.</td> <td>36.</td> <td>Eu</td> <td>Interrup</td> <td>ão externa do ST 3</td>            | INT3        | 2  | 27  | 33             | 36. | 40.   | 36.   | Eu        | Interrup    | ão externa do ST 3                                     |  |
| OCM1A         17         14         18         18         48         7         O         Saida DIS MCCP1 A           OCM1B         18         15         19         20         1         53         O         Saida DIS MCCP1 B           OCM1C         9         6         7         7         32         25         O         Saida DIS MCCP1 C           OCM1D         10         7         8         8         41         37         O         Saida DIS MCCP1 D           OCM1E         2         27         33         36         40         38         O         DIG MCC P1 Saida E           OCM1F         3         28         34         37         22         12         O         Saida DIS MCCP2 A           OCM2D         19         16         5         5         29         21         O         Saida DIS MCCP2 B           OCM2B         26         23         29         32         39         35         O         Saida DIS MCCP2 B           OCM2C         4         1         35         38         23         13         O         DIG MCCP2 Saida C           OCM2D         5         2         36         39                                                                                                                                                                             | LVDIN       | 24 | 21  | 20             | 21  | 4     | 52    | Eu        | Entrada de  | detecção de alta / baixa tensão ANA                    |  |
| OCM1B         18         15         19         20         1         53         O         Salda DIS MCCP1 B           OCM1C         9         6         7         7         32         25         O         Salda DIS MCCP1 C           OCM1D         10         7         8         8         41         37         O         Salda DIS MCCP1 D           OCM1E         2         27         33         36         40         36         O         DIG MCCP1 Salda E           OCM1F         3         28         34         37         22         12         O         Salda DIS MCCP2 F           OCM2A         19         16         5         5         29         21         O         Salda DIS MCCP2 B           OCM2B         26         23         29         32         39         35         O         Salda DIS MCCP2 B           OCM2C         4         1         35         38         23         13         O         DIG MCCP2 Salda C           OCM2D         5         2         96         39         24         14         O         Salda DIS MCCP2 D           OCM2E         6         3         1         1                                                                                                                                                                                 | MCLR        | 1  | 26  | 32.            | 35  | 19    | 9     | Eu        | ST Maste    | r Clear (redefinição do dispositivo)                   |  |
| OCM1C         9         6         7         7         32         25         O         Salda DIS MCCP1 C           OCM1D         10         7         8         8         41         37.         O         Salda DIS MCCP1 D           OCM1E         2         27         33         36         40         38.         O         DIG MCCP1 F           OCM1F         3         28         34         37.         22         12         O         Salda DIS MCCP1 F           OCM2A         19         16         5         5         29         21         O         Salda DIS MCCP2 A           OCM2B         26         23         29         32         39.         35         O         Salda DIS MCCP2 B           OCM2C         4         1         35         38.         23         13         O         DIG MCCP2 Salda C           OCM2D         5         2         36.         39.         24         14         O         Salda DIS MCCP2 D           OCM2E         6         3         1         1         25         15         O         Salda DIS MCCP2 E           OCM3D         7         4         2         2         <                                                                                                                                                                         | OCM1A       | 17 | 14  | 18             | 18  | 48.   | 7     | 0         | Saída DI    | G MCCP1 A                                              |  |
| OCM1D         10         7         8         8         41.         37.         O         Saida Dis MCCP1 D           OCM1E         2         27         33         36.         40.         38.         O         DIG MCCP1 Saida E           OCM1F         3         28.         34         37.         22         12         O         Saida Dic MCCP2 A           OCM2A         19         16         5         5         29         21         O         Saida Dic MCCP2 A           OCM2B         26         23         29         32.         39.         35         O         Saida Dic MCCP2 B           OCM2C         4         1         35         38.         23         13         O         DIG MCCP2 Saida C           OCM2D         5         2         38.         39.         24         14         O         Saida Dic MCCP2 D           OCM2E         6         3         1         1         25         15         O         Saida Dic MCCP2 E           OCM3A         24         21         11         11         37.         54         O         Saida Dic MCCP3 A           OCM3B         25         22         28.                                                                                                                                                                         | OCM1B       | 18 | 15  | 19             | 20  | 1     | 53    | 0         | Saída DI    | G MCCP1 B                                              |  |
| OCM1E         2         27         33         36         40         36         O         DIG MCC P1 Saida E           OCM1F         3         28         34         37         22         12         O         Saida DIG MCCP1 F           OCM2A         19         16         5         5         29         21         O         Saida DIG MCCP2 A           OCM2B         26         23         29         32         39         35         O         Saida DIG MCCP2 B           OCM2C         4         1         35         38         23         13         O         DIG MCCP2 Saida C           OCM2D         5         2         36         39         24         14         O         Saida DIG MCCP2 D           OCM2E         6         3         1         1         25         15         O         Saida DIG MCCP2 E           OCM3F         7         4         2         2         26         16         O         Saida DIG MCCP2 F           OCM3A         24         21         11         11         37         54         O         Saida DIG MCCP3 A           OCM3B         25         22         28         31                                                                                                                                                                            | OCM1C       | 9  | 6   | 7              | 7   | 32.   | 25    | 0         | Saída DI    | G MCCP1 C                                              |  |
| OCM1F         3         28         34         37         22         12         0         Saida DC MCCP1 F           OCM2A         19         16         5         5         29         21         0         Saida DIB MCCP2 A           OCM2B         26         23         29         32         39         35         0         Saida DIB MCCP2 B           OCM2C         4         1         35         38         23         13         0         DIG MCCP2 Saida C           OCM2D         5         2         36         39         24         14         0         Saida DIB MCCP2 D           OCM2E         6         3         1         1         25         15         0         Saida DIB MCCP2 E           OCM2F         7         4         2         2         26         16         0         Saida DIB MCCP2 F           OCM3A         24         21         11         11         37         54         0         Saida DIB MCCP3 A           OCM3B         25         22         28         31         15         33         0         Saida DIB MCCP3 B           OCM3C         11         8         9         9                                                                                                                                                                                | OCM1D       | 10 | 7   | 8              | 8   | 41.   | 37.   | 0         | Saída DI    | G MCCP1 D                                              |  |
| CCMZA         19         16         5         5         29         21         O         Saida DIS MCCP2 A           CCMZB         28         23         29         32         38         35         O         Saida DIS MCCP2 B           CCMZC         4         1         35         38         23         13         O         DIG MCCP2 Saida C           CCMZD         5         2         36         39         24         14         O         Saida DIS MCCP2 D           DCMZE         6         3         1         1         25         15         O         Saida DIS MCCP2 E           DCMZF         7         4         2         2         26         16         O         Saida DIS MCCP2 F           DCM3A         24         21         11         11         37         54         O         Saida DIS MCCP3 A           DCM3B         25         22         28         31         15         33         O         Saida DIS MCCP3 B           DCM3C         11         8         9         35         59         O         DIG MCCP3 Saida C           DCM3D         12         9         10         10         36                                                                                                                                                                              | OCM1E       | 2  | 27  | 33             | 36. | 40.   | 36.   | 0         | DIG MCC     | P1 Saída E                                             |  |
| CCM2B         26         23         29         32         39         35         O         Saida DIG MCCP2 B           CCM2C         4         1         35         38         23         13         O         DIG MCCP2 Saida C           CCM2D         5         2         38         39         24         14         O         Saida DIG MCCP2 D           DCM2E         6         3         1         1         25         15         O         Saida DIG MCCP2 E           DCM2F         7         4         2         2         26         16         O         Saida DIG MCCP2 F           DCM3A         24         21         111         11         37         54         O         Saida DIG MCCP3 A           DCM3B         25         22         28         31         15         33         O         Saida DIG MCCP3 B           DCM3C         11         8         9         9         35         59         O         DIG MCCP3 Saida C           DCM3D         12         9         10         10         36         41         O         Saida DIG MCCP3 E           DCM3D         12         9         10         10                                                                                                                                                                             | OCM1F       | 3  | 28. | 34             | 37. | 22    | 12    | 0         | Saída DO    | C MCCP1 F                                              |  |
| CCM2C         4         1         35         38         23         13         O         DIG MCC P2 Saida C           OCM2D         5         2         36         39         24         14         O         Saida DIG MCCP2 D           OCM2E         6         3         1         1         25         15         O         Saida DIG MCCP2 E           OCM2F         7         4         2         2         26         16         O         Saida DIG MCCP2 F           OCM3A         24         21         11         11         37         54         O         Saida DIG MCCP3 A           OCM3B         25         22         28         31         15         33         O         Saida DIG MCCP3 B           OCM3C         11         8         9         9         35         59         O         DIG MCCP3 Saida C           OCM3D         12         9         10         10         38         41         O         Saida DIG MCCP3 D           OCM3E         14         11         15         15         45         42         O         Saida DIG MCCP3 D           OCM3F         16         13         17         17                                                                                                                                                                            | OCM2A       | 19 | 16  | 5              | 5   | 29    | 21    | 0         | Saída DI    | G MCCP2 A                                              |  |
| OCM2D         5         2         36.         39.         24         14         O         Saída DIS MCCP2 D           OCM2E         6         3         1         1         25         15         O         Saída DIS MCCP2 E           OCM2F         7         4         2         2         26         16         O         Saída DIS MCCP3 A           OCM3A         24         21         11         11         37.         54         O         Saída DIS MCCP3 A           OCM3B         25         22         28.         31         15         33         O         Saída DIS MCCP3 B           OCM3C         11         8         9         9         35         59.         O         DIG MCCP3 Saída C           OCM3D         12         9         10         10         36.         41.         O         Saída DIS MCCP3 D           OCM3E         14         11         15         15         45         42.         O         Saída DIS MCCP3 E           OCM3F         16         13         17         17         47         45         O         Saída DIS MCCP3 E           OSC1         9         6         7         7                                                                                                                                                                        | ОСМ2В       | 26 | 23  | 29             | 32. | 39.   | 35    | 0         | Saída DI    | G MCCP2 B                                              |  |
| OCM2E         6         3         1         1         25         15         O         Saida DIG MCCP2 E           OCM2F         7         4         2         2         26         16         O         Saida DIG MCCP2 F           OCM3A         24         21         11         11         37.         54         O         Saida DIG MCCP3 A           OCM3B         25         22         28.         31         15         33         O         Saida DIG MCCP3 B           OCM3C         11         8         9         9         35         59.         O         DIG MCCP3 Saida C           OCM3D         12         9         10         10         36.         41.         O         Saida DIG MCCP3 D           OCM3E         14         11         15         45         42.         O         Saida DIG MCCP3 E           OCM3F         16         13         17         17         47         45         O         Saida DIG MCCP3 F           OSC1         9         6         7         7         32.         25         -         -         Cristal do oscilador primário           OSC2         10         7         8         <                                                                                                                                                                | OCM2C       | 4  | 1   | 35             | 38. | 23    | 13    | 0         | DIG MCC     | P2 Saída C                                             |  |
| OCM2F         7         4         2         2         26         16         O         Saida DIS MCCP2 F           OCM3A         24         21         11         11         37.         54         O         Saida DIS MCCP3 A           OCM3B         25         22         28.         31         15         33         O         Saida DIS MCCP3 B           OCM3C         11         8         9         9         35         59.         O         DIG MCCP3 Saida C           OCM3D         12         9         10         10         36.         41.         O         Saida DIS MCCP3 D           OCM3E         14         11         15         15         45         42.         O         Saida DIS MCCP3 E           OCM3F         16         13         17         17         47         45         O         Saida DIS MCCP3 F           OSC1         9         6         7         7         32.         25         -         Cristal do oscilador primário           OSC2         10         7         8         8         33         26         -         -         Cristal do oscilador primário           PGEC1         5         2 </td <td>OCM2D</td> <td>5</td> <td>2</td> <td>36.</td> <td>39.</td> <td>24</td> <td>14</td> <td>0</td> <td>Saída DI</td> <td>G MCCP2 D</td>                 | OCM2D       | 5  | 2   | 36.            | 39. | 24    | 14    | 0         | Saída DI    | G MCCP2 D                                              |  |
| OCM3A         24         21         11         11         37.         54         O         Saida DIG MCCP3 A           OCM3B         25         22         28.         31         15         33         O         Saida DIG MCCP3 B           OCM3C         11         8         9         9         35         59.         O         DIG MCCP3 Saida C           OCM3D         12         9         10         10         36.         41.         O         Saida DIG MCCP3 D           OCM3E         14         11         15         15         45         42.         O         Saida DIG MCCP3 E           OCM3F         16         13         17         17         47         45         O         Saida DIG MCCP3 F           OSC1         9         6         7         7         32.         25         -         -         Cristal do oscilador primário           OSC2         10         7         8         8         33         26         -         -         Cristal do oscilador primário           PGEC1         5         2         36.         39.         24         14         Eu         ST         Entrada do relógio de programação da porta 2 do ICSP <td>OCM2E</td> <td>6</td> <td>3</td> <td>1</td> <td>1</td> <td>25</td> <td>15</td> <td>0</td> <td>Saída DI</td> <td>G MCCP2 E</td> | OCM2E       | 6  | 3   | 1              | 1   | 25    | 15    | 0         | Saída DI    | G MCCP2 E                                              |  |
| OCM3B         25         22         28.         31         15         33         O         Saída DIG MCCP3 B           OCM3C         11         8         9         9         35         59.         O         DIG MCCP3 Saída C           OCM3D         12         9         10         10         36.         41.         O         Saída DIG MCCP3 D           OCM3E         14         11         15         15         45         42.         O         Saída DIG MCCP3 E           OCM3F         16         13         17         17         47         45         O         Saída DIG MCCP3 F           OSC1         9         6         7         7         32.         25         -         -         Cristal do oscilador primário           OSC2         10         7         8         8         33         26         -         -         Cristal do oscilador primário           PGEC1         5         2         36.         39.         24         14         Eu         ST         Entrada do relógio de programação da porta 1 do ICSP M           PGEC2         2         27         33         36.         21         11         Eu         ST <t< td=""><td>OCM2F</td><td>7</td><td>4</td><td>2</td><td>2</td><td>26</td><td>16</td><td>0</td><td>Saída DI</td><td>G MCCP2 F</td></t<>        | OCM2F       | 7  | 4   | 2              | 2   | 26    | 16    | 0         | Saída DI    | G MCCP2 F                                              |  |
| OCM3C         11         8         9         9         35         59.         O         DIG MCC P3 Saída C           OCM3D         12         9         10         10         36.         41.         O         Saída DIG MCCP3 D           OCM3E         14         11         15         15         45         42.         O         Saída DIG MCCP3 E           OCM3F         16         13         17         17         47         45         O         Saída DIG MCCP3 E           OSC1         9         6         7         7         32.         25         -         -         Cristal do oscilador primário           OSC2         10         7         8         8         33         26         -         -         Cristal do oscilador primário           PGEC1         5         2         36.         39.         24         14         Eu         ST         Entrada do relógio de programação da porta 1 do ICSP ™           PGEC2         2         27         33         36.         21         11         Eu         ST         Entrada do relógio de programação da porta 2 do ICSP           PGEC3         19         16         21         22         5         55<                                                                                                                        | ОСМЗА       | 24 | 21  | 11             | 11  | 37.   | 54    | 0         | Saída DI    | G МССРЗ A                                              |  |
| OCM3D         12         9         10         10         36.         41.         O         Saída DIG MCCP3 D           OCM3E         14         11         15         15         45         42.         O         Saída DIG MCCP3 E           OCM3F         16         13         17         17         47         45         O         Saída DIG MCCP3 F           OSC1         9         6         7         7         32.         25         -         -         Cristal do oscilador primário           OSC2         10         7         8         8         33         26         -         -         Cristal do oscilador primário           PGEC1         5         2         36.         39.         24         14         Eu         ST         Entrada do relógio de programação da porta 1 do ICSP ™           PGEC2         2         27         33         36.         21         11         Eu         ST         Entrada do relógio de programação da porta 2 do ICSP           PGEC3         19         16         21         22         5         55         Eu         ST         Entrada do relógio de programação da porta 3 do ICSP           PGED1         4         1         35                                                                                                            | ОСМ3В       | 25 | 22  | 28.            | 31  | 15    | 33    | 0         | Saída DI    | G MCCP3 B                                              |  |
| OCM3E         14         11         15         15         45         42.         O         Saída DIG MCCP3 E           OCM3F         16         13         17         17         47         45         O         Saída DIG MCCP3 F           OSC1         9         6         7         7         32.         25         -         -         Cristal do oscilador primário           OSC2         10         7         8         8         33         26         -         -         Cristal do oscilador primário           PGEC1         5         2         36.         39.         24         14         Eu         ST         Entrada do relógio de programação da porta 1 do ICSP ™           PGEC2         2         27         33         36.         21         11         Eu         ST         Entrada do relógio de programação da porta 2 do ICSP           PGEC3         19         16         21         22         5         55         Eu         ST         Entrada do relógio de programação da porta 3 do ICSP           PGED1         4         1         35         38.         23         13         Dados de programação I / O ST / DIG ICSP Port 1           PGED2         3         28.         <                                                                                         | ОСМЗС       | 11 | 8   | 9              | 9   | 35    | 59.   | 0         | DIG MCC     | P3 Saída C                                             |  |
| OCM3F         16         13         17         17         47         45         O         Saída DIG MCCP3 F           OSC1         9         6         7         7         32         25         -         -         Cristal do oscilador primário           OSC2         10         7         8         8         33         26         -         -         Cristal do oscilador primário           PGEC1         5         2         36         39         24         14         Eu         ST         Entrada do relógio de programação da porta 1 do ICSP ™           PGEC2         2         27         33         36         21         11         Eu         ST         Entrada do relógio de programação da porta 2 do ICSP           PGEC3         19         16         21         22         5         55         Eu         ST         Entrada do relógio de programação da porta 3 do ICSP           PGED1         4         1         35         38         23         13         Dados de programação I / O ST / DIG ICSP Port 1           PGED2         3         28         34         37         22         12         Dados de programação I / O ST / DIG ICSP Port 2                                                                                                                            | OCM3D       | 12 | 9   | 10             | 10  | 36.   | 41.   | 0         | Saída DI    | G MCCP3 D                                              |  |
| OSC1         9         6         7         7         32.         25         -         -         Cristal do oscilador primário           OSC2         10         7         8         8         33         26         -         -         Cristal do oscilador primário           PGEC1         5         2         36.         39.         24         14         Eu         ST         Entrada do relógio de programação da porta 1 do ICSP ™           PGEC2         2         27         33         36.         21         11         Eu         ST         Entrada do relógio de programação da porta 2 do ICSP           PGEC3         19         16         21         22         5         55         Eu         ST         Entrada do relógio de programação da porta 3 do ICSP           PGED1         4         1         35         38.         23         13         Dados de programação I / O ST / DIG ICSP Port 1           PGED2         3         28.         34         37.         22         12         Dados de programação I / O ST / DIG ICSP Port 2                                                                                                                                                                                                                                           | ОСМЗЕ       | 14 | 11  | 15             | 15  | 45    | 42.   | 0         | Saída DI    | G МССРЗ E                                              |  |
| OSC2         10         7         8         8         33         26         -         -         Cristal do oscilador primário           PGEC1         5         2         36         39         24         14         Eu         ST         Entrada do relógio de programação da porta 1 do ICSP ™           PGEC2         2         27         33         36         21         11         Eu         ST         Entrada do relógio de programação da porta 2 do ICSP           PGEC3         19         16         21         22         5         55         Eu         ST         Entrada do relógio de programação da porta 3 do ICSP           PGED1         4         1         35         38         23         13         Dados de programação I / O ST / DIG ICSP Port 1           PGED2         3         28         34         37         22         12         Dados de programação I / O ST / DIG ICSP Port 2                                                                                                                                                                                                                                                                                                                                                                                         | OCM3F       | 16 | 13  | 17             | 17  | 47    | 45    | 0         | Saída DI    | G МССР3 F                                              |  |
| PGEC1         5         2         36.         39.         24         14         Eu         ST         Entrada do relógio de programação da porta 1 do ICSP ™           PGEC2         2         27         33         36.         21         11         Eu         ST         Entrada do relógio de programação da porta 2 do ICSP           PGEC3         19         16         21         22         5         55         Eu         ST         Entrada do relógio de programação da porta 2 do ICSP           PGED1         4         1         35         38.         23         13         Dados de programação I / O ST / DIG ICSP Port 1           PGED2         3         28.         34         37.         22         12         Dados de programação I / O ST / DIG ICSP Port 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | OSC1        | 9  | 6   | 7              | 7   | 32.   | 25    | -         | -           | Cristal do oscilador primário                          |  |
| PGEC2         2         27         33         36.         21         11         Eu         ST         Entrada do relógio de programação da porta 2 do ICSP           PGEC3         19         16         21         22         5         55         Eu         ST         Entrada do relógio de programação da porta 3 do ICSP           PGED1         4         1         35         38.         23         13         Dados de programação I / O ST / DIG ICSP Port 1           PGED2         3         28.         34         37.         22         12         Dados de programação I / O ST / DIG ICSP Port 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | OSC2        | 10 | 7   | 8              | 8   | 33    | 26    | -         | -           | Cristal do oscilador primário                          |  |
| PGEC3         19         16         21         22         5         55         Eu         ST         Entrada do relógio de programação da porta 3 do ICSP           PGED1         4         1         35         38.         23         13         Dados de programação I / O ST / DIG ICSP Port 1           PGED2         3         28.         34         37.         22         12         Dados de programação I / O ST / DIG ICSP Port 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | PGEC1       | 5  | 2   | 36.            | 39. | 24    | 14    | Eu        | ST          | Entrada do relógio de programação da porta 1 do ICSP ™ |  |
| PGED1         4         1         35         38.         23         13         Dados de programação I / O ST / DIG ICSP Port 1           PGED2         3         28.         34         37.         22         12         Dados de programação I / O ST / DIG ICSP Port 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | PGEC2       | 2  | 27  | 33             | 36. | 21    | 11    | Eu        | ST          | Entrada do relógio de programação da porta 2 do ICSP   |  |
| PGED2 3 28. 34 37. 22 12 Dados de programação I / O ST / DIG ICSP Port 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | PGEC3       | 19 | 16  | 21             | 22  | 5     | 55    | Eu        | ST          | Entrada do relógio de programação da porta 3 do ICSP   |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | PGED1       | 4  | 1   | 35             | 38. | 23    | 13    | Dados     | de programa | ção I / O ST / DIG ICSP Port 1                         |  |
| DCED3 14 11 15 15 15 15 15 17 Dade to programation I / O ST / DIG I/OSD Dot 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | PGED2       | 3  | 28. | 34             | 37. | 22    | 12    | Dados     | de programa | ção I / O ST / DIG ICSP Port 2                         |  |
| 1 0200   14   11   10   10   40   40   Dauds pe programação 1/ 0 31 / DIG 103P POR 3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | PGED3       | 14 | 11  | 15             | 15  | 45    | 43    | Dados     | de programa | ção I / O ST / DIG ICSP Port 3                         |  |
| PWRLCLK         12         9         10         10         36.         29         Eu         Relógio de tempo real ST Entrada de relógio de 50/60 Hz                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | PWRLCLK     | 12 | 9   | 10             | 10  | 36.   | 29    | Eu        | Relógio d   | e tempo real ST Entrada de relógio de 50/60 Hz         |  |

Lenda: ST = buffer de entrada do gatilho Schmitt

I2C = I 2 Buffer de entrada C / SMBus

DIG = Entrada / saída digital

P = Potência •

ANA = Entrada / saída de nível analógico

TABELA 1-1: PIC32MM0256GPM064 DESCRIÇÃO DE PINOUT DA FAMÍLIA (CONTINUAÇÃO)

|             |                     |                           | Número de      | p PIN            |                              |                              |             |                   |                   |
|-------------|---------------------|---------------------------|----------------|------------------|------------------------------|------------------------------|-------------|-------------------|-------------------|
| Nome do PIN | SSOP de 28<br>pinos | QFN / UQFN<br>de 28 pinos | QuFiNbele 36 p | oinos 40<br>UQFN | QFN / TQFP<br>de 48<br>pinos | QFN / TQFP<br>de 64<br>pinos | pBloodfer d | o tipo de<br>Tipo | Descrição         |
| RA0         | 2                   | 27                        | 33             | 36.              | 21                           | 11                           | E/SS        | Γ / DIG POR       | TA E / S digitais |
| RA1         | 3                   | 28.                       | 34             | 37.              | 22                           | 12                           | E/SS        | Γ/DIG             |                   |
| RA2         | 9                   | 6                         | 7              | 7                | 32.                          | 25                           | E/SS        | Γ/DIG             |                   |
| RA3         | 10                  | 7                         | 8              | 8                | 33                           | 26                           | E/SS        | Γ/DIG             |                   |
| RA4         | 12                  | 9                         | 10             | 10               | 36.                          | 29                           | E/SS        | Γ/DIG             |                   |
| RA5         | -                   | -                         | -              | -                | -                            | 54                           | E/SS        | Γ / DIG           |                   |
| RA6         | -                   | -                         | -              | -                | 20                           | 10                           | E/SS        | Γ/DIG             |                   |
| RA7         | -                   | -                         | -              | -                | 14                           | 1                            | E/SS        | Γ / DIG           |                   |
| RA8         | -                   | -                         | -              | -                | 34                           | 27                           | E/SS        | Γ / DIG           |                   |
| RA9         | -                   | -                         | 11             | 11               | 37.                          | 30                           | E/SS        | Γ / DIG           |                   |
| RA10        | -                   | -                         | -              | -                | 13                           | 64                           | E/SS        | Γ / DIG           |                   |
| RA11        | -                   | -                         | -              | -                | -                            | 8                            | E/SS        | Γ / DIG           |                   |
| RA12        | -                   | -                         | -              | -                | -                            | 7                            | E/SS        | Γ / DIG           |                   |
| RA13        | -                   | -                         | -              | -                | -                            | 6                            | E/SS        | Γ / DIG           |                   |
| RA14        | -                   | -                         | -              | -                | -                            | 59.                          | E/SS        | Γ / DIG           |                   |
| RA15        | -                   | -                         | -              | -                | 8                            | 58.                          | E/SS        | Γ / DIG           |                   |
| RB0         | 4                   | 1                         | 35             | 38.              | 23                           | 13                           | E/SS        | Γ/DIG POR         | TB E / S digitais |
| RB1         | 5                   | 2                         | 36.            | 39.              | 24                           | 14                           | E/SS        | Γ / DIG           |                   |
| RB2         | 6                   | 3                         | 1              | 1                | 25                           | 15                           | E/SS        | Γ / DIG           |                   |
| RB3         | 7                   | 4                         | 2              | 2                | 26                           | 16                           | E/SS        | Γ / DIG           |                   |
| RB4         | 11                  | 8                         | 9              | 9                | 35                           | 28.                          | E/SS        | Γ / DIG           |                   |
| RB5         | 14                  | 11                        | 15             | 15               | 45                           | 43                           | E/SS        | Γ/DIG             |                   |
| RB6         | 15                  | 12                        | 16             | 16               | 46.                          | 44                           | E/SS        | Γ / DIG           |                   |
| RB7         | 16                  | 13                        | 17             | 17               | 47                           | 46.                          | E/SS        | Γ/DIG             |                   |
| RB8         | 17                  | 14                        | 18             | 18               | 48.                          | 48.                          | E/SS        | Γ / DIG           |                   |
| RB9         | 18                  | 15                        | 19             | 20               | 1                            | 49.                          | E/SS        | Γ/DIG             |                   |
| RB10        | 21                  | 18                        | 24             | 27               | 9                            | 60                           | E/SS        | Γ/DIG             |                   |
| RB11        | 22                  | 19                        | 25             | 28.              | 10                           | 61                           | E/SS        | Γ / DIG           |                   |
| RB13        | 24                  | 21                        | 27             | 30               | 12                           | 63.                          | E/SS        | Γ/DIG             |                   |
| RB14        | 25                  | 22                        | 28.            | 31               | 15                           | 2                            | E/SS        | Γ / DIG           |                   |
| RB15        | 26                  | 23                        | 29             | 32.              | 16                           | 3                            | E/SS        | Γ / DIG           |                   |

Lenda:

ST = buffer de entrada do gatilho Schmitt I2C = I 2 Buffer de entrada C / SMBus

DIG = Entrada / saída digital

ANA = Entrada / saída de nível analógico

TABELA 1-1: PIC32MM0256GPM064 DESCRIÇÃO DE PINOUT DA FAMÍLIA (CONTINUAÇÃO)

|             | Número do PIN       |                           |                |                 |                              |                              |            |                   |                                      |
|-------------|---------------------|---------------------------|----------------|-----------------|------------------------------|------------------------------|------------|-------------------|--------------------------------------|
| Nome do PIN | SSOP de 28<br>pinos | QFN / UQFN<br>de 28 pinos | QuFiNbele 36 p | inos 40<br>UQFN | QFN / TQFP<br>de 48<br>pinos | QFN / TQFP<br>de 64<br>pinos | pBowófer d | o tipo de<br>Tipo | Descrição                            |
| RC0         | -                   | -                         | 3              | 3               | 27                           | 19                           | E/SS       | Γ / DIG POR       | rc ∈ / S digitais                    |
| RC1         | -                   | -                         | 4              | 4               | 28.                          | 20                           | E/SS       | Γ / DIG           |                                      |
| RC2         | -                   | -                         | 5              | 5               | 29                           | 21                           | E/SS       | Γ / DIG           |                                      |
| RC3         | -                   | -                         | 14             | 14              | 39.                          | 35                           | E/SS       | Γ / DIG           |                                      |
| RC4         | -                   | -                         | -              | -               | 40.                          | 36.                          | E/SS       | Γ/DIG             |                                      |
| RC5         | -                   |                           | -              | -               | 41.                          | 37.                          | E/SS       | Γ / DIG           |                                      |
| RC6         | -                   | -                         | -              | -               | 2                            | 50.                          | E/SS       | Γ / DIG           |                                      |
| RC7         | -                   | -                         | -              | -               | 3                            | 51                           | E/SS       | Γ / DIG           |                                      |
| RC8         | -                   | -                         | 20             | 21              | 4                            | 52                           | E/SS       | Γ / DIG           |                                      |
| RC9         | 19                  | 16                        | 21             | 22              | 5                            | 55                           | E/SS       | Γ / DIG           |                                      |
| RC10        | -                   | -                         | -              | -               | -                            | 45                           | E/SS       | Γ / DIG           |                                      |
| RC11        | -                   | -                         | -              | -               | -                            | 22                           | E/SS       | Γ / DIG           |                                      |
| RC12        | -                   | -                         | -              | -               | 44                           | 40.                          | E/SS       | Γ / DIG           |                                      |
| RC13        | -                   | -                         | -              | -               | -                            | 47                           | E/SS       | Γ / DIG           |                                      |
| RC14        | -                   | -                         | -              | -               | -                            | 41.                          | E/SS       | Γ / DIG           |                                      |
| RC15        | -                   | -                         | -              | -               | -                            | 42.                          | E/SS       | Γ / DIG           |                                      |
| RD0         | -                   | -                         | -              | -               | 38.                          | 34                           | E/SS       | Γ / DIG POR       | TD E / S digitais                    |
| RD1         | -                   | ,                         | -              | -               | -                            | 53                           | E/SS       | Γ/DIG             |                                      |
| RD2         | -                   | -                         | 1              | -               | -                            | 32.                          | E/SS       | Γ/DIG             |                                      |
| RD3         | -                   | -                         | -              | -               | -                            | 33                           | E/SS       | Γ/DIG             |                                      |
| RD4         | -                   | -                         | -              | -               | -                            | 31                           | E/SS       | Γ/DIG             |                                      |
| REFCLKI     | 18                  | 15                        | 19             | 20              | 38.                          | 34                           | Eu         | Entrada           | de relógio de referência externa ST  |
| REFCLKO     | 26                  | 23                        | 29             | 32.             | 16                           | 3                            | 0          | Saída d           | relógio de referência externa ST     |
| RP1         | 2                   | 27                        | 33             | 36.             | 21                           | 11                           | E/SS       | Γ / DIG Perif     | ricos remappáveis (entrada ou saída) |
| RP2         | 3                   | 28.                       | 34             | 37.             | 22                           | 12                           | E/SS       | Γ/DIG             |                                      |
| RP3         | 9                   | 6                         | 7              | 7               | 32.                          | 25                           | E/SS       | Γ/DIG             |                                      |
| RP4         | 10                  | 7                         | 8              | 8               | 33                           | 26                           | E/SS       | Γ/DIG             |                                      |
| RP5         | 12                  | 9                         | 10             | 10              | 36.                          | 29                           | E/SS       | Γ / DIG           |                                      |
| RP6         | 4                   | 1                         | 35             | 38.             | 23                           | 13                           | E/SS       | Γ / DIG           |                                      |
| RP7         | 5                   | 2                         | 36.            | 39.             | 24                           | 14                           | E/SS       | Γ / DIG           |                                      |
| RP8         | 6                   | 3                         | 1              | 1               | 25                           | 15                           | E/SS       | Γ / DIG           |                                      |
| RP9         | 7                   | 4                         | 2              | 2               | 26                           | 16                           | E/SS       | Γ / DIG           |                                      |
| RP10        | 11                  | 8                         | 9              | 9               | 35                           | 28.                          | E/SS       | Γ / DIG           |                                      |
| RP11        | 14                  | 11                        | 15             | 15              | 45                           | 43                           | E/SS       | Γ/DIG             |                                      |
| RP12        | 16                  | 13                        | 17             | 17              | 47                           | 46.                          | E/SS       | Γ / DIG           |                                      |
| RP13        | 17                  | 14                        | 18             | 18              | 48.                          | 48.                          | E/SS       | Γ / DIG           |                                      |
| RP14        | 18                  | 15                        | 19             | 20              | 1                            | 49.                          | E/SS       | Γ / DIG           |                                      |
| RP15        | 24                  | 21                        | 27             | 30              | 12                           | 63.                          | E/SS       |                   |                                      |
| RP16        | 25                  | 22                        | 28.            | 31              | 15                           | 2                            | E/SS       | Γ / DIG           |                                      |
| RP17        | 26                  | 23                        | 29             | 32.             | 16                           | 3                            | E/SS       |                   |                                      |
| RP18        | 19                  | 16                        | 21             | 22              | 5                            | 55                           | E/SS       |                   |                                      |
| RP19        | -                   | -                         | 5              | 5               | 29                           | 21                           | E/SS       |                   |                                      |
| RP20        | -                   | -                         | -              | -               | 3                            | 51                           | E/SS       |                   |                                      |

Lenda: ST = buffer de entrada do gatilho Schmitt

I2C = I 2 Buffer de entrada C / SMBus

DIG = Entrada / saída digital

ANA = Entrada / saída de nível analógico

TABELA 1-1: PIC32MM0256GPM064 DESCRIÇÃO DE PINOUT DA FAMÍLIA (CONTINUAÇÃO)

|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |             | Número do PIN |    | p PIN           |     |       |       |            |                |                                               |  |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|---------------|----|-----------------|-----|-------|-------|------------|----------------|-----------------------------------------------|--|
| RP22                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | Nome do PIN |               |    | QolFiNbele 36 p |     | de 48 | de 64 | pBooofferd |                | Descrição                                     |  |
| RP23                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | RP21        | -             | -  | -               | -   | 14    | 1     | E/SS       | T / DIG Perife | ericos remappáveis (entrada ou saída)         |  |
| RP24                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | RP22        | -             | -  | -               | -   | 13    | 64    | E/SS       | T / DIG        |                                               |  |
| SCK1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | RP23        | -             | -  | -               | -   | 2     | 50.   | E/SS       | T / DIG        |                                               |  |
| SCK1 17 14 18 18 18 48 49 47 Relógir de E / S ST / DIG SPH (entrada ou saida)  SCK3 24 21 27 30 13 64 Relógir de E / S ST / DIG SPH (entrada ou saida)  SCL1 17 14 18 18 18 48 48 1/0 12C 12C entrada SIGNA SIGNA  SCL1 19 16 21 22 5 5 55 1/0 12C 12C entrada SIGNA SIGNA  SCL2 7 4 2 1 27 30 12 88 1/0 12C 12C entrada SIGNA SIGNA  SCL2 7 4 2 1 27 30 12 88 1/0 12C 12C entrada SIGNA SIGNA  SCL3 24 21 27 30 12 88 1/0 12C 12C entrada SIGNA SIGNA  SCL4 12 9 10 10 10 36 29 EU Entrada  SCLK 11 18 15 19 20 11 48 1/0 12C 12C entrada SIGNA SIGNA  SDA1 18 15 19 20 11 49 1/0 12C 12C entrada SIGNA SIGNA  SDA2 6 3 1 1 1 5 5 5 5 15 15 170 12C 12C entrada SIGNA  SDA3 16 13 17 17 5 45 43 1/0 12C 12C entrada SIGNA SIGNA  SDA4 16 13 17 17 47 48 10 10 12C 12C entrada SIGNA SIGNA  SDA5 16 13 17 17 17 47 48 10 10 12C 12C entrada SIGNA SIGNA  SDA6 16 13 17 17 17 47 48 10 10 12C 12C entrada SIGNA SIGNA  SDA6 16 13 17 17 17 14 1 1 EU Entrada  SDA7 18 15 19 20 38 34 0 SIGNA  SDA7 18 15 19 20 38 34 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 27 0 SIGNA  SDA7 19 16 21 22 34 2 SIGNA  SDA7 19 16 21 22 34 2 SIGNA  SDA7 19 16 21 22 34 2 SIGNA  SDA7 19 16 24 | RP24        | -             | -  | 11              | 11  | 37.   | 30    | E/SS       | T / DIG        |                                               |  |
| SCK3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | RTCC        | 25            | 22 | 28.             | 31  | 8     | 58.   | 0          | DIG Relóg      | ·                                             |  |
| SCL1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | SCK1        | 17            | 14 | 18              | 18  | 48.   | 47    | Relógio    | de E / S ST /  | DIG SPI1 (entrada ou saída)                   |  |
| ASCL1 19 16 21 22 5 55 170 12C Entrada de relógio serial sincrona I2C1 alternativa / resultados  SCL2 7 4 2 2 2 26 16 170 12C I2C2 entrada / saida de relógio serial sincrona  SCL3 24 21 27 30 12 63 170 12C I2C3 entrada / saida de relógio serial sincrona  SCLKI 12 9 10 10 30 29 Eu Entrada o relógio dejala do socilador secundário ST  SDA1 18 15 19 20 1 48 170 I2C I2C3 entrada / saida de relógio serial sincrona  SDA1 14 11 15 15 45 43 170 I2C I2C3 entrada / saida de dedos  ASDA1 14 11 15 15 45 45 170 I2C I2C3 entrada / saida de dedos  SDA2 6 3 1 1 1 25 15 15 170 I2C I2C2 entrada / saida de dedos  SDA3 16 13 17 17 47 46 170 I2C I2C2 entrada / saida de dedos  SDA3 16 13 17 17 47 46 170 I2C I2C2 entrada / saida de dedos  SDA3 16 13 17 17 17 14 1 1 Eu Entrada e dedos ST SPI1  SDA3 16 13 17 17 14 1 1 Eu Entrada e dedos ST SPI3  SDO1 18 15 19 20 38 34 0 Saida de dedos DIG SPI3  SDO3 19 16 21 22 34 27 0 Saida de dedos DIG SPI3  SOSCI 11 8 9 9 35 28 Cristal do socilador secundário  SOSCO 12 9 10 10 38 29 Cristal do socilador secundário  SSS 28 29 32 16 32 Eu Entrada e dedos ST SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 15 3 3 3 27 19 Eu Entrada e dedos ST SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 15 19 20 38 34 Eu Entrada e dedos DIG SPI3  TICK 18 16 4 4 2 2 2 2 28 Eu Entrada e porto do relógio externo ST Timer1  TICK 17 14 18 18 18 48 Eu Entrada e porto do relógio ST TITAG                                           | SCK3        | 24            | 21 | 27              | 30  | 13    | 64    | Relógio    | de E / S ST /  | DIG SPI3 (entrada ou saída)                   |  |
| SCL2 7 4 2 2 2 88 16 170 L2C L2C2 entrada / saida de relógio serial sincrona  SCL3 24 21 27 30 12 83 170 L2C L2C3 entrada / saida de relógio serial sincrona  SCLKI 12 9 10 10 38 29 Eu Entrada lo relógio digital do oscilador secundário ST  SDA1 18 15 19 20 1 48 170 L2C L2C3 entrada / saida de relógio serial sincrona  SCLKI 12 12 9 10 10 20 1 48 170 L2C L2C3 entrada / saida de dados  SDA1 14 11 15 15 15 45 43 170 L2C L2C3 entrada / saida elementiva de dados L2C1  SDA2 6 3 1 1 1 25 15 15 170 L2C L2C2 entrada / saida elementiva de dados L2C1  SDA3 16 13 17 17 47 46 170 L2C L2C3 entrada / saida de dados  SDI1 25 22 28 31 15 31 Eu Entrada e dados ST SPI3  SDO1 18 15 19 20 38 34 0 Saida de dados DIG SPI1  SDO3 19 16 21 22 34 27 0 Saida de dados DIG SPI3  SOSCI 11 8 9 9 9 35 22 Cristal do oscilador secundário  SOSCO 12 9 10 10 36 29 Cristal do oscilador secundário  SSSI 28 23 29 32 16 32 Eu Entrada e eleção de escravo ST SPI3  T1CK 18 15 3 3 27 19 Eu Entrada e eleção de escravo ST SPI3  T1CK 18 15 19 20 38 34 Eu Entrada e eleção de escravo ST SPI3  T1CK 18 15 3 3 27 19 Eu Entrada e eleção de escravo ST SPI3  T1CK 18 15 19 20 38 34 Eu Entrada e eleção de escravo ST SPI3  T1CK 18 15 3 3 3 27 19 Eu Entrada e eleção de escravo ST SPI3  T1CK 18 15 3 3 3 27 19 Eu Entrada e eleção de escravo ST SPI3  T1CK 18 15 3 3 3 27 19 Eu Entrada en eleção externo ST Timer1  T2CK 18 15 3 3 3 27 19 Eu Entrada en eleção externo ST Timer2  T3G 18 15 4 4 4 28 20 Eu Entrada en portio do relógio externo ST Timer2  T3G 18 15 4 4 4 28 20 Eu Entrada en portio do relógio ST Timer3  T1CK 17 14 18 18 18 48 Eu Entrada en portio do relógio ST Timer3  T1CK 17 14 18 18 18 48 Eu Entrada en portio do relógio ST JTAG                                                                                                                                                                                                                                                                                                                                                            | SCL1        | 17            | 14 | 18              | 18  | 48.   | 48.   | 1/0        | I2C I2C1       | entrada / saída síncrona do relógio           |  |
| SCL3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | ASCL1       | 19            | 16 | 21              | 22  | 5     | 55    | 1/0        | I2C Entra      |                                               |  |
| SCLKI   12                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | SCL2        | 7             | 4  | 2               | 2   | 26    | 16    | 1/0        | I2C I2C2       | entrada / saída de relógio serial síncrona    |  |
| SDA1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | SCL3        | 24            | 21 | 27              | 30  | 12    | 63.   | 1/0        | I2C I2C3       | entrada / saída de relógio serial síncrona    |  |
| ASDA1 14 11 15 15 45 43 11/0 12C Entra da / saída alternativa de dados 12C1  SDA2 6 3 1 1 1 25 15 1/0 12C 12C2 entrada / saída de dados  SDA3 16 13 17 17 47 48 11/0 12C 12C3 entrada / saída de dados  SDA3 16 13 17 17 47 48 11/0 12C 12C3 entrada / saída de dados  SD11 25 22 28 31 15 31 Eu Entrada e dados ST SPI1  SDB3 16 13 17 17 14 1 Eu Entrada e dados ST SPI3  SDO1 18 15 19 20 38 34 0 Saída de dados DIG SPI1  SDO3 19 16 21 22 34 27 0 Saída de dados DIG SPI3  SOSCI 11 8 9 9 9 35 28 - C Cristal do oscilador secundário  SOSCO 12 9 10 10 36 29 - C Cristal do oscilador secundário  SST 26 23 29 32 16 32 Eu Entrada e seleção de escravo ST SPI3  TICK 18 15 19 20 38 34 Eu Entrada do seleção de escravo ST SPI3  TICK 18 15 3 3 3 27 19 Eu Entrada do relógio externo ST Timer1  TZCK 18 15 3 3 3 27 19 Eu Entrada do relógio externo ST Timer2  TGG 18 15 3 3 3 27 19 Eu Entrada do portão do relógio ST Timer2  TGG 18 15 3 3 3 27 19 Eu Entrada do portão do relógio ST Timer2  TGG 18 15 3 3 3 27 19 Eu Entrada do portão do relógio ST Timer2  TGG 19 16 4 4 4 28 20 Eu Entrada do portão do relógio ST Timer3  TCK 17 14 18 18 18 48 48 Eu Entrada do relógio ST JTAG  TDI 7 4 2 2 2 26 16 Eu Entrada do relógio ST JTAG                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | SCLKI       | 12            | 9  | 10              | 10  | 36.   | 29    | Eu         | Entrada        | do relógio digital do oscilador secundário ST |  |
| SDA2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | SDA1        | 18            | 15 | 19              | 20  | 1     | 49.   | 1/0        | I2C I2C1       | entrada / saída de dados                      |  |
| SDA3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | ASDA1       | 14            | 11 | 15              | 15  | 45    | 43    | 1/0        | I2C Entra      | da / saída alternativa de dados I2C1          |  |
| SDI1   25   22   28   31   15   31   Eu   Entrada de dados ST SPI1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | SDA2        | 6             | 3  | 1               | 1   | 25    | 15    | 1/0        | I2C I2C2       | entrada / saída de dados                      |  |
| SDI3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | SDA3        | 16            | 13 | 17              | 17  | 47    | 46.   | 1/0        | I2C I2C3       | entrada / saída de dados                      |  |
| SD01         18         15         19         20         38.         34         O         Saída de dados DIG SPI1           SD03         19         16         21         22         34         27         O         Saída de dados DIG SPI3           SOSCI         11         8         9         9         35         28.         -         -         Cristal do oscilador secundário           SOSCO         12         9         10         10         36.         29         -         -         Cristal do oscilador secundário           SS1         26         23         29         32.         16         32.         Eu         Entrada e seleção de escravo ST SPI1           SS3         14         11         15         15         45         22         Eu         Entrada do relógio externo ST Timer1           T2CK         18         15         3         3         27         19         Eu         Entrada do relógio externo ST Timer2           T3CK         19         16         4         4         28.         20         Eu         Entrada do relógio externo ST Timer3           T1G         18         15         3         3         27         19         Eu                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | SDI1        | 25            | 22 | 28.             | 31  | 15    | 31    | Eu         | Entrada        | te dados ST SPI1                              |  |
| SD03   19                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | SDI3        | 16            | 13 | 17              | 17  | 14    | 1     | Eu         | Entrada        | te dados ST SPI3                              |  |
| SOSCI   11                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | SDO1        | 18            | 15 | 19              | 20  | 38.   | 34    | 0          | Saída de       | dados DIG SPI1                                |  |
| SOSCO         12         9         10         10         36.         29         -         -         Cristal do oscilador secundário           SS1         26         23         29         32.         16         32.         Eu         Entrada de seleção de escravo ST SPI1           SS3         14         11         15         15         45         22         Eu         Entrada de seleção de escravo ST SPI3           T1CK         18         15         19         20         38.         34         Eu         Entrada do relógio externo ST Timer1           T2CK         18         15         3         3         27         19         Eu         Entrada do relógio externo ST Timer2           T3CK         19         16         4         4         28.         20         Eu         Entrada do relógio externo ST Timer3           T1G         18         15         19         20         38.         34         Eu         Entrada do portão do relógio ST Timer3           T2G         18         15         3         3         27         19         Eu         Entrada do portão do relógio ST Timer2           T3G         19         16         4         4         28.         20                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | SDO3        | 19            | 16 | 21              | 22  | 34    | 27    | 0          | Saída de       | dados DIG SPI3                                |  |
| SST         26         23         29         32         16         32         Eu         Entrada de seleção de escravo ST SPI1           SS3         14         11         15         15         45         22         Eu         Entrada de seleção de escravo ST SPI3           T1CK         18         15         19         20         38         34         Eu         Entrada do relógio externo ST Timer1           T2CK         18         15         3         3         27         19         Eu         Entrada do relógio externo ST Timer2           T3CK         19         16         4         4         28         20         Eu         Entrada do relógio externo ST Timer3           T1G         18         15         19         20         38         34         Eu         Entrada do relógio externo ST Timer3           T2G         18         15         3         3         27         19         Eu         Entrada do portão do relógio ST Timer1           T2G         18         15         3         3         27         19         Eu         Entrada do portão do relógio ST Timer2           T3G         19         16         4         4         28         20         Eu                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | SOSCI       | 11            | 8  | 9               | 9   | 35    | 28.   | 1          | -              | Cristal do oscilador secundário               |  |
| SS3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | sosco       | 12            | 9  | 10              | 10  | 36.   | 29    | -          | -              | Cristal do oscilador secundário               |  |
| T1CK         18         15         19         20         38.         34         Eu         Entrada do relógio externo ST Timer1           T2CK         18         15         3         3         27         19         Eu         Entrada do relógio externo ST Timer2           T3CK         19         16         4         4         28.         20         Eu         Entrada do relógio externo ST Timer3           T1G         18         15         19         20         38.         34         Eu         Entrada do portão do relógio ST Timer3           T2G         18         15         3         3         27         19         Eu         Entrada do portão do relógio ST Timer2           T3G         19         16         4         4         28.         20         Eu         Entrada do portão do relógio ST Timer3           TCK         17         14         18         18         48.         Eu         Entrada do relógio ST JTAG           TDI         7         4         2         2         26         16         Eu         Entrada do relógio ST JTAG           TDO         19         16         21         22         5         55         O         Saída de dados DIG JTAG                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | SS1         | 26            | 23 | 29              | 32. | 16    | 32.   | Eu         | Entrada d      | e seleção de escravo ST SPI1                  |  |
| T2CK         18         15         3         3         27         19         Eu         Entrada do relógio externo ST Timer2           T3CK         19         16         4         4         28         20         Eu         Entrada do relógio externo ST Timer3           T1G         18         15         19         20         38         34         Eu         Entrada do portão do relógio ST Timer1           T2G         18         15         3         3         27         19         Eu         Entrada do portão do relógio ST Timer2           T3G         19         16         4         4         28         20         Eu         Entrada do portão do relógio ST Timer3           TCK         17         14         18         18         48         Eu         Entrada do relógio ST TIME3           TDI         7         4         2         2         26         16         Eu         Entrada do relógio ST JTAG           TDO         19         16         21         22         5         55         O         Saída de dados DIG JTAG                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | SS3         | 14            | 11 | 15              | 15  | 45    | 22    | Eu         | Entrada d      | e seleção de escravo ST SPI3                  |  |
| T3CK         19         16         4         4         28.         20         Eu         Entrada do relógio externo ST Timer3           T1G         18         15         19         20         38.         34         Eu         Entrada do portão do relógio ST Timer1           T2G         18         15         3         3         27         19         Eu         Entrada do portão do relógio ST Timer2           T3G         19         16         4         4         28.         20         Eu         Entrada do portão do relógio ST Timer3           TCK         17         14         18         18         48.         Eu         Entrada do relógio ST JTAG           TDI         7         4         2         2         26         16         Eu         Entrada do relógio ST JTAG           TDO         19         16         21         22         5         55         O         Saída de dados DIG JTAG                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | T1CK        | 18            | 15 | 19              | 20  | 38.   | 34    | Eu         | Entrada        | do relógio externo ST Timer1                  |  |
| T1G         18         15         19         20         38.         34         Eu         Entrada do portão do relógio ST Timer1           T2G         18         15         3         3         27         19         Eu         Entrada do portão do relógio ST Timer2           T3G         19         16         4         4         28.         20         Eu         Entrada do portão do relógio ST Timer3           TCK         17         14         18         18         48.         Eu         Entrada do relógio ST JTAG           TDI         7         4         2         2         26         16         Eu         Entrada de dados ST JTAG           TDO         19         16         21         22         5         55         O         Saída de dados DIG JTAG                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | T2CK        | 18            | 15 | 3               | 3   | 27    | 19    | Eu         | Entrada        | do relógio externo ST Timer2                  |  |
| T2G         18         15         3         3         27         19         Eu         Entrada do portão do relógio ST Timer?           T3G         19         16         4         4         28         20         Eu         Entrada do portão do relógio ST Timer3           TCK         17         14         18         18         48         Eu         Entrada do relógio ST JTAG           TDI         7         4         2         2         26         16         Eu         Entrada de dados ST JTAG           TDO         19         16         21         22         5         55         O         Saída de dados DIG JTAG                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | T3CK        | 19            | 16 | 4               | 4   | 28.   | 20    | Eu         | Entrada        | do relógio externo ST Timer3                  |  |
| T3G         19         16         4         4         28.         20         Eu         Entrada do portão do relógio ST Timer3           TCK         17         14         18         18         48.         Eu         Entrada do relógio ST JTAG           TDI         7         4         2         2         26         16         Eu         Entrada do relógio ST JTAG           TDO         19         16         21         22         5         55         O         Saída de dados DIG JTAG                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | T1G         | 18            | 15 | 19              | 20  | 38.   | 34    | Eu         | Entrada d      | o portão do relógio ST Timer1                 |  |
| TCK         17         14         18         18         48.         48.         Eu         Entrada do relógio ST JTAG           TDI         7         4         2         2         26         16         Eu         Entrada de dados ST JTAG           TDO         19         16         21         22         5         55         O         Saída de dados DIG JTAG                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | T2G         | 18            | 15 | 3               | 3   | 27    | 19    | Eu         | Entrada d      | p portão do relógio ST Timer2                 |  |
| TDI         7         4         2         2         26         16         Eu         Entrada de dados ST JTAG           TDO         19         16         21         22         5         55         O         Saída de dados DIG JTAG                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | T3G         | 19            | 16 | 4               | 4   | 28.   | 20    | Eu         | Entrada d      | o portão do relógio ST Timer3                 |  |
| TDO 19 16 21 22 5 55 O Saída de dados DIG JTAG                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | TCK         | 17            | 14 | 18              | 18  | 48.   | 48.   | Eu         | Entrada        | to relógio ST JTAG                            |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | TDI         | 7             | 4  | 2               | 2   | 26    | 16    | Eu         | Entrada        | e dados ST JTAG                               |  |
| TMS 18 15 19 20 1 49. Eu Entrada de seleção do modo ST JTAG                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | TDO         | 19            | 16 | 21              | 22  | 5     | 55    | 0          | Saída de       | dados DIG JTAG                                |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | TMS         | 18            | 15 | 19              | 20  | 1     | 49.   | Eu         | Entrada o      | e seleção do modo ST JTAG                     |  |

Lenda: ST = buffer de entrada do gatilho Schmitt

12C = 1 2 Buffer de entrada C / SMBus

DIG = Entrada / saída digital

ANA = Entrada / saída de nível analógico

TABELA 1-1: PIC32MM0256GPM064 DESCRIÇÃO DE PINOUT DA FAMÍLIA (CONTINUAÇÃO)

|             |                     |                           | Número d        | o PIN           |                              |                              |             |                    |                                                                       |
|-------------|---------------------|---------------------------|-----------------|-----------------|------------------------------|------------------------------|-------------|--------------------|-----------------------------------------------------------------------|
| Nome do PIN | SSOP de 28<br>pinos | QFN / UQFN<br>de 28 pinos | Quifinbole 36 p | inos 40<br>UQFN | QFN / TQFP<br>de 48<br>pinos | QFN / TQFP<br>de 64<br>pinos | pBoooffer d | to tipo de<br>Tipo | Descrição                                                             |
| U1BCLK      | 18                  | 15                        | 19              | 20              | 38.                          | 34                           | 0           | Saída DI           | G UART1 IrDA ® 16x baud clock                                         |
| U1CTS       | 17                  | 14                        | 18              | 18              | 48.                          | 6                            | Eu          | ST UAR             | T1 Limpar para Enviar                                                 |
| U1RTS       | 18                  | 15                        | 19              | 20              | 38.                          | 34                           | 0           | DIG UAR            | T1 pronto para envio                                                  |
| U1RX        | 26                  | 23                        | 29              | 32.             | 20                           | 10                           | Eu          | ST UAR             | T1 recebe entrada de dados                                            |
| U1TX        | 25                  | 22                        | 28.             | 31              | 44                           | 40.                          | 0           | Saída de d         | lados de transmissão DIG UART1                                        |
| USBID       | 14                  | 11                        | 15              | 15              | 45                           | 43                           | Eu          | ST USB             | OTG ID (somente modo OTG)                                             |
| USBOEN      | 19                  | 16                        | 21              | 22              | 5                            | 55                           | 0           | -                  | Sinalizador de habilitação de saída do transceptor USB                |
| VBUSON      | 25                  | 22                        | 28.             | 31              | 15                           | 2                            | 0           | -                  | Host USB e saída de controle de energia de barramento On-The-Go (OTG) |
| V BUS       | 15                  | 12                        | 16              | 16              | 46.                          | 44                           | Р           | - Conex            | ão USB V BUS (5V nominal)                                             |
| V USB3V3    | 23                  | 20                        | 26              | 29              | 11                           | 62                           | Р           | -                  | Entrada de energia do transceptor USB (3,3V nominal)                  |
| V CAP       | 20                  | 17                        | 22              | 24              | 7                            | 56.                          | P           | -                  | Capacitor de filtro de regulador de tensão de núcleo • conexão        |
| V DD        | 13,28               | 10,25 13,2                | 3,31 13,26,     | 34              | 18,30, 43                    | 17,23,<br>39,57              | Р           | -                  | Fonte de alimentação de módulos digitais                              |
| V REF-      | 3                   | 28.                       | 34              | 37.             | 22                           | 12                           | Eu          | Converso           | r Analógico-Digital ANA negativo ∙<br>referência                      |
| V REF +     | 2                   | 27                        | 33              | 36.             | 21                           | 11                           | Eu          | Converso           | r Analógico-Digital ANA positivo •<br>referência                      |
| V SS        | 8,27                | 5,24                      | 6,12,30 6,12    | ,33 6,17,31,    | 42.                          | 18,24, 38                    | Р           | -                  | Módulos digitais aterrados                                            |

Lenda:

ST = buffer de entrada do gatilho Schmitt

I2C = I 2 Buffer de entrada C / SMBus

DIG = Entrada / saída digital

ANA = Entrada / saída de nível analógico

### 2.0 DIRETRIZES PARA INICIAR COM MICROCONTROLADORES DE 32 BIT

Nota:

Esta folha de dados resume os recursos da família de dispositivos PIC32MM0256GPM064. Não pretende ser uma fonte de referência abrangente. Para complementar as informações nesta folha de dados, consulte o "Manual de Referência da Família PIC32".

disponível no site da Microchip ( www.microchip.com/PIC32 ) As informações nesta folha de dados substituem as informações no FRM.

#### 2.1 Requisitos básicos de conexão

A introdução à família PIC32MM0256GPM064 de microcontroladores de 32 bits (MCUs) requer atenção a um conjunto mínimo de conexões de pinos do dispositivo antes de prosseguir com o desenvolvimento. A seguir, é apresentada uma lista de nomes de pinos, que devem sempre estar conectados:

- All V DD e V ss alfinetes •
   (Vejo Seção 2.2 "Desacoplando capacitores")
- All AV DD e AV SS pinos, mesmo que o módulo ADC não seja usado (consulte Seção 2.2 "Desacoplando capacitores")
- Pino MCLR (consulte Seção 2.3 "Pino Master Clear (MCLR)")
- V BONÉ pino (consulte Seção 2.4 "Pino regulador de tensão (V BONÉ) ")
- Pinos PGECx / PGEDx, usados para Programação Serial no Circuito (ICSP ™) e depuração • fins (consulte Seção 2.5 "Pinos ICSP")
- Pinos OSC1 e OSC2, quando a fonte externa do oscilador é usada (consulte Seção 2.7 "Pinos externos do oscilador")
- V usasva pino, esse pino deve ser alimentado por USB operação (consulte Seção 18.4 "Ligando o transceptor USB")
- Os seguintes pinos também podem ser necessários: V REF + / V REF- pinos, usados quando a referência de tensão externa para o módulo ADC é implementada

Nota:

O AV DD e AV SS os pinos devem estar conectados, independentemente do uso do ADC e da fonte de referência de tensão do ADC.

#### 2.2 Dissociação de capacitores

O uso de capacitores de desacoplamento nos pinos da fonte de alimentação, como V DD, V ss, AV DD e AV ss, É necessário. Vejo Figura 2-1.

Considere os seguintes critérios ao usar capacitores de desacoplamento:

- Valor e tipo de capacitor: É recomendado um valor de 0,1 µF (100 nF), 10-20V. O capacitor deve ter uma baixa resistência equivalente em série •
  - (ESR baixo) e têm frequência de ressonância na faixa de 20 MHz e superior. Recomenda-se ainda a utilização de capacitores de cerâmica
- Colocação na placa de circuito impresso: Os capacitores de desacoplamento devem ser colocados o mais próximo possível dos pinos. Recomenda-se que os capacitores sejam colocados no mesmo lado da placa que o dispositivo. Se o espaço for limitado, o capacitor pode ser colocado em outra camada da placa de circuito impresso usando uma via; no entanto, verifique se o comprimento do traço do pino até o capacitor tem um comprimento de um quarto de poleoada (6 mm).
- Manipulação de ruído de alta frequência: Se a placa estiver apresentando ruído de alta frequência, acima de dezenas de MHz, adicione um segundo capacitor do tipo cerâmico em paralelo ao capacitor de desacoplamento descrito acima. O valor do segundo capacitor pode estar na faixa de 0,01 µF a 0,001 µF. Coloque este segundo capacitor próximo ao capacitor de desacoplamento primário. Nos projetos de circuitos de alta velocidade, considere implementar um par de capacitâncias de uma década, o mais próximo possível dos pinos de alimentação e de aterramento. Por exemplo,

0,1 µF em paralelo com 0,001 µF.

 Maximizando o desempenho: No layout da placa do circuito da fonte de alimentação, execute os traços de energia e retorne primeiro aos capacitores de desacoplamento e depois aos pinos do dispositivo. Isso garante que o •

capacitores de desacoplamento são os primeiros na cadeia de energia.

Igualmente importante é manter o comprimento do traço entre o capacitor e os pinos de alimentação por •

mínimo, reduzindo assim a indutância da via PCB.

FIGURA 2-1: LIGAÇÃO MÍNIMA RECOMENDADA



#### 2.2.1 CAPACITORES A GRANEL

O uso de um capacitor a granel é recomendado para melhorar a estabilidade da fonte de alimentação. Os valores típicos variam de 4,7  $\mu$ F a 47  $\mu$ F. Este capacitor deve estar localizado o mais próximo possível do dispositivo.

### 2.3 Pin Master Clear (MCLR)

O pino MCLR fornece duas funções específicas do dispositivo:

- Reinicialização do dispositivo
- Programação de dispositivos e remoção de depuração O gene low pin do MCLR cotações

um dispositivo Redefinir.

Figura 2-2 ilustra um circuito MCLR típico. Durante a programação e depuração do dispositivo, a resistência e a capacitância que podem ser adicionadas ao pino devem ser consideradas <u>vermelho</u>. Programadores e depuradores de dispositivos controlam o pino MCLR. Consequentemente, **níveis específicos de tensão (V IH e V IL) e transições rápidas de sinal não** devem ser afetadas adversamente. Portanto, valores específicos de R e C precisarão ser ajustados com base nos requisitos de aplicação e PCB.

Nota: Quando o MCLR é usado para ativar o dispositivo do Retention Sleep, um POR Reset ocorrerá. Por exemplo, conforme ilustrado em Figura 2-2, isto é reco<u>mmen</u> concluiu que o capacitor C seria isolado do pino MCLR durante as operações de programação e depuração.

Coloque os componentes ilustrados em Figura 2-2 dentro de um quarto de polegada (6 mm) do pino MCLR.

FIGURA 2-2: EXEMPLO DE CONEXÕES DE PIN DE MCLR (1,2,3)



#### Nota 1: 470 · · · R1 · 1 k · limitará qualquer corrente que flua para

MCLR do capacitor externo, C, no caso de quebra dos pinos do MCLR, devido a Descarga Eletrostática

(ESD) ou Estresse Elétrico (EOS). Verifique se as especificações V IH e V IL do MCLR são atendidas sem interferir nas ferramentas do depurador / programador.

2: O capacitor pode ser dimensionado para evitar intencionalmente

Redefine a partir de breves falhas ou para estender o período de redefinição do dispositivo durante o POR.

3: Não são permitidos pull-ups ou capacitores de derivação no ativo debugar / programar pinos PGECx / PGEDx.

### 2.4 Pino do regulador de tensão (V BONÉ)

Um capacitor de baixo ESR (<5 $\Omega$ ) é necessário no V BONÉ pino para estabilizar a tensão de saída do regulador de tensão no chip. O V BONÉ o pino não deve estar conectado a V DD

e deve usar um capacitor de 10 µF conectado ao terra. O tipo pode ser cerâmico ou tântalo. Exemplos adequados de capacitores são mostrados em Quadro 2-1. Capacitores com especificação equivalente podem ser usados. A colocação deste capacitor deve estar próxima de V BONÉ.

Recomenda-se que o comprimento do rastreamento não exceda 0,25 polegadas (6 mm). Referir-se Seção 29.0 "Características elétricas" para informações adicionais. Designers podem usar Figura 2-3 avaliar a equivalência ESR dos dispositivos candidatos.

FIGURA 2-3: FREQUÊNCIA vs.
DESEMPENHO ESR PARA



TABELA 2-1: EQUIVALENTES DE CAPACITOR ADEQUADO

| Faço      | Nº da peça         | Nominal<br>Tolerância básica d | la capacitância Tensão | nominal Temp. Alcan | ce             |
|-----------|--------------------|--------------------------------|------------------------|---------------------|----------------|
| TDK       | C3216X7R1C106K     | 10 μF                          | ± 10%                  | 16V                 | - 55 a + 125°C |
| TDK       | C3216X5R1C106K     | 10 μF                          | ± 10%                  | 16V                 | - 55 a + 85°C  |
| Panasonic | ECJ-3YX1C106K      | 10 μF                          | ± 10%                  | 16V                 | - 55 a + 125°C |
| Panasonic | ECJ-4YB1C106K      | 10 μF                          | ± 10%                  | 16V                 | - 55 a + 85°C  |
| Murata    | GRM319R61C106KE15D | 10 μF                          | ± 10%                  | 16V                 | - 55 a + 85°C  |

# 2.4.1 CONSIDERAÇÕES PARA CAPACITORES CERÂMICOS

Nos últimos anos, capacitores de cerâmica de grande valor e baixa voltagem para montagem em superfície tornaram-se muito econômicos em tamanhos de até algumas dezenas de microfarad. O baixo ESR, o tamanho físico pequeno e outras propriedades tornam os capacitores de cerâmica muito atraentes em muitos tipos de aplicações. Os capacitores de cerâmica são adequados para uso com o regulador de tensão interno deste microcontrolador. No entanto, são necessários alguns cuidados na seleção do capacitor para garantir que ele mantenha capacitância suficiente na faixa operacional pretendida da aplicação. Baixo custo típico, 10 . Os capacitores de cerâmica F estão disponíveis nas classificações dielétricas X5R, X7R e Y5V (outros tipos também estão disponíveis, mas são menos comuns). As especificações de tolerância inicial para esses tipos de capacitores são geralmente especificadas como ± 10% a ± 20% (X5R e X7R) ou -20% / + 80% (Y5V). No entanto, a capacidade efetiva que esses capacitores fornecem em um circuito de aplicação também varia com base em fatores adicionais, como a tensão de polarização DC aplicada e a temperatura. A tolerância total no circuito é, portanto, muito maior que a especificação de tolerância inicial.

Os capacitores X5R e X7R geralmente exibem estabilidade de temperatura satisfatória (por exemplo: ± 15% em uma ampla faixa de temperatura, mas consulte as folhas de dados do fabricante para especificações exatas). No entanto, os capacitores Y5V normalmente têm especificações de tolerância extrema à temperatura de +22% / - 82%. Devido à extrema tolerância à temperatura, 10 • O capacitor do tipo Y5V de classificação nominal F pode não fornecer capacitância total suficiente para atender aos requisitos mínimos de estabilidade do regulador de tensão interna e de resposta a transientes. Portanto, os capacitores Y5V não são recomendados para uso com o regulador interno.

Além da tolerância à temperatura, a capacitância efetiva de capacitores de cerâmica de grande valor pode variar substancialmente, com base na quantidade de tensão CC aplicada ao capacitor. Esse efeito pode ser muito significativo, mas geralmente é ignorado ou nem sempre é documentado. O gráfico típico de tensão de polarização CC vs. capacitância para capacitores do tipo X7R é mostrado em Figura 2-4.

FIGURA 2-4: TENSÃO DA BIAS DA CC vs.

CARACTERÍSTICAS DA

CAPACIDADE



Ao selecionar um capacitor de cerâmica para ser usado com o regulador de tensão interno, é recomendável selecionar uma classificação de alta tensão, para que a tensão operacional seja uma pequena porcentagem da tensão nominal máxima do capacitor. A classificação CC mínima para o capacitor de cerâmica em V BONÉ é 16V. Os capacitores sugeridos são mostrados em Quadro 2-1.

### 2.5 Pinos ICSP

Os pinos PGECx e PGEDx são utilizados para a Programação Serial no Circuito (ICSP ™) e para fins de depuração. Recomenda-se manter o comprimento do rastreamento entre o conector ICSP e os pinos do ICSP no dispositivo o mais curto possível. Se se espera que o conector ICSP experimente um evento ESD, recomenda-se um resistor em série, com o valor na faixa de algumas dezenas de Ohms, que não exceda 100 Ohms. Resistores pull-up, diodos em série e capacitores nos pinos PGECx e PGEDx não são recomendados, pois interferem nas comunicações do programador / depurador com o dispositivo. Se esses componentes discretos são um requisito de aplicação, eles devem ser removidos do circuito durante a programação e depuração. Alternativamente, IH) e tensão de entrada baixa (V IL) requisitos. Certifique-se de que a "Seleção do canal de comunicação" (pinos PGECx / PGEDx) programada no dispositivo corresponda às conexões físicas do ICSP ao MPLAB ® Emulador de circuito integrado ICD 3 ou MPLAB REAL ICE ™.

Para obter mais informações sobre os requisitos de conexão MPLAB® ICD 3 e REAL ICE, referir para o seguinte documentos disponíveis no site da Microchip.

- "Usando o MPLAB @ CID 3 "( poster) (DS51765)
- "Assessoria de design de ferramentas de desenvolvimento" (DS51764)
- "MPLAB ® Guia do usuário do emulador de circuito REAL ICE ™ "( DS51616)
- "Usando o MPLAB @ Emulador em circuito REAL ICE ™ " (poster) (DS51749)

#### 2.6 JTAG

Os pinos TMS, TDO, TDI e TCK são usados para teste e depuração de acordo com o padrão Joint Test Action Group (JTAG). Recomenda-se manter o comprimento do rastreamento entre o conector JTAG e os pinos JTAG no dispositivo o mais curto possível. Se se espera que o conector JTAG experimente um evento ESD, recomenda-se um resistor em série, com o valor na faixa de algumas dezenas de Ohms, que não exceda 100 Ohms.

Resistores pull-up, diodos em série e capacitores nos pinos TMS, TDO, TDI e TCK não são recomendados, pois interferem nas comunicações do programador / depurador do dispositivo. Se esses componentes discretos são um requisito de aplicação, eles devem ser removidos do circuito durante a programação e depuração. Como alternativa, consulte as informações sobre as características CA / CC e os requisitos de tempo na respectiva especificação de programação do flash do dispositivo para obter informações sobre os limites de carga capacitiva e o pino de tensão de entrada alta (V IH)

e tensão de entrada baixa (V IL) requisitos.

#### 2.7 Pinos do oscilador externo

Essa família de dispositivos possui opções para dois osciladores externos: um oscilador primário de alta frequência e um oscilador secundário de baixa frequência (referir para

Seção 9.0 "Configuração do oscilador" para detalhes). O circuito do oscilador deve ser colocado no mesmo lado da placa que o dispositivo. Além disso, coloque o circuito do oscilador próximo aos respectivos pinos do oscilador, não excedendo a distância de meia polegada (12 mm) entre eles. Os capacitores de carga devem ser colocados ao lado do próprio oscilador, no mesmo lado da placa. Use um vazamento de cobre aterrado ao redor do circuito do oscilador para isolá-los dos circuitos circundantes. O vazamento de cobre aterrado deve ser roteado diretamente para o terra do MCU. Não execute traços de sinal ou traços de energia dentro do solo. Além disso, se estiver usando uma placa frente e verso, evite traços do outro lado da placa onde o cristal é colocado. Um layout sugerido é ilustrado em

Figura 2-5.

Para obter informações adicionais e orientações sobre o design dos circuitos do oscilador, consulte estas Notas sobre aplicativos de microchip, disponíveis no site corporativo: ( www.microchip.com )

- AN826, "Fundamentos do oscilador de cristal e seleção de cristal para rfPIC ™ e PICmicro @ Dispositivos "
- AN849, "PICmicro básico @ Projeto do oscilador "
- · AN943, "PICmicro prático ® Análise e projeto do oscilador "
- · AN949, "Fazendo o seu oscilador funcionar"

FIGURA 2-5: COLOCAÇÃO DE CIRCUITO DO OSCILADOR SUGERIDO



### 2.8 E / Ss não utilizadas

Para minimizar o consumo de energia, os pinos de E / S não utilizados não devem flutuar como entradas. Eles podem ser configurados como saídas e direcionados para um estado lógico baixo ou lógico alto.

Como alternativa, as entradas podem ser reservadas, garantindo que o pino esteja sempre configurado como entrada e conectando externamente o pino a V ss ou V dd. Um resistor limitador de corrente pode ser usado para criar esta conexão se houver risco de configurar inadvertidamente o pino como uma saída com o estado de saída lógica oposto ao trilho de energia escolhido.

### **CPU 3.0**

Nota:

Esta folha de dados resume os recursos da família de dispositivos PIC32MM0256GPM064. isto

não é destinado a ser um

fonte de referência abrangente. Para complementar as informações nesta folha de dados, consulte Seçã. 50. "CPU para dispositivos com MIPS32 ⊛ núcleo microAptiv ™ e M-Class" ( DS60001192) no

"Manual de Referência da Família PIC32", disponíve no site da Microchip ( www.microchip.com/PIC32 ) MIPS32 ⊗

Os principais recursos do microprocessador microAptiv ™ UC estão disponíveis em: www.imgtec.com . As informações nesta folha de dados substituem as informações no FRM.

O MIPS32 ⊚ O núcleo do microprocessador microAptiv ™ UC é o coração da a família PIC32MM0256GPM064

dispositivos. A CPU busca instruções, decodifica cada instrução, busca operandos de origem, executa cada instrução e grava os resultados da execução da instrução nos destinos apropriados.

#### 3.1. Características

Os principais recursos do processador da família PIC32MM0256GPM064 incluem:

- Pipeline de 5 estágios
- Endereço de 32 bits e caminhos de dados
- Arquitetura aprimorada do MIPS32:
  - Instruções para multiplicar-adicionar e multiplicar-subtrair.
  - Instrução de multiplicação direcionada
  - Zero e um detectam instruções.
  - ESPERAR instrução.
  - Instruções de movimentação condicional.
  - Interrupções vetoriais.
  - Ativação / desativação de interrupção atômica.
  - Uma sombra GPR definida para minimizar a latência de interrupções.
  - Instruções de manipulação de campo de bits.
- Conjunto de instruções microMIPS ™:
  - O microMIPS permite melhorar a densidade do tamanho do código em relação ao MIPS32, mantendo o desempenho do MIPS32.
  - O microMIPS suporta todas as instruções do MIPS32 (exceto as instruções com probabilidade de ramificação) com a nova codificação de 32 bits otimizada. As instruções frequentes do MIPS32 estão disponíveis como instruções de 16 bits.
  - Adicionado dezessete novos e trinta e cinco MIPS32 e instruções correspondentes e comumente usadas no formato opcode de 16 bits.
  - Ponteiro de pilha implícito na instrução.
  - Montagem MIPS32 e ABI compatível.

- Unidade de gerenciamento de memória com mecanismo FMT (Simple Fixed Mapping Translation)
- Multiplicar / dividir a unidade (MDU):
  - Configurável usando alto desempenho matriz multiplicadora.
  - A taxa máxima de emissão de uma multiplicação de 32x16 por relógio.
  - A taxa máxima de emissão de um 32x32 multiplica todos os outros relógios.
  - Cedo na divisão iterativa. Latência mínima de 11 e máxima de 33 relógios (depende da extensão do sinal de dividendo (rs)).
- · Controle de poder:
  - Sem frequência mínima: 0 MHz.
  - Modo de desligamento (acionado por ESPERAR instrução).
- · Depuração / criação de perfil EJTAG:
  - Controle de CPU com partida, parada e passo único.
  - Pontos de interrupção do software via SDBBP instrução.
  - Pontos de interrupção de hardware simples em endereços virtuais, 4 instruções e •

2 pontos de interrupção de dados

- Amostragem de PC e / ou endereço de carga / armazenamento para criacão de perfil.
- Contadores de desempenho.
- Suporta Canal de Depuração Rápida (FDC). Um diagrama de blocos do

núcleo do processador da família PIC32MM0256GPM064 é mostrado em Figura

3-1.



### 3.2 Visão geral da arquitetura

O MIPS32 

⊙ O núcleo do microprocessador microAptiv 

M UC nos dispositivos da família PIC32MM0256GPM064 contém vários blocos lógicos, trabalhando juntos em paralelo, fornecendo um mecanismo de computação de alto desempenho eficiente. Os seguintes blocos estão incluídos no núcleo:

- Unidade de Execução
- · Registro de uso geral (GPR)
- Unidade Multiplicar / Dividir (MDU)
- · Coprocessador de controle do sistema (CP0)
- Unidade de Gerenciamento de Memória (MMU)
- · Gerenciamento de energia
- · Decodificador de instruções microMIPS
- · Controlador JTAG (EJTAG) aprimorado

#### 3.2.1 UNIDADE DE EXECUÇÃO

A unidade de execução principal do processador implementa uma arquitetura de carregamento / armazenamento com operações de ALU de ciclo único (lógica, turno, adição, subtração) e uma Unidade de Multiplicar / Dividir (MDU) autônoma. O núcleo contém trinta e dois GPRs (General Purpose Registers) de 32 bits usados para operações inteiras e cálculo de endereço. Um conjunto de sombras de arquivo de registro adicional (contendo trinta e dois registros) é adicionado para minimizar a sobrecarga da alternância de contexto durante o processamento de interrupção / exceção. O arquivo de registro consiste em duas portas de leitura e uma porta de gravação e é totalmente ignorado para minimizar a latência da operação no pipeline. A unidade de execução inclui:

- Somador de 32 bits usado para calcular o endereço de dados
- Unidade de endereço para calcular o próximo endereço de instrução
- Lógica para determinação de filial e cálculo de endereço de destino da filial
- Alinhador de carga
- Ignorar multiplexadores usados para evitar Stalls ao executar fluxos de instruções em que as instruções de produção de dados são seguidas de perto pelos consumidores para seus resultados
- Zero / uma unidade de detecção principal para implementar o

#### CLZ e CLO instruções

- Unidade Lógica Aritmética (ALU) para executar operações aritméticas e lógicas bit a bit
- Alavanca de mudanças e loja

3.2.2. UNIDADE MULTIPLICAR / DIVIDIR (MDU) O núcleo microAptiv UC inclui uma Unidade Multiplicar / Dividir (MDU) que contém um pipeline separado para operações de multiplicação e divisão. Esse oleoduto opera em paralelo com o oleoduto da Unidade Inteira (UI) e não para quando o oleoduto da IU para. Isso permite que as operações MDU de longa duração sejam parcialmente mascaradas pelos travamentos do sistema e / ou outras instruções da Unidade Inteira. O MDU de alto desempenho consiste em um multiplicador recodificado de cabine de 32x16, registradores de resultado / acumulação (HI e LO), uma máquina de estado dividido e os multiplexadores e lógicas de controle necessários. O primeiro número mostrado ('32' de 32x16) representa o operando rs. O segundo número ('16' de 32x16) representa o operando rt. O núcleo do microAptiv UC verifica apenas o valor do operando rt para determinar quantas vezes a operação deve passar pelo multiplicador. As operações 16x16 e 32x16 passam pelo multiplicador uma vez. Uma operação de 32x32 passa pelo multiplicador duas vezes. O MDU suporta a execução de uma operação de multiplicação de 16x16 ou 32x16 a cada ciclo do relógio; As operações de multiplicação de 32 x 32 podem ser emitidas em qualquer outro ciclo do relógio. Os intertravamentos apropriados são implementados para impedir a emissão de operações de multiplicação consecutivas de 32x32. O tamanho do operando de multiplicação é determinado automaticamente pela lógica incorporada na MDU. As operações de divisão são implementadas com um algoritmo iterativo simples de 1 bit por relógio. Uma detecção antecipada verifica a extensão do sinal do operando de dividendos (rs). Se rs tiver 8 bits de largura, 23 iterações serão ignoradas. Para um rs de largura de 16 bits, 15 iterações são ignoradas e para um rs de largura de 24 bits, 7 iterações são ignoradas.

Quadro 3-1 lista a taxa de repetição (taxa máxima de emissão de ciclos até que a operação possa ser reemitida) e latência (número de ciclos até que um resultado esteja disponível) para o microAptiv UC multiply e dividir as instruções. A latência aproximada e as taxas de repetição são listadas em termos de relógios de pipeline.

TABELA 3-1: LATENCIAS E REPETIDAS DE UNIDADES MULTIPLICADAS / DIVIDIDAS

|                                    | Tamanho do operando (mul rt) ( div rs) | Latência | Taxa de repetição |
|------------------------------------|----------------------------------------|----------|-------------------|
| MULT / MULTU, MADD / MADDU, MSUB / | 16 bits                                | 1        | 1                 |
| MSUBU                              | 32 bits                                | 2        | 2                 |
| MUL ( Destino GPR)                 | 16 bits                                | 2        | 1                 |
|                                    | 32 bits                                | 3        | 2                 |
| DIV / DIVU                         | 8 bits                                 | 12       | 11                |
|                                    | 16 bits                                | 19       | 18                |
|                                    | 24 bits                                | 26       | 25                |
|                                    | 32 bits                                | 33       | 32.               |

O MIPS @ A arquitetura define que o resultado de uma operação de multiplicação ou divisão seja colocado nos registros HI e LO. Usando o Move-From-HI ( MFHI) e Move-From-LO ( MFLO) instruções, esses valores podem ser transferidos para o arquivo de registro de uso geral. Além das operações direcionadas HI / LO, a arquitetura MIPS também define uma instrução Multiply, MUL,

que coloca os resultados menos significativos no arquivo de registro primário em vez do par de registros HI / LO. Evitando o uso explícito MFLO instrução, necessária ao usar o registro LO, e ao suportar vários registros de destino, a taxa de transferência de operações com uso intensivo de multiplicação é aumentada. Outros dois

instruções, Multiply-Add ( MADD) e

Multiplicar-Subtrair ( MSUB), são usados para executar as operações
de multiplicar-acumular e multiplicar-subtrair. o MADD A instrução
multiplica dois números e, em seguida, adiciona o produto ao
conteúdo atual dos registros HI e LO. Da mesma forma, o MSUB A
instrução multiplica dois operandos e subtrai o produto dos registros
HI e LO. o MADD e MSUB operações são comumente usadas em
algoritmos DSP.

#### 3.2.3. CONTROLE DE SISTEMA •

COPROCESSOR (CP0) Na arquitetura MIPS, o CP0 é responsável pela conversão de endereço virtual para físico, pelo sistema de controle de exceções, pela capacidade de diagnóstico do processador, pelos modos operacionais (Kernel, Usuário e Depuração) e se as interrupções estão ativadas ou desativadas. Essas opções de configuração e outras informações do sistema estão disponíveis acessando os registros CP0 listados em

Quadro 3-2.

#### 3.3. Gerenciamento de energia

O núcleo do processador oferece vários recursos de gerenciamento de energia, incluindo design de baixa energia, gerenciamento de energia ativa e modos de operação de desligamento. O núcleo é um projeto estático que suporta a desaceleração ou interrupção dos relógios, o que reduz o consumo de energia do sistema durante períodos ociosos.

O mecanismo para chamar o modo Power-Down é implementado através da execução de a ESPERAR instrução, usada para iniciar suspensão ou inatividade. A maior parte da energia consumida pelo núcleo do processador está na árvore de clock e nos registros de clock. A família PIC32MM faz uso extensivo de relógios fechados locais para reduzir esse consumo dinâmico de energia.

#### 3.4. Suporte a depuração EJTAG

O núcleo do microAptiv UC possui uma interface Enhanced JTAG (EJTAG) para uso na depuração do software. Além do modo padrão de operação, o núcleo do microAptiv UC fornece um modo de Depuração que é inserido após uma exceção de depuração (derivada de um ponto de interrupção do hardware, exceção de etapa única etc.) é tomada e continua até que um retorno de exceção de depuração ( DERET)

instrução é executada. Durante esse período, o processador executa a rotina do manipulador de exceções de depuração.

A interface EJTAG opera através da porta de acesso de teste (TAP), uma porta de comunicação serial usada para transferir dados de teste dentro e fora do núcleo microAptiv UC. Além das instruções JTAG padrão, instruções especiais definidas na especificação EJTAG especificam quais registros são selecionados e como são usados.

# 3.5 MIPS32 ® microAptiv ™ UC Core Configuração

Registro 3-1 através Registro 3-4 mostre a configuração padrão do núcleo microAptiv UC, incluído nos dispositivos da família PIC32MM0256GPM064.

### REGISTO 3-1: CONFIG: REGISTRO DE CONFIGURAÇÃO; CP0 REGISTRAR 16, SELECIONAR 0

| Intervalo<br>de bits | Bit<br>31/23/15/7 | Bit<br>30/22/14/6 | Bit<br>29/21/13/5 | Bit<br>28/20/12/4        | Bit<br>27/19/11/3 | Bit<br>26/18/10/2 | Bit<br>25/17/9/1 | Bit<br>24/16/8/0 |
|----------------------|-------------------|-------------------|-------------------|--------------------------|-------------------|-------------------|------------------|------------------|
| 2                    | r-1               | R / W-0           | R / W-1           | R / W-0                  | R / W-0           | R/W-1             | R / W-0          | r-0              |
| 31:24                | -                 |                   | K23 <2: 0>        | KU <2: 0> (1)            |                   |                   | -                |                  |
|                      | r-0               | R-0               | R-1               | R-0                      | r-0               | r-0               | r-0              | R-1              |
| 23:16                | -                 | UDI               | SB                | MDU                      | -                 | -                 | -                | DS               |
|                      | R-0               | R-0               | R-0               | R-0                      | R-0               | R-1               | R-0              | R-1              |
| 15: 8 ESTAR          |                   | AT <1             | : 0>              | AR <2: 0> M <sup>-</sup> |                   | MT <2             | :: 1>            |                  |
|                      | R-1               | r-0               | r-0               | r-0                      | r-0               | R / W-0           | R / W-1          | R / W-0          |
| 7: 0                 | MT <0>            | -                 | ı                 | -                        | -                 | K0 <2: 0>         |                  |                  |

 Lenda:
 r = bit reservado

 R = bit legível
 W = bit gravável
 U = bit não implementado, lido como '0'

 -n = Valor em POR
 '1' = Bit está definido
 '0' = O bit está limpo
 x = Bit é desconhecido

bit 31 Reservado: Este bit está conectado a ' 1 'para indicar a presença do bit de registro CONFIG1 30-28 K23 <2: 0>: Armazenamento

em cache dos bits dos segmentos kseg2 e kseg3

010 = O cache não está implementado, bit 27-25 KU <2: 0>: Capacidade de cache dos bits dos segmentos kuseg e useg (1)

010 = O cache não está implementado, bits 24-23 Reservado: Deve ser escrito como

zeros; retorna zeros nas leituras do bit 22

UDI: Bit definido pelo usuário

0 = As instruções definidas pelo usuário do Cor $\operatorname{Extend}$  não são implementadas, bit 21

SB: Bit SimpleBE

1 = Somente Habilitações de Byte Simples são permitidas no bit 20 da interface de barramento interno

MDU: Bit de Multiplicar / Dividir Unidade

0 = Bit MDU rápido e de alto desempenho 19-17 Reservado: Deve ser escrito como

zeros; retorna zeros nas leituras do bit 16

DS: Bit de interface SRAM duplo

1 = Interface SRAM dupla de dados / instrução, bit 15

ESTAR: Bit do modo Endian

0 = Bit-endian pouco 14-13 AT <1: 0>: Bits

do tipo arquitetura

00 = MIPS32 ®

bit 12-10 AR <2: 0>: Bits de nível de revisão de arquitetura

001 = MIPS32 Release 2 bit 9-7 MT

<2: 0>: Bits do tipo MMU

011 = Bit de mapeamento fixo 6-3 Reservado: Deve ser escrito como zeros; retorna zeros

nas leituras do bit 2-0 K0 <2: 0>: Bits do algoritmo de coerência kseg0

010 = O cache não está implementado

Nota 1: Os bits KU <2: 0> não são utilizáveis, pois este dispositivo não suporta o modo Usuário.

### REGISTRAR 3-2: CONFIG1: REGISTRO DE CONFIGURAÇÃO 1; CP0 REGISTRAR 16, SELECIONAR 1

| Intervalo<br>de bits | Bit<br>31/23/15/7 | Bit<br>30/22/14/6 | Bit<br>29/21/13/5 | Bit<br>28/20/12/4 | Bit<br>27/19/11/3 | Bit<br>26/18/10/2 | Bit<br>25/17/9/1 | Bit<br>24/16/8/0 |
|----------------------|-------------------|-------------------|-------------------|-------------------|-------------------|-------------------|------------------|------------------|
| 04.04                | r-1               | U-0               | U-0               | U-0               | U-0               | U-0               | U-0              | U-0              |
| 31:24                | -                 | -                 | -                 | -                 | -                 | -                 | -                | -                |
|                      | U-0               | U-0               | U-0               | U-0               | U-0               | U-0               | U-0              | U-0              |
| 23:16                | -                 | -                 | -                 | -                 | -                 | -                 | -                | -                |
|                      | U-0               | U-0               | U-0               | U-0               | U-0               | U-0               | U-0              | U-0              |
| 15: 8                | -                 | -                 | -                 | -                 | -                 | -                 | -                | -                |
|                      | U-0               | U-0               | U-0               | R-1               | R-0               | R-0               | R-1              | R-0              |
| 7: 0                 | -                 | -                 | -                 | PC                | WR                | CA                | EP               | FP               |

 Lenda:
 r = bit reservado

 R = bit legível
 W = bit gravável
 U = bit não implementado, lido como '0'

 -n = Valor em POR
 '1' = Bit está definido
 '0' = O bit está limpo
 x = Bit é desconhecido

### bit 31 Reservado: Este bit está conectado a ' 1 'para indicar a presença do bit de registro CONFIG2 30-5 Não

### implementado: Leia como ' 0 0 'bit 4

PC: Bit de contador de desempenho

1 = O núcleo do processador contém contadores de desempenho bit 3

WR: Assista ao bit de presença de registro

0 = Não há registros Watch presentes bit 2

CA: Bit implementado de compactação de código

0 = No MIPS16e @ estão presentes bit 1

EP: EJTAG Present bit

1 = Núcleo implementa EJTAG bit 0

FP: Bit de unidade de ponto flutuante

0 = Unidade de ponto flutuante não implementada

### REGISTRAR 3-3: CONFIG3: REGISTRO DE CONFIGURAÇÃO 3; CP0 REGISTRAR 16, SELECIONAR 3

| Intervalo<br>de bits | Bit<br>31/23/15/7 | Bit<br>30/22/14/6 | Bit<br>29/21/13/5 | Bit<br>28/20/12/4 | Bit<br>27/19/11/3 | Bit<br>26/18/10/2 | Bit<br>25/17/9/1 | Bit<br>24/16/8/0 |
|----------------------|-------------------|-------------------|-------------------|-------------------|-------------------|-------------------|------------------|------------------|
|                      | r-0               | U-0               | U-0               | U-0               | U-0               | U-0               | U-0              | U-0              |
| 31:24                | -                 | -                 | -                 | -                 | -                 | -                 | -                | -                |
|                      | U-0               | R-0               | R-1               | R-0               | R-0               | R-0               | R-1              | R-1              |
| 23:16                | -                 | IPLW <1: 0>       |                   | MMAR <2: 0>       |                   | MCU               | ISAONEXC         |                  |
|                      | R-0               | R-1               | R-1               | R-1               | U-0               | U-0               | U-0              | R-0              |
| 15: 8                | ISA <1            | : 0>              | ULRI              | RXI               | -                 | -                 | -                | ITL              |
| 7: 0                 | U-0               | R-1               | R-1               | R-0               | R-1               | U-0               | U-0              | R-0              |
|                      | -                 | VEIC              | VINT              | SP                | CDMM              | -                 | -                | TL               |

| Lenda:            | r = bit reservado       | y = Valor definido nos bits de configuração no POR |                        |
|-------------------|-------------------------|----------------------------------------------------|------------------------|
| R = bit legível   | W = bit gravável        | U = bit não implementado, lido como '0'            |                        |
| -n = Valor em POR | '1' = Bit está definido | '0' = O bit está limpo                             | x = Bit é desconhecido |

bit 31 Reservado: Este bit está conectado como ' 0 0 'bit 30-23 Não implementado: Leia

como ' 0 0 'bit 22-21 IPLW <1: 0>: Largura dos bits IPL de status e RIPL de causa

01 = Os bits IPL e RIPL têm 8 bits na largura 20-18 MMAR <2: 0>: bits de nível de

revisão da arquitetura microMIPS ™

000 = Release 1 bit 17

MCU: MIPS ® Bit implementado do MCU ASE

1 = O MCU ASE é implementado no bit 16

ISAONEXC: ISA no bit de exceção

1 = O microMIPS é usado na entrada de um vetor de exceção bit 15-14 ISA <1: 0>: Bits de

disponibilidade do conjunto de instruções

01 = Somente o microMIPS é implementado, bit 13

ULRI: Bit implementado de registro do UserLocal

1 = O registro do Coprocessador UserLocal 0 é implementado, bit 12

RXI: RIE e XIE implementado no bit PageGrain

1 = Os bits RIE e XIE são implementados no bit 11-9 Não

implementado: Leia como ' 0 0 'bit 8

ITL: Indica que o hardware do iFlowtrace ™ está presente

0 = O hardware do iFlowtrace não está implementado no bit principal 7

Não implementado: Leia como ' 0 0 'bit 6

VEIC: Bit de controlador de interrupção de vetor externo

1 = Suporte para um controlador de interrupção externo é implementado. bit 5

VINT: Bit de interrupção de vetor

1 = As interrupções de vetor são implementadas no bit 4

SP: Bit de página pequena

0 = Tamanho da página de 4 Kbytes,

bit 3 CDMM: Bit de mapa de memória de dispositivo comum

1 = CDMM é implementado no bit 2-1

Não implementado: Leia como ' 0 0 'bit 0

TL: Bit de lógica de rastreamento

0 = A lógica de rastreamento não está implementada

### REGISTRAR 3-4: CONFIG5: REGISTRO DE CONFIGURAÇÃO 5; CP0 REGISTRAR 16, SELECIONAR 5

| Intervalo<br>de bits | Bit<br>31/23/15/7 | Bit<br>30/22/14/6 | Bit<br>29/21/13/5 | Bit<br>28/20/12/4 | Bit<br>27/19/11/3 | Bit<br>26/18/10/2 | Bit<br>25/17/9/1 | Bit<br>24/16/8/0 |
|----------------------|-------------------|-------------------|-------------------|-------------------|-------------------|-------------------|------------------|------------------|
| 04.04                | U-0               | U-0               | U-0               | U-0               | U-0               | U-0               | U-0              | U-0              |
| 31:24                | -                 | -                 | -                 | -                 | -                 | -                 | -                | -                |
|                      | U-0               | U-0               | U-0               | U-0               | U-0               | U-0               | U-0              | U-0              |
| 23:16                | -                 | -                 | -                 | -                 | -                 | -                 | -                | -                |
|                      | U-0               | U-0               | U-0               | U-0               | U-0               | U-0               | U-0              | U-0              |
| 15: 8                | -                 | -                 | -                 | -                 | -                 | -                 | -                | -                |
|                      | U-0               | U-0               | U-0               | U-0               | U-0               | U-0               | U-0              | R-1              |
| 7: 0                 | -                 | -                 | -                 | -                 | -                 | -                 | -                | NF               |

Lenda:

R = bit legível W = bit gravável U = bit não implementado, lido como '0'

-n = Valor em POR '1' = Bit está definido '0' = O bit está limpo x = Bit é desconhecido

### bit 31-1 Não implementado: Leia como ' 0 0 'bit 0

NF: Bit de falha aninhada

1 = O recurso de falha aninhada é implementado

### 4.0 ORGANIZAÇÃO DA MEMÓRIA

Os microcontroladores PIC32MM fornecem 4 GBytes de espaço de endereço de memória virtual unificado. Todas as regiões de memória, incluindo memória de programa, memória de dados, SFRs e registros de configuração, residem nesse espaço de endereço em seus respectivos endereços exclusivos. A memória de dados pode ser executada, permitindo que a CPU execute código da memória de dados. Os principais recursos incluem:

- Largura de dados nativos de 32 bits
- Memória Flash de inicialização separada (BFM) para •
   Código protegido
- Manipulação de exceção de barramento robusta para interceptar -Código fugitivo
- Mapeamento de memória simples com unidade FMT (Fixed Mapping Translation)

Os dispositivos da família PIC32MM0256GPM064 implementam dois espaços de endereço: virtual e físico. Todos os recursos de hardware, como memória de programa, memória de dados e periféricos, estão localizados em seus respectivos endereços físicos. Endereços virtuais são usados exclusivamente pela CPU para buscar e executar instruções. Endereços físicos são usados por periféricos, como controladores Flash, que acessam a memória independentemente da CPU.

O espaço de endereço virtual é dividido em dois segmentos de 512 Mbytes cada, rotulados como kseg0 e kseg1. A Memória Flash do Programa (PFM) e a Memória RAM de Dados (DRM) são acessíveis a partir do kseg0 ou do kseg1, enquanto a Memória Flash do Boot (BFM) e os SFRs periféricos são acessíveis apenas a partir do kseg1.

A unidade FMT (Fixed Mapping Translation) converte os segmentos de memória nas regiões de endereço físico correspondentes. Figura 4-1 através Figura 4-3 ilustrar o esquema de mapeamento fixo, implementado pelo núcleo da família PIC32MM0256GPM064, entre o espaço de endereço virtual e físico.

O mapeamento dos segmentos de memória depende do nível de erro da CPU, definido pelo bit ERL no registro de STATUS da CPU. O nível de erro está definido (ERL = 1) pela CPU em um Reset, Soft Reset ou Non-Maskable Interrupt (NMI). Nesse modo, a CPU pode acessar a memória pelo endereço físico. Este modo é fornecido para compatibilidade com outros núcleos de processador MIPS que usam uma MMU baseada em TLB. O código de inicialização C limpa o bit ERL para zero, de modo que, quando o software aplicativo é iniciado, ele vê o mapeamento de virtual para memória física adequado.

#### 4.1 Espaço de bits de configuração alternativo

Cada palavra de configuração tem uma palavra alternativa associada (designada pela letra A como a primeira letra no nome da palavra). Durante a inicialização do dispositivo, as Palavras Primárias são lidas e, se erros ECC incorretos forem encontrados, o sinalizador BCFGERR (RCON <27>) é definido e as Palavras Alternativas são usadas. Se erros ECC incorrigíveis forem encontrados nas Palavras Primárias e Alternativas, o sinalizador BCFGFAIL (RCON <26>) será definido e a configuração padrão será usada. A área de bits da configuração principal está localizada no intervalo de endereços, de 0x1FC01780 a 0x1FC017E8. A área de bits de configuração alternativa está localizada no intervalo de endereços, de 0x1FC01700 a 0x1FC01768.

### 4.2 Matriz de barramento (BMX)

O BMX é uma estrutura de switch que conecta os iniciadores de barramento do sistema (controlador Flash, instrução da CPU, dados da CPU, DMA do sistema e USB) aos destinos do barramento (RAM, Flash e periféricos sem DMA integrado). Todos os dados e instruções são transferidos através deste barramento. Somente um iniciador pode se conectar a um determinado destino por vez. Vários iniciadores podem estar ativos ao mesmo tempo, desde que cada um tenha um destino separado. Vários modos de prioridade (Round Robin, CPU fixa mais alta e CPU fixa mais baixa) estão disponíveis para permitir que a prioridade seja adaptada às necessidades do aplicativo. O modo 0 é um modo de prioridade fixa, com a CPU com a maior prioridade (consulte

Quadro 4-1) Para a maioria dos aplicativos, esse modo deve ser suficiente; no entanto, é possível que a CPU gere tráfego de barramento suficiente para "morrer de fome" os outros iniciadores que tentam acessar a memória Flash, impedindo-os de realizar transferências no limite de tempo necessário. Se essa 'fome' ocorrer, o modo Round Robin ou CPU mais baixo deve ser escolhido

O modo 1 é um modo de prioridade fixa com a CPU com a prioridade mais baixa (consulte Quadro 4-1) Este modo pode reduzir a latência das transferências de DMA porque os mecanismos de DMA têm uma prioridade mais alta que a CPU. O modo 2 é um modo Round Robin ou prioridade de rotação. A prioridade do iniciador para cada destino gira a cada acesso. Isso garante, não que o iniciador esteja com fome, mas a latência para acessos muda a cada acesso; isso torna a latência variável.

O modo de arbitragem é selecionado pelos bits BMXARB <1: 0> (CFGCON <25:24>).

Nota:

A CPU possui dois iniciadores: um para dados e outro para instruções. Em todos os modos de arbitragem, o iniciador de dados da CPU tem prioridade mais alta que o iniciador de instruções da CPU.

# TABELA 4-1: MODOS FIXOS ORDEM DE PRIORIDADE

| Modo 1                | Modo 0            |  |  |  |  |
|-----------------------|-------------------|--|--|--|--|
| CPU mais baixa        | CPU mais alta     |  |  |  |  |
| Prioridade máxima     |                   |  |  |  |  |
| Controlador Flash     | Controlador Flash |  |  |  |  |
| DMA                   | CPU               |  |  |  |  |
| USB                   | USB               |  |  |  |  |
| CPU                   | DMA               |  |  |  |  |
| Prioridade mais baixa |                   |  |  |  |  |

Nota:

O modo de arbitragem escolhido afeta apenas o desempenho do sistema quando ocorre uma disputa por um destino. O controlador Flash, ao programar a memória, sempre tem a prioridade mais alta, independentemente da configuração do modo de prioridade.

Referir-se **Seção 48. "Organização da memória e permissões" (** DS60001214) no *"Manual de Referência da Família PIC32"*, disponível no site da Microchip ( www.microchip.com/PIC32 ) para obter mais informações sobre a operação da matriz de barramento.

### 4.3. Buffer de Linha Flash

O buffer da linha Flash é um buffer que reside entre a Matriz de Barramento e a memória Flash. Quando uma busca em Flash é gerada, uma palavra dupla alinhada (64 bits) é lida. Este é então colocado no buffer da linha Flash. Se os dados do endereço solicitado do iniciador seguinte estiverem contidos no buffer da linha do Flash, eles serão lidos diretamente sem a necessidade de outra busca em Flash; se não estiver no buffer da linha do Flash, uma busca em Flash será gerada.





DS60001387C-página 42

### 5.0 MEMÓRIA DO PROGRAMA FLASH

Nota:

Esta folha de dados resume os recursos da família de dispositivos PIC32MM0256GPM064. isto

não é destinado a ser um

fonte de referência abrangente. Para complementar as informações nesta folha de dados, consulte **Seção 5.** "Programação em Flash"

(DS60001121) no "Manual de Referência da Família PIC32", disponível no site da Microchip ( www.microchip.com/ PIC32 ) As informações nesta folha de dados substituem as informações no FRM.

Os dispositivos da família PIC32MM0256GPM064 contêm uma memória interna do programa Flash para executar o código do usuário. O programa e o Boot Flash podem ser protegidos contra gravação. O tamanho da página para apagar é de 512 palavras de 32 bits. O tamanho da linha do programa é de 64 palavras de 32 bits. A memória pode ser programada por linhas ou por duas palavras de 32 bits, chamadas palavras duplas.

Nota:

Palayras duplas devem estar alinhadas em 64 bits.

Os dispositivos implementam um código de correção de erros (ECC) de 6 bits. O bloco de controle de memória contém uma lógica para gravar e ler bits ECC de e para a memória Flash. O Flash é programado ao mesmo tempo que os bits ECC correspondentes. O ECC fornece resistência aprimorada a erros do Flash. O erro de bit único ECC gera uma interrupção e pode ser corrigido de forma transparente. O erro de bit duplo do ECC resulta em uma exceção de erro de barramento.

Existem três métodos pelos quais o usuário pode programar essa memória:

- Auto-programação em tempo de execução (RTSP)
- Programação EJTAG
- A Programação Serial no Circuito (ICSP ™) RTSP é realizada pelo software executado a partir da memória Flash ou RAM. Informações sobre técnicas RTSP são descritas em Seção 5. "Programação em Flash" ( DS60001121) no "Manual de Referência da Família PIC32". A programação EJTAG é realizada usando a porta JTAG do dispositivo. A programação ICSP requer menos conexões do que a programação EJTAG. Os métodos EJTAG e ICSP estão descritos no "Especificação de programação do PIC32 Flash" (DS60001145), que está disponível para download no site da Microchip.

### O Flash Controller registra proteção contra gravação

Os registros NVMPWP e NVMBWP e o bit WR no registro NVMCON são protegidos (bloqueados) contra uma gravação acidental. Cada vez que é necessária uma sequência de desbloqueio especial para modificar o conteúdo desses registros ou bits. Para desbloquear, as seguintes etapas devem ser feitas:

- 1. Desative as interrupções antes da sequência de desbloqueio.
- Execute a sequência de desbloqueio do sistema gravando os valores-chave de 0xAA996655 e 0x556699AA no registro NVMKEY.
- 3. Escreva o novo valor nos bits necessários.
- 4. Reative as interrupções.
- 5. Volte a bloquear o sistema.

Referir-se Exemplo 5-1 .

#### EXEMPLO 5-1:

// sequência de desbloqueio NVMKEY = AA996655; NVMKEY = 556699AA:

// relock NVMKEY =

0;

# 8.0 CONTROLADOR DIRETO DE ACESSO À MEMÓRIA (DMA)

### Nota 1: Esta folha de dados resume os recursos

da família de dispositivos PIC32MM0256GPM064. isto não é destinado a ser um fonte de referência abrangente. Para complementar as informações nesta folha de dados,

referir para **Seção 31. "DMA Controller "(** DS60001117) no *"Manual de Referência da Família PIC32"*, disponível no site da

Microchip ( www.microchip.com/PIC32 )

O Controlador de acesso direto à memória (DMA) é um módulo mestre de barramento útil para transferências de dados entre periféricos e memória sem intervenção da CPU. A origem e o destino de uma transferência DMA podem ser qualquer um dos módulos mapeados na memória, que não possuem um DMA dedicado, existente no PIC32 (como SPI, UART, PMP etc.) ou na própria memória.

A seguir, estão alguns dos principais recursos do módulo DMA Controller:

- · Quatro canais idênticos, cada um com:
  - Registros de incremento automático e endereços de destino
  - Ponteiros de origem e destino
  - Memória para memória e transferências de memória para periféricos
- Detecção automática de tamanho de palavra:
  - Granularidade de transferência, até o nível de bytes
  - Os bytes não precisam ser alinhados por palavras na origem e no destino

- · Arbitragem de canal de prioridade fixa
- Modos de operação de canal DMA flexível:
  - Solicitações de DMA manual (software) ou automática (interrupção)
  - Modos One-Shot ou Auto-Repeat Block Transfer
  - Encadeamento canal a canal
- Solicitações flexíveis de DMA:
  - Uma solicitação de DMA pode ser selecionada de qualquer uma das fontes de interrupção periféricas
  - Cada canal pode selecionar qualquer interrupção observável (apropriada) como sua fonte de solicitação de DMA
  - Um cancelamento de transferência de DMA pode ser selecionado a partir de qualquer uma das fontes de interrupção periféricas
  - Terminação de transferência de correspondência de padrão (dados)
- Interrupções de status de vários canais de DMA:
- Transferência de bloco de canal DMA concluída
- Origem vazia ou meio vazia
- Destino cheio ou meio cheio
- Transferência de DMA interrompida devido a um evento externo
- Endereço DMA inválido gerado
- Recursos de suporte à depuração do DMA:
  - Endereço mais recente acessado por um canal DMA
  - Canal DMA mais recente para transferir dados
- · Módulo Geração CRC:
  - O módulo CRC pode ser atribuído a qualquer um dos canais disponíveis
  - O módulo CRC é altamente configurável
- Prioridade de arbitragem de barramento selecionável pelo usuário (consulte Seção 4.2 "Matriz de barramento (BMX)")
- 8 relógios do sistema por transferência de célula



