# FernUniversität in Hagen Fakultät für Mathematik und Informatik

## Lösungsvorschläge zur Klausur

## zum Kurs 1744

"PC-Technologie"

#### im Sommersemester 2011

30. Juli 2011

(Für die Fehlerfreiheit der Lösungsvorschläge wird keine Gewähr übernommen.)

### **Notenspiegel**

| Punkte       | Note | Anzahl | Ganze Note   | Prozent |
|--------------|------|--------|--------------|---------|
| 0 ≤ P < 30   | 5.0  | 7      | mangelhaft   | 33,33   |
| 30 ≤ P < 35  | 4.0  | 1      | ausreichend  | 14,29   |
| 35 ≤ P < 40  | 3.7  | 2      | addicionena  |         |
| 40 ≤ P < 45  | 3.3  | 2      |              |         |
| 45 ≤ P < 50  | 3.0  | 1      | befriedigend | 28,57   |
| 50 ≤ P < 55  | 2.7  | 3      |              |         |
| 55 ≤ P < 60  | 2.3  | 3      |              |         |
| 60 ≤ P < 65  | 2.0  | 0      | gut 14,29    |         |
| 65 ≤ P < 70  | 1.7  | 0      |              |         |
| 70 ≤ P < 75  | 1.3  | 0      | sehr gut     | 9,52    |
| 75 ≤ P ≤ 100 | 1.0  | 2      | John gut     | 3,32    |

#### Aufgabe 1: Module der Hauptplatine

a) Ordnen Sie die im Kurs behandelten "Busse" nach aufsteigender Übertragungsrate (<) und geben Sie – in Klammern die (theoretisch) erreichbaren Raten an. (Achten Sie dabei auf die Angabe einer jeweils korrekten Einheit.)

IEEE 1394a, PCI (32 Bit, 33.333 MHz), PCIe-x32, SATA II, Ultra-ATA/133, USB 2.0.

```
geordnet: IEEE 1394a( 400 Mbit/s ) < USB 2.0 ( 480 Mbit/s ) < Ultra-ATA/133 (133 MByte/s ) < PCI (133,3 MByte/s ) < SATA II ( 300 MByte/s ) < PCIe-x32 ( 32 GByte/s )
```

b) i) Geben Sie – in der richtigen Reihenfolge – an, welche Komponenten eines typischen PC-Prozessors ein <u>Befehl</u> durchläuft, nachdem er zur Verarbeitung aus dem Arbeitsspeicher geholt wurde. (Es reicht die Angabe der Komponenten – wahlweise für einen Prozessor von AMD oder Intel –, ihre Funktion muss nicht beschrieben werden!)

```
L2-Cache – L1-Befehls-Cache – (Pre)fetch-Puffer – Vordecoder/Befehls-Warteschlange – Decoder – µOp/MacroOp-Puffer – Befehlssteuereinheit/ReOrder-Puffer – Scheduler/ Reservation Station – Operationswerk
```

ii) Geben Sie – in der richtigen Reihenfolge – an, welche Komponenten eines typischen PC-Prozessors (von AMD oder Intel) ein <u>Datum</u> durchläuft, nachdem es zur Verarbeitung aus dem Arbeitsspeicher geholt wurde, und welchen Weg das Ergebnis der Verarbeitung bis zur Ablage im Arbeitsspeicher nimmt.

```
L2-Cache – L1-Daten-Cache – Lade/Speichereinheit – Register – Operationswerk – Register – Lade/Speichereinheit – L1-Daten-Cache – L2-Cache
```

c) i) Ergänzen Sie die nachfolgende Tabelle gebräuchlicher Speichermodule durch die Angabe der fehlenden Werte.

| DIMM-<br>Bezeichnung | Baustein-<br>Bezeichnung | Speichertakt<br>in MHz | E/A-Takt<br>in MHz | nominelle<br>Übertragungs-<br>rate in MT/s <sup>1</sup> | Übertra-<br>gungsleistung in<br>GB/s |
|----------------------|--------------------------|------------------------|--------------------|---------------------------------------------------------|--------------------------------------|
| PC2-6400             | DDR2-800                 | 200                    | 400                | 800                                                     | 6,4                                  |
| PC3-6400             | DDR3-800                 | 100                    | 400                | 800                                                     | 6,4                                  |

ii) Geben Sie an, was man unter der CAS-Latency (tcl bzw. CL) versteht?

Anzahl der Taktzyklen von der Selektion einer Speicherzelle bis zur Ausgabe des Datums an den Ausgängen des Speicherbausteins

iii) Wie groß ist t<sub>CL</sub> (in ns) für einen DDR2-800-Baustein, wenn er die Angabe CL=4 trägt? (Herleitung angeben!)

$$t_{CL}$$
 = 1/(2 \* freq) \* CL = 1 / (2 \* 200 MHz) \* 4 = 10 ns,  
wobei freq = 200 der Speichertakt in MHz ist.

\_

<sup>&</sup>lt;sup>1</sup> Mega-Transfers pro Sekunde

#### Aufgabe 2: Virtuelle Speicherverwaltung

Diese Aufgabe befasst sich mit der virtuellen Speicherverwaltung der PC-Prozessoren, und zwar genauer mit der Seitenverwaltung mit 4-kB-Seiten (ohne Adressraumerweiterung). Das folgende Bild stellt dazu die zweistufige Umwandlung einer linearen Adresse über das Seitentabellen-Verzeichnis (*Directory*) und die Seitentabelle in eine physikalische dar. Alle im Bild angegebenen Zahlen liegen im Hexadezimalformat vor. Die (nicht lückenlos aufeinander folgend) dargestellten Tabelleneinträge sind jeweils 4 Bytes lang, liegen im Little-Endian-Format vor und werden durch die Adresse ihres niederwertigen Bytes selektiert.



- a) Bestimmen Sie aus der linearen Adresse die Anfangsadresse des selektierten Eintrags im Seitentabellen-Verzeichnis<sup>2</sup> und kennzeichnen Sie diesen Eintrag im oben stehenden Bild.
  - Aus CR3 kommen die oberen 20 Adressbits AD400 . Die höchstwertigen 10 Bits der linearen Adresse werden durch die beiden unteren 0-Bits ergänzt und liefern damit die unteren 12 Bits 03C. Damit ergibt sich die Anfangsadresse des selektierten Eintrags zu: AD40 003C.
- b) Ermitteln Sie aus dem selektierten Eintrag die oberen fünf Tetraden (20 Bits) der Basisadresse der Seitentabelle und tragen Sie diese im Adressfeld (AF) neben der Seitentabelle ein.

Im selektierten Eintrag des Seitentabellen-Verzeichnisses steht der Wert 008B7 für AF.

\_

<sup>&</sup>lt;sup>2</sup> Dazu ist hilfreich, sich die oberen 20 Bits der linearen Adresse in binärer Form zu notieren.

c) Bestimmen Sie die Anfangsadresse des selektierten Eintrags in der Seitentabelle und kennzeichnen Sie ihn im oben stehenden Bild.

Die am unteren Ende durch zwei 0-Bits ergänzten Bits 21 – 12 der linearen Adresse ergeben E88. Damit ist die Anfangsadresse des Seitentabelleneintrags: 008B 7E88.

d) Bestimmen Sie aus dem selektierten Eintrag der Seitentabelle und der linearen Adresse die **physikalische Adresse** des Speicherzugriffs und tragen Sie sie ins oben stehende Bild ein.

Die höherwertigen 20 Bits im Seitentabellen-Eintrag sind: FAB02. An diese werden die unteren 12 Bits der linearen Adresse angehängt. Damit ergibt sich die physi(kali)sche Adresse zu: FAB0 28E0.

e) Benennen Sie den Speicher, in dem die Speicherverwaltungseinheit das Ergebnis der Adressumsetzung ablegt, durch seine Abkürzung und die vollständige Bezeichnung.

TLB - Translation Lookaside Buffer.

Der TLB ist gewöhnlich ein vollassoziativer Cache.

Geben Sie für die im oben stehenden Bild dargestellte Adressumsetzung den entsprechenden Eintrag in diesem Speicher an.

| Tag / lineare Adr. | Datum / physik. Adr. |
|--------------------|----------------------|
| 03FA2              | FAB02                |

Da alle Seiten (auch die Seitentabelle und das Seitentabellen-Verzeichnis) 4 kB groß sind, beginnen sie immer an Adressen, in denen die unteren 12 Bits gleich 0 sind. Daher müssen diese Adressbits nicht im TLB berücksichtigt werden.

f) Welche Funktion haben die Bits der in den Tabelleneinträgen mit "X" gekennzeichneten Hexadezimalziffern (Tetraden)? Geben Sie wenigstens eines dieser Bits und seine Bedeutung an:

Bei den mit ,X' bezeichneten 12 Bits handelt es sich um Steuerbits, die die Adressumsetzung beeinflussen.

Ein wichtiges Bit ist zum Beispiel das Present Bit (P), das anzeigt, ob die selektierte Seite oder die Seitentabelle bzw. das Seitentabellen-Verzeichnis sich momentan im Arbeitsspeicher befindet oder erst zur Durchführung des Zugriffes von der Festplatte durch das Betriebssystem geladen werden muss.

#### Aufgabe 3: Festplattenaufzeichnung

- a) Geben Sie an, was durch die Ziffern 2 bzw. 7 in der Bezeichnung der RLL 2.7-Codierung angegeben wird und welche Ergebnisse dadurch für die Aufzeichnung erreicht werden :
  - "2": Zwischen zwei Flusswechseln liegen wenigstens 2 Abtastpunkte ohne Flußwechsel. Ergebnis: Pro Spurelement können zur **Erhöhung der Speicherkapazität** drei Abtastpunkte untergebracht werden.
  - "7": Zwischen zwei Flusswechseln liegen höchstens 7 Abtastpunkte ohne Flußwechsel. Ergebnis: Gewährleistung der **Synchronisierung des Taktgenerators** durch einen Leseimpuls nach spätestens 7 Abtastpunkten ohne Leseimpuls.
- b) Die Datenbit-Folge D = 0101 1010 0110 0011 soll auf einer Festplatte mit RLL 2.7-Codierung aufgezeichnet werden. Tragen Sie dazu in das folgende Bild die aufgezeichneten Datenbits, die resultierende RLL 2.7-Codierung (nach unten stehender Tabelle), den Verlauf des Schreibstroms sowie die Magnetisierungsrichtung der Festplatte ein. Als Rastergröße in waagerechter Richtung ist darin die Länge eines Spurelements vorgegeben, d.h. der kleinste Abschnitt gleichgerichteter Magnetisierung. Ordnen Sie die Datenbits und den Speichercode jeweils über den Spurelementen an, in denen sie abgespeichert werden. Kennzeichnen Sie außerdem durch senkrechte Trennlinien die Gruppen von Datenbits, die gemeinsam in den Speichercode umgesetzt werden, sowie diese Code-Gruppierungen.



| Datenbits | Speichercode | Datenbits | Speichercode |
|-----------|--------------|-----------|--------------|
| 000       | F            | 11        | F            |
| 10        | -F           | 011       | F            |
| 010       | FF           | 0011      | F            |
| 0010      | FF           |           |              |

c) Auf der Platte sei die durch das folgende Bild dargestellte Magnetisierung gegeben. Ermitteln Sie den Verlauf der resultierenden Leseimpulse bei der RLL 2.7-Codierung und tragen Sie den Speichercode und die Datenbits ein. Kennzeichnen Sie wiederum durch senkrechte Trennlinien die Gruppen von Codezeichen und die daraus zu gewinnenden Gruppen von Datenbits.



#### Aufgabe 4: Halbleiter-Festplatten

Das folgende Bild zeigt das Schaltsymbol einer Flash-Speicherzelle, in dem eine wichtige Bauteil-Komponente weggelassen wurde.



a) Zeichen Sie diese Komponente ins Bild ein und geben Sie Ihre (englische) Bezeichnung an:

Floating Gate - FG

- b) Durch welchen Typ von Ladungsträgern: positive (+) oder negative (–) oder beide, wird eine Information in der (vervollständigten) oben dargestellten Zelle gespeichert? Was bewirken die gespeicherten Ladungsträger?
  - negative Ladungsträger (Elektronen). Die Elektronen sorgen für eine negative Vorspannung des FG, sodass der Transistor beim Lesen nicht mehr durchschaltet.
- c) Geben Sie für <u>eines</u> der beiden im Kurs beschriebenen Verfahren an, welche Spannungen an den Punkten A, B und L angelegt werden müssen, um die Speicherzelle zu **programmieren**. (Es reichen die Angaben GND, positive Spannung U, hohe positive Spannung U+ oder 'beliebig'.) Beschreiben Sie außerdem die Vorgänge im Transistor.
  - **1. Variante:** A: U+ B: GND L: beliebig

Beschreibung: Die hohe Spannung U<sub>GD</sub> sorgt dafür, dass Elektronen den Isolator zwischen D und FG durchwandern und sich auf dem FG sammeln.

2. Variante: A: U+ B: U+ L: GND

Beschreibung: Die hohe Spannung  $U_{GS}$  steuert den Transistor durch. Die hohe Spannung  $U_{DS}$  lässt "heiße" Elektronen durch den Isolator auf das FG wandern.

d) Geben Sie in der gleichen Form an, welche Spannungen an den Punkten A, B und L angelegt werden müssen, um die Speicherzelle zu **löschen.** Beschreiben Sie außerdem die Vorgänge im Transistor.

A: GND B: beliebig L: U+

Beschreibung: Die hohe Spannung U<sub>GS</sub> sorgt dafür, dass Elektronen den Isolator zwischen FG und S durchwandern und über L nach U+ abfließen. Dadurch wird die negative Vorspannung von FG beseitigt und der Transistor kann zum Lesen durchschalten.

## Aufgabe 5: ISO/OSI-Modell

Ergänzen Sie die folgende Darstellung des ISO/OSI-Schichtenmodells um die Namen der einzelnen Schichten und nennen Sie – sofern nicht bereits vorgegeben – für jede Schicht eine typische Netzwerkkomponente sowie ein Protokoll.

Wichtig: Mehrfachnennungen werden nicht gewertet!

| 7 | Name der Schicht:<br>Hardware:<br>Protokoll: | Anwendungsschicht<br>Application Gateway<br>FTP  |
|---|----------------------------------------------|--------------------------------------------------|
| 6 | Name der Schicht:<br>Hardware:<br>Protokoll: | Darstellungsschicht Communication Gateway ISO PP |
| 5 | Name der Schicht: Hardware: Protokoll:       | Sitzungsschicht Communication Gateway LDAP       |
| 4 | Name der Schicht: Hardware: Protokoll:       | Transportschicht<br>Communication Gateway<br>TCP |
| 3 | Name der Schicht: Hardware: Protokoll:       | Netzwerkschicht<br>Router<br>IP                  |
| 2 | Name der Schicht: Hardware: Protokoll:       | Datenverbindungsschicht<br>Bridge<br>Token Ring  |
| 1 | Name der Schicht: Hardware: Protokoll:       | Physische Schicht<br>Repeater<br>10 Base-T       |