

# Grundlagenpraktikum: Rechnerarchitektur

SoSe 2024 ~ *Danial Arbabi* danial.arbabi@tum.de





## Zulip-Gruppen

Gruppe 29

FR 12:00



Gruppe 32

FR 15:00



https://zulip.in.tum.de/#narrow/stream/2276-GRA-Tutorium---Gruppe-29

https://zulip.in.tum.de/#narrow/stream/2279-GRA-Tutorium---Gruppe-32



#### **Tutoriums-Website**



https://home.in.tum.de/~arb/

#### Disclaimer:

Dies sind keine offiziellen Materialien, somit besteht keine Garantie auf Korrektheit und Vollständigkeit. Falls euch Fehler auffallen, bitte gerne melden.



### Module in SystemC

#### Stichworte: Konstruktor, Sensitivity-Lists, behaviour

```
SC_MODULE(M1) {
      sc_signal < bool > x;
      sc_signal < bool > y;
      sc_signal < bool > output;
5
      SC_CTOR(M1) {
           SC_THREAD(behaviour);
           sensitive << x << y;
9
10
      void behaviour() {
11
           while (true) {
12
               output = x.read() | (!x.read() & y.read());
13
               wait();
14
15
16
17 };
```



### **Module in SystemC**

**Stichworte: Ports (input, output)** 

```
SC_MODULE(MyModule) {
      sc_in < bool > input;
      sc_out <bool > output;
      SC_CTOR(MyModule) {
           SC_THREAD(behaviour);
      void behaviour() {
           while (true) {
               output ->write(!input ->read());
               wait();
13
14
15 };
```

- Lesen vom Input
- Schreiben auf den Output



### Module in SystemC

#### Kommunikation zwischen Modulen (Kabel verbinden)



```
MyModule my1("my1");
MyModule my2("my2");
sc_signal < bool > sig_in, sig_mid, sig_out;
// Die Tatsächlichen Signale werden außerhalb der Module erstellt.

my1.input.bind(sig_in);
my1.output.bind(sig_mid);
// port.bind(signal) weist einem Port ein Signal zu.

my2.input(sig_mid);
my2.output(sig_out);
// Alternative Schreibweise: port(signal).
```

- Schreiben / Lesen von Signalen
- Verbinden dieser Signale mit den Ports



## **Aufgabe 1**Wahrheitstabellen

| x | y | $\mid x \oplus y \mid$ |
|---|---|------------------------|
| 0 | 0 | 0                      |
| 0 | 1 | 1                      |
| 1 | 0 | 1                      |
| 1 | 1 | 0                      |



## Aufgabe 2 XOR-Gatter

| x | y | $x \oplus y$ |
|---|---|--------------|
| 0 | 0 | 0            |
| 0 | 1 | 1            |
| 1 | 0 | 1            |
| 1 | 1 | 0            |

- 1, wenn genau ein Input 1 ist
- Bzw. 1 wenn beide Inputs unterschiedlich sind



## Aufgabe 3 Halbaddierer





## Teilaufgabe:

Implementiere den Halbaddierer in SystemC



## **Aufgabe 3**Volladdierer



## Teilaufgabe:

Implementiere den Volladierer in SystemC