

# Grundlagenpraktikum: Rechnerarchitektur

SoSe 2024 ~ *Danial Arbabi* danial.arbabi@tum.de





## Zulip-Gruppen

Gruppe 29

FR 12:00



Gruppe 32

FR 15:00



https://zulip.in.tum.de/#narrow/stream/2276-GRA-Tutorium---Gruppe-29

https://zulip.in.tum.de/#narrow/stream/2279-GRA-Tutorium---Gruppe-32



#### **Tutoriums-Website**



https://home.in.tum.de/~arb/

#### Disclaimer:

Dies sind keine offiziellen
Materialien, somit besteht keine
Garantie auf Korrektheit und
Vollständigkeit.
Falls euch Fehler auffallen, bitte
gerne melden.



## **Organisatorisches**

- Noch 2 Inhaltswochen (inkl. dieser)
- Woche 9 Fragestunde
- Teamtreffen
- Praktikumsordnung (vllt. Später genaueres)
- Hausaufgaben und Übungen machen
- Fragen JETZT stellen



### Kombinatorische vs. Sequentielle Schaltungen

#### **Kombinatorisch:**

- Typ von logischen Schaltungen.
- ▶ Bestehen aus Eingängen und Ausgängen.
- Ergebnisse hängen nur von aktuellen Eingängen ab!
  - Nicht von vorherigen Eingängen.

#### Sequentiell:

- Typ von logischen Schaltungen.
- ▶ Bestehen aus Eingängen und Ausgängen.
- Ergebnisse hängen auch von vorherigen Zuständen ab!



### Flip-Flops

- ► Komponente in vielen Schaltkreisen.
- Stellt ein Speicherelement dar.
- ► Es gibt veschiedene Arten von Flip-Flops:
  - ► RS-Flip-Flop (siehe Beispiel)
  - D-Flip-Flop
  - und viele mehr...

#### Clock:

- ▶ Bei Wechsel von 0 auf 1 ⇒ Flip-Flop wird aktualisiert ("steigende Flanke").
- Alternativ: Fallende Flanke beim Wechsel von 1 auf 0.





#### Wellenformen-Diagramm

- Diagramm zeigt Verlauf von Signalen.
- Für jeden Input und Output: eigene Zeile.



- ► Flip-Flop mit nur einem Input: *D*.
- Q speichert zu jeder steigenden Clock-Flanke Wert von D ab.
- ▶ Wellenformen-Diagramm mit nur einer Input-Zeile:





### **Clocks in SystemC**

▶ Best Practice: Wir erstellen eine Clock in sc\_main und binden sie an Input Ports in Modulen.

```
1 SC_MODULE(MY_MODULE) {
      sc_in < bool > clk;
      SC_CTOR(MY_MODULE) { }
3
4 };
6 int sc_main(int argc, char* argv[]) {
      sc_clock clk("clk", 2, SC_SEC);
8
      MY_MODULE my_module("my_module");
9
      my_module.clk(clk);
10
11
      sc_start(10, SC_SEC);
12
      return 0;
13
14 }
```



## Clocks in SystemC SC\_CTHREAD

#### Nutzen der Clock mit SC\_CTHREAD():

```
SC_MODULE(MY_MODULE) {
    sc_in < bool > clk;

SC_CTOR(MY_MODULE) {
        SC_CTHREAD(behaviour, clk.pos());
}

void behaviour() { ... }

};
```



## Clocks in SystemC SC\_CTHREAD

- ► SC\_CTHREAD(behaviour, clk.pos())
  - sc\_in.pos(): Event für steigende Flanke.
  - sc\_in.neg(): Event für sinkende Flanke.
  - sc\_in.value\_changed(): Event für jeden Flankenwechsel.



## Clocks in SystemC SC\_THREAD und SC\_METHOD

- ► SC\_METHOD und SC\_THREAD bieten Möglichkeiten, die Prozesse bei steigender Flanke eines sc\_in<bool> auszuführen.
- ► SC\_METHOD:

```
void behaviour() {
   std::cout << sc_time_stamp() << std::endl;
   next_trigger(clk.posedge_event());
}</pre>
```

► SC\_THREAD:

```
1 ...
2 SC_THREAD(behaviour);
3 sensitive << clk.pos();</pre>
```