## Рачунарски ВЛСИ системи (13e114влси) Прва предиспитна обавеза 20.11.2021.

## Напомене:

- Време за израду решења је 120 минута.
- Решење се оцењује по принципу "ради или не ради" посматрано на нивоу сваке појединачне ставке.

## Упутство:

- Виртуелну машину W7\_x64\_VLSI\_2021 која се налази на путањи C:\TEMP треба покренути помоћу алата VMware Workstation 16 Player.
- На виртуелној машини су доступни алати Questa SIM и Visual Studio Code.
- Након покретања виртуелне машине, <u>неопходно је</u> омогућити коришћење поменутих алата покретањем датотеке **RenewLicense.bat** која се налази на путањи **C:\questasim64\_10.4c\win64**.
- На **Desktop** виртуелне машине треба прекопирати директоријум **Projekat** и отворити га десним кликом и одабиром опције **Open with Code**.
- У оквиру пројекта, на путањи **Projekat\src\simulation** налазе се:
  - празне датотеке које треба попунити stavka\_b.v и stavka\_d.v
  - датотеке са решењима stavka\_b\_resenje.vp и stavka\_d\_resenje.vp
  - датотеке са тестовима stavka а test.vp и stavka с test.vp
- У оквиру пројекта, на путањи **Projekat\src\simulation\modules** налазе се:
  - празне датотеке које треба попунити stavka\_a.v и stavka\_c.v
  - датотеке са решењима stavka\_a\_resenje.vp и stavka\_c\_resenje.vp
  - датотеке са тестовима stavka b test.vp и stavka d test.vp
- У оквиру пројекта, на путањи **Projekat\tooling** налази се:
  - датотека **makefile** у којој се уноси назив модула који се покреће
- У оквиру пројекта, на путањи **Projekat\tooling\config** налазе се:
  - датотека list-src-files-simul.lst у којој се наводе путање до датотека које се користе приликом покретања
  - датотека waveform-define.do у којој се наводе називи сигнала које wave треба да прикаже
  - датотека run.tcl
- Датотеке са решењима stavka\_a\_resenje.vp и stavka\_b\_resenje.vp се искључиво покрећу заједно.
- Датотеке са решењима stavka\_c\_resenje.vp и stavka\_d\_resenje.vp се искључиво покрећу заједно.
- Приликом покретања датотека са решењима неопходно је <u>привремено</u> закоментарисати прву линију датотеке **run.tcl** додавањем знака # на почетак реда.
- Тест за ставку се покреће заједно са одговарајућом ставком (нпр. stavka\_a\_test.vp и stavka\_a.v).
- Приликом тестирања ставки **stavka\_b.v** и **stavka\_d.v** неопходно је <u>привремено</u> променити назив модула који се инстанцира на **stavka\_b\_test**, односно на **stavka\_d\_test**.
- Ha Rad (L:) предају се искључиво датотеке stavka\_a.v, stavka\_b.v, stavka\_c.v и stavka\_d.v.

## Задатак:

- (a) [7 поена] Написати комбинациони модул stavka\_a у оквиру засебне датотеке stavka\_a.v који има следеће портове:
  - једнобитни контролни улазни сигнал control
  - осмобитни улазни податак **repr**
  - једнобитни излазни податак **sign**
  - осмобитни излазни податак value

Модул треба да за задату представу броја одреди вредност тог броја. Контролни сигнал **control** даје информацију о томе у ком комплементу је број представљен. Број је представљен у првом комплементу када сигнал **control** има вредност нула, односно у другом комплементу када сигнал **control** има вредност један. Улазни податак **repr** садржи представу броја. Излазни податак **sign** треба да садржи информацију о знаку броја. Ако је број позитиван **sign** треба да има вредност нула, а ако је број негативан **sign** треба да има вредност један. Излазни податак **value** треба да садржи вредност броја.

- (b) [3 поена] Написати модул stavka\_b за тестирање (testbench) у оквиру засебне датотеке stavka\_b.v који инстанцира комбинациони модул stavka\_a описан у претходној ставци (DUT). Testbench треба да побуди DUT са свим могућим улазним вредностима. Testbench треба да прати вредности свих улазних и излазних сигнала за DUT и у тренутку њихове промене врши испис симулационог тренутка и вредности свих улазних и излазних сигнала за DUT.
- (c) [7 поена] Написати секвенцијални модул stavka\_c у оквиру засебне датотеке stavka\_c.v који има следеће портове:
  - асинхрони ресет активан за вредност нула **rst\_n**
  - сигнал такта **clk**
  - једнобитни контролни сигнал **inc**
  - једнобитни контролни сигнал **dec**
  - дванаестобитни излазни податак data out.

Модул представља регистар који броји по Фибоначијевој секвенци (0, 1, 1, 2, 3, 5, 8, ...). Излазни податак након асинхроног ресета има вредност 0. Излазни податак мења вредност на узлазну ивицу сигнала такта. Уколико контролни сигнал **inc** има вредност један, вредност излазног податка у наредној периоди сигнала такта се увећава на следећи елемент Фибоначијевог низа. Уколико контролни сигнал **dec** има вредност један, вредност излазног податка у наредној периоди сигнала такта се смањује на претходни елемент Фибоначијевог низа. Операција **inc** има већи приоритет од операције **dec**. Највећа вредност коју излазни податак може да има је 1597 (вредност излазног податка се не увећава преко 1597 без обзира на вредност контролног сигнала **inc**). Најмања вредност коју излазни податак може да има је 0 (вредност излазног податка се не смањује испод 0 без обзира на вредност контролног сигнала **dec**).

(d) [3 поена] Написати модул stavka\_d за тестирање (testbench) у оквиру засебне датотеке stavka\_d.v који инстанцира секвенцијални модул stavka\_c описан у претходној ставци (DUT). Testbench треба да побуди DUT са стотину псеудослучајних улазних вредности. Testbench треба да исписује симулациони тренутак и вредности свих улазних и излазних сигнала за DUT на сваку узлазну ивицу сигнала такта. За испис користити системски таск \$strobe. Овај системски таск прима исте аргументе као системски таск \$display.