# Microprocesadores



# Procesadores IA-32 e Intel<sup>®</sup> 64 Tareas

Alejandro Furfaro

Junio de 2012

#### **Temario**

- Introducción
- Recursos para manejo de tareas en IA-32
  - Task State Segment
  - Descriptor de TSS
  - Descriptor de TSS
  - Descriptor de Task Gate
- 3 Despacho de Tareas
- Anidamiento de Tareas
- Tareas en 64 bits

## ¿Quien o quienes conmutan tareas?

- Es una tarea compartida entre el Procesador y el Sistema Operativo.
- No funciona simultáneamente, sino en forma serializada a gran velocidad
- Nuestros sentidos no captan la intermitencia de cada tarea, creándose una sensación de simultaneidad.
- Para ello el sistema operativo tiene
  - un módulo de software llamado scheduler
  - Una lista de tareas a ejecutar
  - Un intervalo de tiempo llamado time frame dividido en intervalos mas pequeños de modo de asignarle a cada tarea un porcentaje del time frame.
- Cada tarea tiene así unos milisegundos para progresar, expirados los cuales suspende una tarea y despacha para su ejecución la siguiente de la lista.









































#### **Definiciones**

Tarea: es una unidad de trabajo que un procesador puede despachar, ejecutar, y detener a voluntad, bajo la forma de:

- La instancia de un programa (o, expresado en términos del Sistema Operativo, proceso).
- Un handler de interrupción.
- Un servicio del kernel (Núcleo del Sistema Operativo).
- Espacio de ejecución: Es el conjunto de segmentos de código, datos, y pila que componen la tarea. En un sistema operativo que utilice los mecanismos de protección del procesador se requiere un segmento de pila por cada nivel de privilegio.
- Contexto de ejecución: Es el conjunto de valores de los registros internos del procesador en cada momento. Para poder suspender la ejecución de una tarea y poder reasumirla posteriormente, es necesario almacenar este contexto en el momento de la suspensión.
- Espacio de Contexto de ejecución: Se compone de un segmento de memoria en el que el kernel del S.O. almacenará el contexto completo de ejecución del procesador. Se lo denomina Task State Segment (TSS)

## La arquitectura se basa en 5 elementos

- Segmento de estado de tarea (TSS).
- Descriptor de TSS
- Descriptor de Puerta de Tarea
- Registro de tarea
- Flag NT (bit 14 de EFLAGS)



## El TSS implementa el Espacio de Contexto

| 31 15 0                 |                      | )   |
|-------------------------|----------------------|-----|
| I/O Map Base Address    | Reserved             | 100 |
| Reserved                | LDT Segment Selector | 96  |
| Reserved                | GS                   | 92  |
| Reserved                | FS                   | 88  |
| Reserved                | DS                   | 84  |
| Reserved                | SS                   | 80  |
| Reserved                | cs                   | 76  |
| Reserved                | ES                   | 72  |
| EDI                     |                      | 68  |
| ESI                     |                      | 64  |
| EBP                     |                      | 60  |
| ESP                     |                      | 56  |
| EBX                     |                      | 52  |
| EDX                     |                      | 48  |
| ECX                     |                      | 44  |
| EAX                     |                      | 40  |
| EFLAGS                  |                      | 36  |
| EIP                     |                      | 32  |
| CR3 (PDBR)              |                      | 28  |
| Reserved                | SS2                  | 24  |
| ESP2                    |                      | 20  |
| Reserved                | SS1                  | 16  |
| ESP1                    |                      | 12  |
| Reserved                | SS0                  | 8   |
| ES                      | ESP0 4               |     |
| Reserved                | Previous Task Link   | 0   |
| Reserved hits. Set to 0 |                      |     |

- Es el lugar de memoria previsto en los procesadores IA-32 como espacio de contexto de cada tarea.
- El tamaño mínimo de este segmento es 67h.
- Se guardan los valores de SS y ESP para los stacks de nivel 2, 1, y 0. El del nivel 3 eventualmente estará en los registros SS:ESP.
- El Flag T genera una excepción de Debug cada vez que se conmuta de tarea (Pentium Pro en adelante), si está en '1'.
- I/O Map Base Address: Offset de 16 bits desde el inicio del TSS hasta el inicio del Mapa de permisos de E/S

# Mapa de Bits de E/S



- En Modo Protegido, por default una tarea que ejecuta con CPL=11 no puede ejecutar instrucciones de acceso a E/S, es decir IN, OUT, INS, y OUTS.
- El procesador utiliza el par de bits IOPL del registro EFLAGS, para modificar este comportamiento default, de manera selectiva para cada tarea.
- Para una determinada tarea con CPL=11, si desde el S.O. se pone el campo IOPL de EFLAGS en 11, se habilita el acceso a las direcciones de E/S cuyos bit correspondientes estén seteados en el Bit Map de permisos de E/S.
- Así se habilita el acceso a determinados ports para determinadas tareas.
- En este caso el TSS mide mas de 104 bytes (su límite será mayor que 67h).

17 / 29

# Cada TSS necesita un descriptor



- El Bit B (Busy) sirve para evitar recursividad en el anidamiento de tareas. Nos referiremos a él con mas detale cuando analicemos el anidamiento de tareas.
- El Límite debe ser mayor o igual a 67h (mínimo tamaño del segmento es 0x68, o 103<sub>10</sub>. De otro modo se genera una excepción TSS inválido, tipo 0x0A.



# Cada TSS necesita un descriptor



#### Task Gate: otra forma de acceder a una tarea





Procesadores IA-32 e Intel<sup>®</sup> 64 Tareas

## ¿Como se cambia a una tarea?

- El procesador puede despachar una tarea de las siguientes formas posibles:
  - Por medio de una instrucción CALL
  - Por medio de una instrucción JMP
  - Mediante una llamada implícita del procesador al handler de una interrupción manejado por una tarea.
  - Mediante una llamada implícita del procesador al handler de una excepción manejado por una tarea.
  - Mediante la ejecución de la instrucción IRET en una tarea cuando el flag NT (bit 14 del registro EFLAGS) es "1" para la tarea actual.
- En cualquier caso se requiere poder identificar a la tarea.
- Se necesita un selector en la GDT que apunte a una puerta de tarea o a un Task State Segment (TSS). Este selector debe estar en la correspondiente posición dentro de la instrucción CALL o JMP.

### Funcionamiento de tareas anidadas



### Funcionamiento de tareas anidadas

- Cuando se conmuta a una tarea mediante un CALL, una interrupción, o una excepción, el procesador copia el TR de la tarea actual en el campo "Previous Task Link" del TSS de la nueva tarea, y luego de completar el cambio de contexto, setea el bit NT del registro EFLAGS (bit 14).
- De este modo si la nueva tarea ejecuta en algún punto la instrucción IRET y el bit NT es '1', el procesador conmuta a la tarea anterior ya que tiene el selector de TSS de la tarea previa almacenado en el campo Previous Task Link del TSS de la tarea en ejecución.
- En cambio si la conmutación de tarea se efectúe con un JMP no se afecta el flag NT ni se completa el campo "Previous Task Link.

### Funcionamiento de tareas anidadas

- El procesador utiliza el Bit Busy de un descriptor de TSS para prevenir la reentrancia en una tarea (esto ocasionaría la pérdida de los datos del contexto de ejecución).
- Cuando se avanza en anidamiento de tareas mediante un CALL o una interrupción, este bit debe permanecer seteado, en el descriptor de TSS de la tarea previa.
- El procesador generará una Excepción de Protección General #GP, si se intenta despachar mediante un CALL o una Interrupción una tarea en cuyo TSS está seteado el bit Busy. Esto no ocurre si la la tarea en cuestión se despacha con un IRET ya que es de esperar en esta condición que el bit Busy esté seteado.
- Cuando la tarea ejecuta IRET o bien mediante un JMP despacha una nueva tarea, el procesador asume que la tarea actual finalizará y se debe limpiar el bit Busy en su descriptor de TSS

## Uno de los cambios mayores...

#### ¿Que cambia en Modo IA-32e?

Se mantienen los conceptos de espacio de tareas, estado de tareas, y se deben construir también las estructuras para almacenar los contextos de cada tarea. Sin embargo, no se mantiene el mecanismo de soporte a la conmutación de tareas propio del Modo Protegido legacy.

#### Condiciones que generan una excepción #GP

- Si se transfiere el control a un TSS o a una task gate mediante las instrucciones JMP, CALL, INT, o mediante una interrupción de hardware.
- Si se ejecuta IRET con EFLAGS.NT=1.



# ¿Que pasa con el TSS?

- En Modo 64 bits el procesador mantiene el TSS, pero su función ya no es la de almacenar el contexto de la tarea.
- Su función ahora es mantener
  - Los valores de RSP para los Niveles de Privilegio 2, 1, y 0, en formato canónico.
  - 2 La Tabla de Punteros a Stacks de Interrupciones (IST), punteros expresados también en su formato canónico.
  - 3 El Offset al BitMap de E/S.
- El sistema operativo de 64 debe crear al menos un TSS e inicializar el TR con el selector correspondiente a este segmento.
- Este segmento se utilizará tanto para tareas que ejecuten en el sub-modo 64 bits como en el sub-modo compatibilidad.



#### TSS en Modo IA-32e







## Descriptor de TSS en Modo IA-32e





#### Resumiendo...

En modo 64 Bits la conmutación de tareas no está soportada por el hardware, y por lo tanto debe hacerse por software quedando a cargo del programador de Sistemas....ouch!



