## GTI HS 23 Serie 7

Tobias Kohler, Nicolas Wyss, Maya Nedir

Die 7. Serie ist bis Mittwoch, den 22. November 2023 um 16:00 Uhr zu lösen und in schriftlicher Form in der Übungsstunde abzugeben. Für Fragen steht im ILIAS jederzeit ein Forum zur Verfügung. Zu jeder Frage wird, falls nicht anders deklariert, der Lösungsweg erwartet. Lösungen ohne Lösungsweg werden nicht akzeptiert. Allfällige unlösbare Probleme sind uns so früh wie möglich mitzuteilen, wir werden gerne helfen.

Viel Spass!

## 1 Addier-/Subtrahierwerk (3 Punkte)

Realisiere ein 3-Bit-Addier-/Subtrahierwerk, bei welchem mittels eines Steuereingangs S zwischen Addition und Subtraktion gewählt werden kann. Bei S=0 soll eine Addition, bei S=1 eine Subtraktion ausgeführt werden. Voll-, Halbaddierer und XOR Gatter dürfen als Bausteine verwendet werden.

## 2 Serienaddierer (4 Punkte)

- (a) (1 Punkt) Beschreibe den Ablauf der Addition 15+1 bei einem 4-Bit-Serienaddierer mittels einer Wertetabelle.
- (b) (1 Punkt) Wie kann man einen n-Bit-Serienaddierer nutzen, um eine (n-1)-stellige Binärzahl mit der Konstanten 3 zu multiplizieren?
- (c) (1 Punkt) Wieviele Taktschritte benötigt ein n-Bit-Serienaddierer zur Addition von zwei Zahlen?
- (d) (1 Punkt) Wie kann man einen n-Bit-Serienaddierer zu einem (n+1)-Bit-Serienaddierer erweitern?

## 3 Linear rückgekoppelte Schieberegister (3 Punkte)

- (a) (1 Punkt) Zeichne das LRSR beschrieben durch  $(5, 1 + X^2 + X^3)$
- (b) (1 Punkt) Gegeben der Startwert (0,1,1,1,0). Stelle eine Wertetabelle auf, die die ersten 10 Zustände dieses LRSR nach dem Startzustand  $t_0$  darstellt. *Tipp:* Die Wertetalbelle sollte wie folgt aufgebaut sein:

- (c) (1 Punkt) Gib für folgende Outputsequenzen an, ob sie von diesem LRSR erzeugt wurden oder nicht:
  - (i) 1 1 0 0 0 0 1 1 0 0
  - (ii) 0 1 1 0 0 1 0 1 1 1



