# 計算機組織期末 Project

110學年度第2學期

老師:朱守禮老師

組別:第36組

班別:資訊二乙

學生:資訊三乙 10833230 李郁含

- 、資訊三乙 10844132 黃中憫
- 、資訊三乙 10844149 謝宜庭

## 一、 背景

Project 目的:使用 Verilog HDL 與 Icarus Verilog 模擬器,以 MidtermProject 所設計之 ALU Design 為基礎設計一個 Pipelined MIPS-Lite CPU。

參考:是以計算機組織課程講義為基礎

- [1] Chapter 4
- [2] 課程講義之 Pipelined Datapath

Project 基本要求:

#### 設計要求:

ALU: 組合邏輯(Combinational Logic)

使用 Midterm Project 所設計之 ALU 完成 add, sub, and, or, sll, slt, ori 指令。

Datapath:

所有指令之執行,須遵守 5-Stage Pipelined CPU 執行指令之行為。

DIVU: 32-bits 無號數除法指令,使用 Midterm Project 所設計之 Division Hardware。

#### 指令要求: 16 道 MIPS 指令

- a) Integer Arithmetic: add, sub, and, or, sll, slt, ori
- b) Integer Memory Access: lw, sw
- c) Integer Branch: beq, bne, j
- d) Integer Multiply/Divide: divu
- e) Other Instructions: mfhi, mflo, nop

## 二、 方法

# Datapath、架構圖與設計重點說明

# (1) Datapath:

IF\_ID、MEM\_WB、ID\_EX、EX\_MEM: pipelined 的五個 stage,在 clk 正緣觸發時會將原本 in 的訊號丟到 out,也就是前往下一個 stage。

# I. Stage\_IF



## II. Stage\_EX



III.Stage\_ID



# IV.Stage\_MEM



## V. Stage\_WB



- IF\_ID: IF 階與 ID 階間的暫存器,在 clk 正緣觸發時更新其儲存資料,存放 IF 階欲傳送至 ID 階之資料。
- MEM\_WB: MEM 階與 WB 階間的暫存器,在 clk 正緣觸發時更新其儲存資料,存放 IF 階欲傳送至 ID 階之資料。
- ID\_EX: ID 階與 EX 階間的暫存器,在 clk 正緣觸發時更新其儲存資料,存放 IF 階欲傳送至 ID 階之資料。
- EX\_MEM: EX 階與 MEM 階間的暫存器,在 clk 正緣觸發時更新其儲存資料,存放 IF 階欲傳送至 ID 階之資料。

#### (2) ALU:

ALU 部份我們一共包含六個 module: alu、alu\_ctl、Bitslices、Bitslices2、Full Adder、ALU\_Shifter





每做一次 ALU 32bits 的運算時,我們會將 input A 跟 input B 以 1bit 進入 Bitslices 32 次(第 32 次進入 Bitslices2:特別多一個 set)分別做 1bit 的 AND、OR、ADD、SUB 跟 SLT (Full Adder 運算),最後再由輸入的訊號選擇要輸出的結果。

// Signal (6-bits)

// AND : 36 6'b100100

// OR : 37 6'b100101

// ADD : 32 6'b100000

// SUB : 34 6'b100010

// SLT : 42 6'b101010

// SLL : 00 6'b000000

// ORI : 13 6'b001101

只有多一個 ctl 的控制訊號輸入,此訊號為 alu\_ctl 的 output ALUOperation, 共三位元,最低兩個位元當作 Bitslices 的 sel,最高位元為 invertB 的輸入。

#### alu\_ctl:

根據 ALUOp 及 Funct 訊號決定 ALUOperation 以配送至 ALU。

ALUOp 為 00 時表強制加法,01 為強制減法,若為 10 則靠 Funct 判斷 ALU 的操作(ALUOperation)。

#### ALU\_Shifter:

在期中的 project 中獨立,在期末的 project 我們將他包含在 alu 模組內,將 32bits 的輸入依照二進位的 shift,依照這樣層層堆疊,實現 barrel shifter 的作法,用於 SLL 指令。



#### • AND:

input A 跟 input B 以每一位元進入 Bit slices 後,用 AND 邏輯閘運算再由輸入的 訊號選擇要輸出的結果

#### • OR:

input A 跟 input B 以每一位元進入 Bit slices 後,用 OR 邏輯閘運算再由輸入的訊號選擇要輸出的結果

#### • ORI :

類似於 OR,只是 or 是將 rs 的內容 OR rt 的內容寫回 rd,而 ori 則是將 rs 的內容 or immed 寫回 rt,因此只要確保進 ALU 時的 inputA 是 rs、inputB 是 immed、最終 DataMemory 的 WD 是 rt,其餘皆都和 ADD 相同。

- SLL: 往左移的指令,以 160 個二對一多工器(Barrel shifter)實現 32 位元之移位,只是將期中 project 獨立的 shifter 移至 alu 模組內。
- ADD, SUB 跟 SLT (Full Adder 運算):

#### ■ ADD, SUB:

在進入 Bit slices 之前會先判斷 Signal (輸入訊號),如果是 SUB 或 SLT 會 先將 invertB 設為一位元1;其餘設為一位元0。

input A 跟 input B 以每一位元進入 Bit slices 後, input B 先和 invertB 用 XOR 邏輯閘運算, 再把 1bit 的 carry in、input A 跟 XOR 邏輯閘運算結果帶入 Full Adder 運算做全加法,會得出 1bit 的 carry out(會當作下一個 Bit slices的 carry in)、sum,最後再由輸入的訊號選擇要輸出的結果。

如果 Signal (輸入訊號)是 SUB,要把第一個 Bit Slices 所帶入的 carry in 設為 1,因為做 SUB 運算時要把 input B 做 2 的補數(也就是 XOR 邏輯閘運算結果後加一),把 1bit 的 carry in input A 跟 XOR 邏輯閘運算結果帶入 Full Adder 運算做全加法,會得出 1bit 的 carry out(會當作下一個 Bit slices 的 carry in)、sum,最後再由輸入的訊號選擇要輸出的結果。

#### $\blacksquare$ SLT:

一樣 input A 跟 input B 以每一位元進入 Bit slices 後做完 32 位元,由於 SLT 結果的  $1\sim31$  位元皆是 0,所以直接把 0 帶入 Bit slices 裡的 less,如果 less 為 1 則輸出 1、如果 less 為 0 則輸出 0,只有在第 0 位元的 less 變數帶入 input A 減 input B 結果的最高位元,如果 A 大於 B,結果為 0,A 小於 B 結果則為 1。

#### ● 全加器 Full Adder:

data A 跟 data B 以 1bit 輸入, carry in 為上個運算之進位, sum 是加法運算結果 carry out 為運算之進位位元

- Sum: sum = data A XOR data B XOR data C
- Carry: cout = data A\* data B+ data A\* data C+ data B\* data C



#### (3) Division Hardware:

Dlivider: 跟期中作業一樣,裡面一樣是做第三版的無號數除法,不一樣的地方在於外面的接線。這次外面接了 ALU\_Control 和 Div\_clk,藉由這兩者來判斷何時要做和要做什麼。當 ALU\_ctl 傳入 Funct,他便會依照不同 case 來做。總共有3個 case,分別是 DIVU、MFHI 和 MFLO,DIVU 就是做最原本的第三版無號數除法,不過這次將除法做完後右移一位元的動作丟到後面兩個 case,本身沒有將所有事情做完,所以也不會輸出運算結果。而 MFHI 和 MFLO 則是先把除法最後一步驟做完再告訴後面的 HILO 要開始做事情了,並且把算完的結過輸出出去。而裡面的 HILO\_signal 會告訴 HILO 要搬的是哪一個部分。

# Divide Hardware - 3<sup>rd</sup> Version



HILO:這部分也是和期中的差不多,只是這次是由 Divider 裡的 HILO\_signal 輸出 來判斷究竟要做 MFHI 還是 MFLO 的指令。如果 Divider 輸出的 HILO\_signal 是 0,那麼就輸出餘數,如果 HILO\_signal 是 1,那麼就輸出商。



## (4) 其他:

#### I. add32:

實現32位元加法,此模組用於PC及branch的位址加法。

#### II. control\_single :

根據 6 bits 的 opcode 產生對應的控制訊號:

|          | RegDst | ALUSrc | MemtoReg | RegWrite | MemRead | MemWrite | Jump | ALUOp |
|----------|--------|--------|----------|----------|---------|----------|------|-------|
| R_FORMAT | 1      | 0      | 0        | 1        | 0       | 0        | 0    | 10    |
| ORI      | 0      | 1      | 0        | 1        | 0       | 0        | 0    | 00    |
| LW       | 0      | 1      | 1        | 1        | 1       | 0        | 0    | 00    |
| SW       | X      | 1      | X        | 0        | 0       | 1        | 0    | 00    |
| BEQ      | X      | 0      | X        | 0        | 0       | 0        | 0    | 01    |
| BNE      | X      | 0      | X        | 0        | 0       | 0        | 0    | 01    |
| J        | X      | 0      | X        | 0        | 0       | 0        | 1    | 01    |

#### III. mips\_single :

宣告元件類型跟名稱,整合所有 module 以及處理訊號傳送,然後依照課本的架構圖將線拉好。

#### IV. Memory:

依據 MemRead 及 MemWrite 控制 Memory 的寫入或讀取,若( MemRead, MemWrite ) = (0,1),執行寫入的功能,將 wd 寫入至 mem[ addr ]。

若(MemRead, MemWrite) = (1,0),執行讀取的功能,表需寫回 Register File,將 mem[addr]傳給 rd。

#### V. Mux2:

二對一多工器,根據訊號擇一輸出,主要用在選擇 PC 要 fetch 下一道指令的位址、ALU 的 operand2 輸入、欲寫回的暫存器以及內容。

#### VI. reg32: :

32 位元的暫存器,他會從 input 的 en\_reg 判斷可不可以寫入,之後將所讀取的資料寫入打算寫進的暫存器位址。

#### VII. reg\_file:

32個32位元的暫存器。一開始會先記錄 source1、source2的暫存器編號還有目的地的暫存器編號和欲寫入的資料。之後先將從 source1和 source2所讀取的資料存起來,然後將資料寫入目的地位址的地址。

#### VIII. sign extend:

位元擴充。將16位元的輸入變成32位元,在輸入資料的前面補上16個0。

## 三、結果

#### 1.Icarus Verilog 驗證結果:

```
28] => 02509025
0 (Port 1)
0 (Port 2)
    60, reading data: Mem[
   60, reg_file[ 0] =>
60, reg_file[ 0] =>
60, reg_file[ 0] =>
69, PC: 28
69, wd: x
69, OR
   70, reading data: Mem[ 24] => 08000009
70, reg_file[18] => 3 (Port 1)
70, reg_file[16] => 1 (Port 2)
   70, reg_file[18] =>
70, reg_file[16] =>
79, PC: 24
79, J
  80, reading data: Mem[
80, reg_file[ 0] =>
80, reg_file[ 0] =>
90, reg_file[18] <=
89, PC:
89, wd:
89, OR
                                                                     28] => 02509025
0 (Port 1)
0 (Port 2)
4 (Write)
   90, reading data: Mem[ 36] => 36310f0f
90, reg_file[18] => 4 (Port 1)
90, reg_file[16] => 1 (Port 2)
   90, reg_file[18] =>
90, reg_file[16] =>
99, PC: 36
99, ORI
100, reading data: Mem[
100, reg_file[17] =>
100, reg_file[17] =>
110, reg_file[18] <=
109, PC:
109, wd:
109, NOP
                                                                      40] => 000000000
2 (Port 1)
2 (Port 2)
3 (Write)
110, reading data: Mem[ 36] => 36310f0f
110, reg_file[0] => 0 (Port 1)
110, reg_file[0] => 0 (Port 2)
110, reg_file[ 0] =>
110, reg_file[ 0] =>
110, reg_file[ 0] =>
119, PC: 36
119, ORI
120, reading data: Mem[
120, reg_file[17] =>
120, reg_file[17] =>
130, reg_file[18] <=
129, PC:
129, wd:
129, NOP
                                                                       40] => 00000000
2 (Port 1)
2 (Port 2)
5 (Write)
```

```
44] => 02529080
130, reading data: Mem[
                               0 (Port 1)
130, reg_file[ 0] =>
130, reg_file[ 0] =>
139, PC: 44
                                0 (Port 2)
139, wd:
139, SLL
                             3855 (Write)
140, reg_file[17] <=
                              48] => 02d7982a
5 (Port 1)
140, reading data: Mem[
140, reg_file[18] =>
                                 5 (Port 1)
140, reg_file[18] =>
                                5 (Port 2)
149, PC:
149, wd:
149, SLT
                              52] => 0232001b
150, reading data: Mem[
150, reg_file[22] =>
150, reg_file[23] =>
                              7 (Port 1)
8 (Port 2)
159, PC:
              52
159, wd:
159, DIVU
                3855
160, reg_file[17] <=
                             3855 (Write)
160, reading data: Mem[
                              56] => 00009810
160, reg_file[17] =>
160, reg_file[18] =>
                             3855 (Port 1)
                             5 (Port 2)
169, PC: 56
169, wd: 0
169, MFHI
170, reading data: Mem[
                                60] => 00009812
170, reg_file[ 0] =>
                               0 (Port 1)
170, reg_file[ 0] =>
                                0 (Port 2)
179, PC:
179, wd:
              60
                  20
179, MFLO
```

以上為 16 道指令於 terminal 輸出的結果,能觀察出指令之暫存器數值與輸出結果相符合。

#### 2.Waveform 輸出圖形:

# 分成 16 道指令

#### (1)LW

| Time opcode[5:0] =35 xxx | 100 sec |
|--------------------------|---------|
|                          | 35      |
| DD1 [21 • 01 = 2         |         |
| RD1[31:0] =2 xxx         | 2       |
| RD2[31:0] =21 xxx        | 21      |
| RN1[4:0] =17 xxx         | 17      |
| RN2[4:0] =15 xxx         | 15      |
| RegWrite=0               |         |
| WD[31:0] =XXX xxx        |         |
| WN [4:0] =XXX            | xxx     |
| clk=1                    |         |

#### (2)BEQ



#### (3)BNE

| Signals       | Waves |
|---------------|-------|
| Time          | sec 4 |
| opcode[5:0]=5 | 5     |
| RD1[31:0] =2  | 2     |
| RD2[31:0]=2   | 2     |
| RN1[4:0] =17  | 17    |
| RN2[4:0]=17   | 17    |
| RegWrite=x    |       |
| WD[31:0] =XXX | xxx   |
| WN[4:0] =XXX  | xxx   |
| clk=1         |       |
|               |       |

#### (4)BNE

| Signals       | Wave | S   |
|---------------|------|-----|
| Time          | ec   | 500 |
| opcode[5:0]=5 | 5    |     |
| RD1[31:0] =2  | 2    |     |
| RD2[31:0] =3  | 3    |     |
| RN1[4:0] =17  | 17   |     |
| RN2[4:0] =18  | 18   |     |
| RegWrite=1    |      |     |
| WD[31:0] =256 | 256  |     |
| WN[4:0]=15    | 15   |     |
| clk=1         |      |     |
|               |      |     |

## (5)ADD



#### (6)SUB



(7)J



#### (8)OR



#### (9)SW

| Signals        | Waves |
|----------------|-------|
| Time           | 900   |
| opcode[5:0] =2 | 2     |
| RD1[31:0]=0    | 0     |
| RD2[31:0]=0    | 0     |
| RN1[4:0] =0    | 0     |
| RN2[4:0]=0     | 0     |
| RegWrite=1     |       |
| WD[31:0]=4     | 4     |
| WN[4:0]=18     | 18    |
| clk=0          |       |

#### (10)ORI



#### (11)NOP



#### (12)SLL



#### (13)SLT



#### (14)DIVU



#### (15)MFHI



#### (16)MFLO



#### 分成 24 個 Module

#### (1)ALU



(2)ALUCTL

| Signals           | Waves |     |    |    |    |     |     |     |     |       |    |     |     |     |     |     |    |    |        |  |  |  |  |
|-------------------|-------|-----|----|----|----|-----|-----|-----|-----|-------|----|-----|-----|-----|-----|-----|----|----|--------|--|--|--|--|
| Time              | 9     |     |    |    |    |     |     |     |     | 0 sec |    |     |     |     |     |     |    |    | 00 sec |  |  |  |  |
| ALUOp[1:0]        | 00    |     | 01 |    |    | 10  | 01  | 10  | 01  | 10    | 00 | 10  | 00  | 10  |     |     |    |    | хх     |  |  |  |  |
| ALUOperation[2:0] | 010   | 110 |    |    |    | 010 | 110 | 001 | 110 | 001   |    | 011 | 001 | 011 | 111 | xxx |    |    |        |  |  |  |  |
| Funct[5:0]        | xx    | 00  | 04 | 03 | 02 | 20  | 09  | 25  | 09  | 25    | 0F | 00  | 0F  | 00  | 2A  | 1B  | 10 | 12 | xx     |  |  |  |  |
| Ori               |       |     |    |    |    |     |     |     |     |       |    |     |     |     |     |     |    |    |        |  |  |  |  |

#### (3)ALUMUX

| Signals | Waves   |         |         |         |         |         |         |         |         |         |         |         |         |         |         |         |         |         |         |         |  |  |
|---------|---------|---------|---------|---------|---------|---------|---------|---------|---------|---------|---------|---------|---------|---------|---------|---------|---------|---------|---------|---------|--|--|
| Time    | )       |         |         |         |         |         |         |         | 1000    | sec     |         |         |         |         |         |         |         |         | 2000    | sec     |  |  |
| a[31:0] | xxxxxxx | 000000+ | 0000000 | 2       | 000000+ | 000000+ |         | 000000+ | 000000+ | 000000+ | 000000+ | 000000+ | 000000+ | 000000+ | 000000+ | 000000+ | 000000+ | 0000000 | 0       | xxxxxxx |  |  |
| b[31:0] | xxxxxxx | 000000+ | 000000+ | 000000+ | 000000+ | FFFF90+ | 000000+ | FFFF90+ | 000000+ | FFFF90+ | 00000F+ | 000000+ | 00000F+ | 000000+ | FFFF90+ | FFFF98+ | 000000+ | FFFF98+ | FFFF98+ | xxxxxxx |  |  |
| sel     |         |         |         |         |         |         |         |         |         |         |         |         |         |         |         |         |         |         |         |         |  |  |
| y[31:0] | xxxxxxx | 000000+ | 0000000 |         | 000000+ | 000000+ | 000000+ | 000000+ | 000000+ | 000000+ | 00000F+ | 000000+ | 00000F+ | 000000+ | 000000+ | 000000+ | 000000+ | 0000000 | 0       | xxxxxxx |  |  |

#### (4)ALUOUTMUX

| Signals | Waves    |                  |                                                |                                                       |
|---------|----------|------------------|------------------------------------------------|-------------------------------------------------------|
| Time    |          |                  | 1000 sec                                       | 2000 sec                                              |
|         |          |                  |                                                |                                                       |
| a[31:0] | xxxxxxx  | 000000+00000000  | FFFFFF+ 000000+ 000000+ 000000+ 000000+ 000000 | 000+ 000000+ xxxxxxxx                                 |
| b[31:0] | 00000000 |                  |                                                | 00000303                                              |
| sel     |          |                  |                                                |                                                       |
| y[31:0] | xxxxxxx  | 000000+ 00000000 | FFFFF+ 000000+ 000000+ 000000+ 000000+ 000000  | 000+ 000000+ 000000+ xxxxxx+ 000000+ 000003+ xxxxxxxx |
|         |          |                  |                                                |                                                       |

#### (5)BRADD



#### (6)CTL



#### (7)DatMem



#### (8)Divider



#### (9)EX MEM



#### (10)HiLo



#### (11)ID\_EX



#### (12)IF\_ID



#### (13)InstrMem



#### (14)JMUX

| Signals | Waves                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|---------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Time    | 0 1000 sec 2000 sec                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
| a[31:0] | 00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+ |
| b[31:0] | 00000+   OXXXXX   XXXXX   00BC0+   00C40+   00C40+   00C40+   00C30+   01424+   00000+   01424+   00000+   01424+   00000+   01434+   00000+   01434+   035E6+   00000+   010000+   0140000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   010000+   01000 |
| sel     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| y[31:0] | 00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+  00000+ |

## $(15)MEM_WB$



## (16)PC

| Signals     | Waves         |        |        |        |           |        |        |        |        |        |        |        |        |        |        |        |        |        |        |        |        |        |       |
|-------------|---------------|--------|--------|--------|-----------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|-------|
| Time        |               |        |        |        |           |        |        | 1000   | sec    |        |        |        |        |        |        |        |        |        | aec    |        |        |        |       |
| clk         |               |        |        |        |           |        |        |        | $\Box$ |        |        |        |        |        |        |        |        |        |        |        |        |        |       |
| d_in[31:0]  | 00000+ 00000+ | 00000+ | 00000+ | 00000+ | 0+)00000  | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000 |
| d_out[31:0] | 00000+ 00000+ | 00000+ | 00000+ | 00000+ | 0+)00000- | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000 |
| en_reg      |               |        |        |        |           |        |        |        |        |        |        |        |        |        |        |        |        |        |        |        |        |        |       |
| rst         |               |        |        |        |           |        |        |        |        |        |        |        |        |        |        |        |        |        |        |        |        |        |       |

## (17)PCADD

| Signals      | Waves                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|--------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Time         | 1000 sec 2000 sec                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
| a[31:0]      | 00000+ 000000+ 000000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 00000+ 0 |
| b[31:0]      | 0000004                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| result[31:0] | 00000+ 000000+ 000000+ 000000+ 000000+ 000000                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
|              |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |

### (18)PCMUX

| Signals | Waves     |       |        |        |                |        |        |               |        |        |        |        |        |        |          |        |        |        |        |        |        |        |        |        |        |  |
|---------|-----------|-------|--------|--------|----------------|--------|--------|---------------|--------|--------|--------|--------|--------|--------|----------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--|
| Time    | )         |       |        |        |                |        |        |               |        |        | sec    |        |        |        | 2000 sec |        |        |        |        |        |        |        |        |        |        |  |
| a[31:0] | 00000+    | 0000+ | 00000+ | 00000+ | 00000+         | 00000+ | 00000+ | 00000+        | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+   | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 000000 |  |
| b[31:0] | xxxxxxx   |       |        | 00000+ | 0000+ 00000018 |        |        | FFFE4+ 00000+ |        |        |        | FFFE4+ | 00003+ | 00000+ | 00003+   | 00000+ | FFFE4+ | FFFE6+ | 00000+ | FFFE6+ | FFFE6+ | xxxxxx | (X     |        |        |  |
| sel     |           |       |        |        |                |        |        |               |        |        |        |        |        |        |          |        |        |        |        |        |        |        |        |        |        |  |
| y[31:0] | 00000+)00 | 0000+ | 00000+ | 00000+ | 00000+         | 00000+ | 00000+ | 00000+        | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+   | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 000000 |  |

## (19)RFMUX



## (20)RegFile



## (21)SignExt

| Signals   | Waves  |             |          |        |            |        |        |        |        |        |        |        |        |        |        |        |         |        |        |        |        |         |  |
|-----------|--------|-------------|----------|--------|------------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|---------|--------|--------|--------|--------|---------|--|
| Time      | ,      |             |          |        |            |        |        |        | 1000   |        |        |        |        |        |        |        |         |        | 2000   | sec    |        |         |  |
| RD1[31:0] | xxxxx+ | 000000      | 02       |        | 00000+     | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ |        | 00000+ | 00000+ | 00000+ | 0000000 | 00     | xxxxxx | ××     |        |         |  |
| RD2[31:0] | xxxxx+ | 00000+      | 00000002 | 00000+ | 00000+     | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ |        | 00000+ | 00000+ | 00000+ | 0000000 | 00     | xxxxxx | xx     |        |         |  |
| RN1[4:0]  | ××     | 11          |          |        | 12         | 00     | 12     | 00     | 12     | 11     | 00     | 11     | 00     | 12     | 16     | 11     | 00      |        | xx     |        |        |         |  |
| RN2[4:0]  | ××     | OF          | (11      | 12     | 10         | 00     | 10     | 00     | 10     | 11     | 00     | 11     | 00     | 12     | 17     | 12     | 00      |        | xx     |        |        |         |  |
| RegWrite  |        |             |          |        |            |        |        |        |        |        |        |        |        |        |        |        |         |        |        |        |        |         |  |
| WD[31:0]  | xxxxx  | xxxxxxx 000 |          |        | 0+ xxxxxxx |        |        | 00000+ | xxxxx+ | 00000+ | xxxx+  | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+  | 00000+ | xxxxx+ | 00000+ | 00000+ | xxxxxxx |  |
| WN[4:0]   | 00     | xx          |          | 0F     | жX         |        | жX     | 12     | 00     | 12     | 00     | 12     | 11     | 00     | 11     | 00     | 12      | 13     | 00     | 13     |        | xx      |  |
| clk       |        |             |          |        |            |        |        |        |        |        |        |        |        |        |        |        |         |        |        |        |        |         |  |

#### (22)WRMUX

| Signals | Waves   |           |        |           |         |       |        |        |        |        |        |        |        |        |        |        |        |        |         |  |
|---------|---------|-----------|--------|-----------|---------|-------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|---------|--|
| Time    | ·       |           |        |           |         | 1000  | 5ec    |        |        |        |        |        |        |        |        | 2000   | sec    |        |         |  |
| a[31:0] | xxxxxxx | 00000+    | 000000 | FFFFF+ 00 | 000+ 00 | +0000 | 00000+ | 00000+ | 00000+ | 00000+ | +00000 | 00000+ | 00000+ | 00000+ | 00000+ | xxxxx+ | 00000+ | 00000+ | xxxxxxx |  |
| b[31:0] | xxxxxxx | 00000+ 22 | xxxxx  |           |         |       |        |        |        |        |        |        |        |        |        |        |        |        |         |  |
| sel     |         |           |        |           |         |       |        |        |        |        |        |        |        |        |        |        |        |        |         |  |
| y[31:0] | xxxxxxx | 00000+ 23 | xxxxx  | 00        | 000+ xx | exxx+ | 00000+ | xxxxx+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | 00000+ | xxxxx+ | 00000+ | 00000+ | xxxxxxx |  |

#### 四、討論

各組員分工方式與負責項目:

10833230 李郁含

alu、alu\_ctl、Bitslices、Bitslices2、Full Adder、ALU\_Shifter 撰寫、製作計算機組織成果報告

10844132 黄中憫

reg32 、reg\_file、mux\_2to1、sign\_extend、Divider、HILO 撰寫、撰寫之程式說明

10844149 謝宜庭

整個 project 接線 code 之撰寫、撰寫之程式說明、畫架構圖

五、結論 六、未來展望

心得:

10833230 李郁含

這次的期末 project 跟期中比難度簡直是直線上升,課本講義上的架構圖複雜了 100 倍,光是一開始理解題目、老師原本的 code 跟作業要求就花了將近一個禮 拜,更別說後面的擴增指令的撰寫和各個暫存器的接線更是讓我們頭痛不已,我 們遠距後的時間幾乎都花在研究 5-stage-pipeline cpu 上了。

雖然在這個艱難關卡的project 我們遇到了不少災難和關卡,比如說跟期中的ALU比多了幾道指令該怎麼解決、還有此次作業 shifter 要包在 alu 模組裡、pipeline 的暫存器需要什麼訊號、除法器訊號要怎麼給跟最後整個 project 的接線,不過這次的 project 也讓我們對 pipeline cpu 的運作又有更進一步的認識也讓我們對於 verilog 的撰寫更大幅度地進步,且最後因為大家分散各地分 part 寫的寫完的程式碼們一起執行肯定會有大量的 bug 需要 de,不過大家一起同心協力討論 debug ,最後看到成果出來的那刻真的相當欣慰及感動,這次的作業其實不好分 part 因此我們大家都相當配合,每人都付出了努力在這份作業上,也才能即時並順利地完成作業。

10844132 黄中憫

這次的作業真的好難,期中作業和這次的比根本就是小巫見大巫……這次真的是多虧我的組員才能在截止日前將這份作業完成。我負責的只有 DIVU 的部分,但光這一部分就讓我頭痛了很久,雖然裡面內容沒有變很多,但是實際上完全不一樣,外面的接線和指令輸入輸出,只是多了這兩個部份就差了很多……因為要考慮到除法器他要接在什麼東西上,指令是從哪邊傳進來,後面輸出時要怎麼告訴後面的 HILO 要做 MFHI 或者 MFLO 這兩道指令。當所有東西都和在一起時,整體的難度就上了好幾階。不過真的是還好我的組員願意幫助我,陪我一起寫和找Debug,不然我不覺得我有辦法做出這次的作業。

#### 10844149 謝宜庭

這次的作業比期中困難很多,光是理解好 datapath 就花了一些時間,接線的部分更是錯綜複雜。為了順利完成接線,在這之前也畫了各個元件的實際樣貌(in out 線路),這部分一定要完全理解架構圖才能順利完成。整合的部分也遇到好多困難,因為當時跟大家約了一天要將自己的部分寫完,但實際理解才發現,我的部分需要用到其他人的線路,因此接完固有的指令後,等組員寫完再修改線路與、重新拉線。還有將 Divu 與 Alu 丟到 datapath 電路也花很多心力,因為用的參數名稱都不同整合起來就很麻煩。雖然真的很趕,最後我們還是在期限前完成,而且因為這次的作業,我們也學到很多關於設計 CPU 的相關資訊。

附圖是各個元件的樣貌

