

# Lab08 Channel and Interface

Finite state machine (FSM)
Protocol, Interface
林昱維

## Purpose

- Be familiar with advanced FSM
- Introduce high speed communication protocol

## System

- 一個系統可以分成三個部分
  - Master: 主設備,通常是運算單元等,讀取資料做運算
  - Interconnect: 包含decoder, arbiter等,負責處理不同設備間連接與先後問題
  - Slave: 從設備,通常是memory,負責儲存資料



#### Protocol

- 常見名詞
  - Bus: 傳輸通道,像是data bus, control bus, address bus等
  - Interface: 連接標準
  - Protocol: 數據傳輸規則,定義所有設備、interface、bus...等之間的關係
- AXI是一種高速傳輸協議,其中定義了下列之間的interface定義
  - Master interconnect
  - Interconnect slave
  - Master slave



#### AXI4 bus

- AXI共有5組channel
- 可同時執行read和write



Figure A1.2: Channel architecture of reads

AXI4 read channel architecture



Figure A1.1: Channel architecture of writes

AXI4 write channel architecture

## Handshake process

- Valid: 傳輸端, 值為1代表資料準備好可以傳輸
- Ready: 接收端,值為1代表準備好接收資料
- data只有在valid和ready同時拉起時才能順利傳遞



# Simplified AXI transaction – read (Not this Lab)



# Simplified AXI transaction – write (Not this Lab)



## Lab block diagram

Interconnect is omitted since there's only 1 master and 1 slave in this Lab



## Lab explain

- 這次Lab要實作的是在master interface對slave進行資料傳輸
- Input給予mode, addr與data,design要負責進行memory access
- Design完成memory access後要將結果output回傳回去

## Lab FSM



## **Ports**

| Signals   | Bit width | in/output | Definition                                   |
|-----------|-----------|-----------|----------------------------------------------|
| clk       | 1         | input     | Clock                                        |
| rst_n     | 1         | input     | Asynchoronous active-low reset               |
| in_valid  | 1         | input     | High when input is valid                     |
| in_mode   | 1         | input     | Read / write mode (read=0, write=1)          |
| in_addr   | 4         | input     | Read / write address                         |
| in_data   | 8         | input     | Write data, will only be given at write mode |
| Signals   | Bit width | In/output | Definition                                   |
| out_valid | 1         | output    | Read / write finish                          |
| out_data  | 8         | output    | Read data from slave memory                  |

# AXI read channel ports

#### Read port

| Signals  | Bit width | In/output | Definition                                            |
|----------|-----------|-----------|-------------------------------------------------------|
| ar_addr  | 4         | output    | Read address                                          |
| ar_valid | 1         | output    | Read address valid                                    |
| ar_ready | 1         | input     | Read address ready, 1 when memory confirm address     |
| r_data   | 8         | Input     | Read data                                             |
| r_valid  | 1         | input     | Read data valid, 1 when memory read successfully      |
| r_ready  | 1         | output    | Read data ready, after AR output 1 when read is ready |

# AXI write channel ports

• Write port

| Signals  | Bit width | In/output | Definition                                             |
|----------|-----------|-----------|--------------------------------------------------------|
| aw_addr  | 4         | output    | Write address                                          |
| aw_valid | 1         | output    | Write address valid                                    |
| aw_ready | 1         | input     | Write address ready, 1 when memory confirm address     |
| w_data   | 8         | output    | Write data                                             |
| w_valid  | 1         | output    | Write data valid, after AW output 1 when data is valid |
| w_ready  | 1         | input     | Write data ready, 1 when memory write successfully     |

- in\_valid 4 cycles
- in\_mode & in\_addr會連續給予4 cycles,但值完全相同,所以實際上僅一筆輸入, 因指令及位址只會有一個
- in\_data會維持unknown,因為不須寫入資料



- input完成後,必須在30 cycle內拉起ar\_valid, ar\_addr向slave確認addr
- 等待ar\_ready,當slave回應ar\_ready後完成handshake,進入R phase
- ar\_valid, ar\_addr在handshake完成後必須馬上reset回0 handshake



- AR phase完成後,必須在30 cycle內拉起r\_ready,準備接收資料
- 等待r\_valid,當slave回應r\_valid完成handshake,總共會handshake四次
- r\_ready在handshake四次完成後必須馬上reset回0



- R phase完成後,必須在30 cycle內拉起out\_valid輸出剛剛接收的資料
- 連續拉起out\_valid 4 cycle依序輸出剛剛接收到的四個值
- out\_valid, out\_data在連續輸出4 cycle後必須馬上reset回0



- in\_valid 4 cycles
- in\_mode & in\_addr會連續給予4 cycles,但值完全相同,所以實際上僅一筆輸入, 因指令及位址只會有一個
- · in\_data會連續給予4個不同的值,必須依序傳送



- input完成後,必須在30 cycle內拉起aw\_valid, aw\_addr向slave確認addr
- 等待aw\_ready,當slave回應aw\_ready後完成handshake,進入W phase
- aw\_valid, aw\_addr在handshake完成後必須馬上reset回0



- AW phase完成後,必須在30 cycle內拉起w\_valid,準備傳遞資料
- 等待w\_ready, 當slave回應w\_ready完成handshake,總共會handshake四次,將 剛剛in\_data輸入的資料依序傳輸

• w\_valid, w\_data在handshake四次完成後必須馬上reset回0 handshake



- W phase完成後,必須在30 cycle內拉起out\_valid確認完成傳輸
- 連續拉起out\_valid 4 cycle , out\_data在4個cycle都要輸出0
- out\_valid, out\_data在連續輸出4 cycle後必須馬上reset回0



## Spec – pattern check (input, output)

- 所有output必須asynchoronous negedge reset
- in\_valid拉下後30 cycles內必須進行handshake
- 在R,W的四次handshake完成前不能拉起out\_valid
- R,W的四次handshake完成後30 cycles內必須拉起out\_valid
- out\_data只有在out\_valid=1且mode是read情況才能有值,其他時候必須為0
- Read mode out\_valid拉起時 out\_data必須為讀出的值,且照順序(r\_data)
- Write mode out\_valid拉起時 out\_data必須為0
- out\_valid只能連續拉起4 cycle,完成後下一cycle必須reset回0

## Spec – pattern check (Read process)

- In whole read process
  - Read mode時,aw\_addr, aw\_valid, w\_valid, w\_data都必須是0
- AR phase
  - ar\_valid必須在in\_valid拉下後30 cycles內拉起
  - ar\_valid拉起時,ar\_addr必須維持且正確
  - ar\_valid拉起後,handshake前不能reset回0
  - AR handshake後, ar\_addr和ar\_valid必須reset回0
- R phase
  - r\_ready必須在AR handshake後30 cycles拉起
  - r\_ready拉起後,一次handshake前不能reset回0
  - r\_ready和r\_valid的handshake須確實完成4次
  - R handshake四次完成後,r\_ready必須reset回0

## Spec – pattern check (Write process)

#### In whole write process

— Write mode時,ar\_addr, ar\_valid, r\_ready都必須是0

#### AW phase

- aw\_valid必須在in\_valid拉下後30 cycles內拉起
- aw valid拉起時,aw addr必須維持且正確
- aw\_valid拉起後,handshake前不能reset回0
- AW handshake後,aw\_addr和aw\_valid必須reset回0

#### W phase

- w valid必須在AW handshake後30 cycles拉起
- w\_valid拉起後,一次handshake前不能reset回0
- w\_valid和w\_ready的handshake須確實完成4次
- 每次handshake時傳輸的data必須正確
- W handshake四次完成後,W\_valid必須reset回0

## Spec – input given

- in\_valid會有4 cycle,且會連續給予
- Read mode的ar\_ready會在in\_valid拉下後的1~9個posedge #(1)拉起
  - Ar\_ready拉起後在handshak完前不會放下
- Read mode的r\_valid會在ar\_ready拉起後的1~9個posedge #(1)拉起
  - r\_valid拉起後在四次handshake完前不會放下
- Write mode的aw\_ready會在in\_valid拉下後的1~9個posedge #(1)拉起
  - aw\_ready拉起後在handshake完前不會放下
- Write mode的w\_ready會在AW handshake後的1~9個posedge #(1)拉起
  - w\_ready拉起後在四次handshake完前不會放下
- 下一筆測資的in\_valid會在out\_valid放下後1~6個negedge clk拉起
- 測資會在out\_valid後才會給下一筆,不會有同時多筆或需要同時讀寫的情況
- 所有input和output都有0.5cycle的external delay,注意不要input接output

## Fetch the files

- 在工作站輸入以下指令來取得檔案
- tar -xvf ~dcsTA01/Lab08.tar

## **Grading Policy**

- Pass the RTL & Synthesis & Gate-level simulation: 100%
  - 合成結果不能有Error、Timing report slack 必須是 MET、不能有Latch
  - Gate-level simulation不可以發生timing violation
- Demo 2 打7折

## Upload

- 請將Lab08/01\_RTL裡的INF.sv依以下命名規則重新命名後上傳至E3
- 命名規則:INF\_dcsxxx.sv,xxx為工作站帳號號碼
- 命名錯誤扣5分!!!

#### Deadline:

- Demo 1: 5/1 17:25

- Demo 2: 5/1 23:59

## Appendix

- 這次Lab為簡化題目在寫入有省略B部分,正常在AW和W後會有B phase,用於確認寫入是否成功,如果B\_resp傳輸回來的是ERROR是 需要重新handshake傳輸的
- 一次輸入多少個值實際上是可以調整的,稱為burst length,正式的 AXI有ARLEN和AWLEN兩個訊號可以調整,在這次Lab為簡化就沒有 要求各位調整,就限定4個值
- AXI是非對齊式的傳輸,雖然輸入的是一個位址,但多筆輸入的值儲存位置是會受到SIZE, BURST訊號影響,例如addr給的是1,有4筆,實際上data可能是儲存在address 1,2,3,4的位置,而不一定是在address 1儲存4筆資料

## Reference

- https://developer.arm.com/documentation/ihi0022/latest/
  - AXI 的說明文件,如果對protocol有興趣可以看看 \_(:3 」∠)\_
  - 但我想285頁的說明文件沒人想看,我也不想
- https://developer.arm.com/documentation/ihi0033/latest/
  - AHB 的說明文件,比AXI簡單一些,同樣有興趣可以看看 \_(:3 」∠)\_