

# UNIVERSIDAD NACIONAL AUTÓNOMA DE MÉXICO



# **FACULTAD DE INGENIERÍA**

## **ARQUITECTURA DE COMPUTADORAS**

## PRACTICA #3

# "PROGRAMACIÓN Y EMULACIÓN DE UNA MEMORIA DE MICROPROGRAMA."

• EGUIARTE MORETT LUIS ANDRÉS

**SEMESTRE: 2018-1** 

## Práctica 3.

## Objetivo.

Diseñar, programar y emular una memoria de microprograma empleando lenguajes de descripción de hardware y una tarjeta lógico-programable basada en un FPGA o un CPLD.

### Desarrollo.

Es requisito **INDISPENSABLE** presentar un reporte en formato digital para cada práctica donde aparezca la siguiente información:

- 1) Copia de una identificación con fotografía
- preferentemente la credencial de estudiante de los miembros del equipo. (incluir correo electrónico de los integrantes).





Correo: <a href="mailto:leguiart93@gmail.com">leguiart93@gmail.com</a>

2) Diagrama del diseño de la carta ASM.



3) Tabla de verdad de la memoria de microprograma.

```
P2 P1 P0 L3 L2
                    L1
                       L0
                           K2 K1 K0 V.F. I1 I0
                                               S3 S2 S1 S0
0
   0
      0
          0
                                         0
                                            0
                                               0
                                                         0
0
   0
      0
          1
             0
                1
                    0
                        1
                           0
                               0
                                  1
                                      1
                                         0
                                            1
                                               1
                                                  0
                                                      0
                                                         0
0
   0
      1
          0
             0
                0
                    1
                        0
                           0
                               0
                                  0
                                      0
                                         0
                                            1
                                               0
                                                  1
                                                      0
                                                         0
   0
      1
                                               0
                                                         1
0
          1
                           0
                                  1
                                      1
                                         1 1
                                                  0
                                                      0
0
   1
      0
          0
            0
                1
                    1
                        1
                           1
                               0
                                  0
                                      0
                                         0
                                            1
                                               0
                                                  0
                                                      1
                                                         1
0
   1
      0
          1
             0
                0
                    0
                        1
                           0
                               1
                                  0
                                      1
                                         0
                                            1
                                               0
                                                  0
                                                      0
                                                         0
   1
          0
                                         0 0
                                                  0
                                                      1
      1
                                               0
                                                         0
      1
                                         0 1
0
   1
          1
             1
                0
                    1
                        1
                           0
                               1
                                  0
                                      0
                                               1
                                                  0
                                                      0
                                                         1
1
   0
      0
          0
                                         0 0
                                               0
                                                  0
                                                      0
                                                         1
1
   0
      0
          1
                           0 1 1 1 1 1
                                               1
                                                  1
                                                      0
                                                         0
      1
1
   0
          0 0 1
                    1
                        1
                           0 0
                                  0
                                      1
                                         0 1
                                               0
                                                  0
                                                      0
                                                         0
1
   0
      1
          1
                           0
                              1
                                  1
                                      1
                                         1
                                            1
                                               1
                                                  0
                                                      1
                                                         0
                0
1
   1
                    0
                        0
                                         0
                                               0
                                                         0
```

4) El código programado en VHDL, VERILOG, etc.

```
memoria_top.vhd
```

```
salida : out STD LOGIC vector(3 downto 0);
           salida deco : out STD LOGIC VECTOR(6 downto 0));
end memoria top;
architecture argmemoria top of memoria top is
begin
u3: entity work.deco(arqdeco) port map(edo_presente, salida_deco);
u4: entity work.memoria(arqmemoria) port map(edo_presente,prueba,
vf, microinstruccion, liga, salida);
end arqmemoria_top;
memoria.vhd
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity memoria is
     Port(estado_presente : in std_logic_vector(3 downto 0);
                prueba : out std logic vector(2 downto 0);
                vf : out std logic;
           microinstruccion : out std logic vector(1 downto 0);
                liga : out std logic vector(3 downto 0);
                salida : out std logic vector(3 downto 0));
end memoria;
architecture argmemoria of memoria is
```

```
signal int : std logic vector(13 downto 0);
begin
     process(estado presente)
     begin
           case estado presente is
                      when "0000" => int <= "-----000110";
                      when "0001" => int <= "01010011011000";
                      when "0010" => int <= "00100000010100";
                      when "0011" => int <= "----0111110001";
                      when "0100" => int <= "01111000010011";
                      when "0101" => int <= "000101010100000";
                      when "0110" => int <= "-----100010";
                      when "0111" => int <= "10110100011001";
                      when "1000" => int <= "-----000001";
                      when "1001" => int <= "----01111111100";
                      when "1010" => int <= "01110001010000";
                      when "1011" => int <= "----0111111010";
                      when "1100" => int <= "0000----010000";
                      when "1101" => int <= "0000----010000";
                      when "1110" => int <= "0000----010000";
                      when "1111" => int <= "0000----010000";
                      when others => int <= "00000000000000";
           end case;
           liga <= int(13 downto 10);</pre>
           prueba <= int(9 downto 7);</pre>
           vf <= int(6);
           microinstruccion <= int(5 downto 4);</pre>
           salida <= int(3 downto 0);</pre>
```

```
end process;
end arqmemoria;
deco.vhd
library ieee;
use ieee.std_logic_1164.all;
use IEEE.STD_LOGIC_ARITH.ALL;
use ieee.std_logic_unsigned.all;
entity deco is
port(
     bcd: in STD_LOGIC_VECTOR (3 downto 0);
     display: out STD_LOGIC_VECTOR (6 downto 0));
end deco;
architecture arqdeco of deco is
begin
     with bcd select
     display <= "1000000" when "0000",
                      "1111001" when "0001",
                      "0100100" when "0010",
                      "0110000" when "0011",
                      "0011001" when "0100",
                      "0010010" when "0101",
                      "0000010" when "0110",
                      "1111000" when "0111",
                      "0000000" when "1000",
                      "0011000" when "1001",
                      "0001000" when "1010",
```

```
"0000011" when "1011",
"1000110" when "1100",
"0100001" when "1101",
"0000100" when "1110",
"0000110" when "1111",
```

end arqdeco;

5) Diagrama esquemático del diseño en su caso.

Todo fue programado

6) Tabla de verdad de la lógica que administra los habilitadores de tercer estado.

En esta práctica únicamente se programó la memoria de microprograma y el deco, sin embargo para la práctica cuatro si fue necesaria.



# UNIVERSIDAD NACIONAL AUTÓNOMA DE MÉXICO



# **FACULTAD DE INGENIERÍA**

## **ARQUITECTURA DE COMPUTADORAS**

## PRACTICA #4

# "PROGRAMACIÓN Y EMULACIÓN DE UN SECUENCIADOR BÁSICO DE 4 MICROINSTRUCCIONES"

• EGUIARTE MORETT LUIS ANDRÉS

**SEMESTRE: 2018-1** 

### Práctica 4.

## Objetivo.

Diseñar, programar y emular una secuenciador básico de 4 microinstrucciones empleando lenguajes de descripción de hardware y una tarjeta lógico-programable basada en un FPGA o un CPLD.

## Desarrollo.

Es requisito **INDISPENSABLE** presentar un reporte en formato digital para cada práctica donde aparezca la siguiente información:

- 1) Copia de una identificación con fotografía
- preferentemente la credencial de estudiante de los miembros del equipo. (incluir correo electrónico de los integrantes).





Correo: <a href="mailto:leguiart93@gmail.com">leguiart93@gmail.com</a>

2) Diagrama del diseño de la carta ASM.



3) Tabla de verdad de la memoria de microprograma.

```
Р3
    P2 P1
            P0
                L3 L2
                          L1
                               LO
                                   K2
                                        K1 K0 V.F. I1 I0
                                                             S3 S2 S1
                                                                          S0
                                                  *
0
    0
        0
             0
                                                      0
                                                          0
                                                              0
                                                                  1
                                                                       1
                                                                           0
0
    0
        0
             1
                 0
                      1
                          0
                                1
                                    0
                                         0
                                             1
                                                  1
                                                      0
                                                          1
                                                              1
                                                                  0
                                                                      0
                                                                           0
0
    0
         1
             0
                 0
                      0
                           1
                                0
                                    0
                                         0
                                             0
                                                  0
                                                      0
                                                          1
                                                              0
                                                                  1
                                                                      0
                                                                           0
                           *
    0
         1
                                                              0
                                                                      0
                                                                           1
0
             1
                                    0
                                         1
                                             1
                                                  1
                                                      1
                                                          1
                                                                  0
0
    1
        0
             0
                 0
                      1
                           1
                                1
                                    1
                                         0
                                             0
                                                  0
                                                      0
                                                          1
                                                              0
                                                                  0
                                                                       1
                                                                           1
0
    1
         0
             1
                 0
                      0
                           0
                                1
                                    0
                                         1
                                             0
                                                  1
                                                      0
                                                          1
                                                              0
                                                                  0
                                                                      0
                                                                           0
                                                                       1
0
    1
         1
             0
                                                      0
                                                          0
                                                              0
                                                                  0
                                                                           0
                                                      0
                                                                  0
0
    1
         1
             1
                      0
                                1
                                    0
                                         1
                                             0
                                                  0
                                                          1
                                                              1
                                                                      0
                                                                           1
                 1
                           1
                                    *
                                         *
                           *
1
    0
        0
             0
                                                      0
                                                          0
                                                              0
                                                                  0
                                                                      0
                                                                           1
1
    0
        0
             1
                                    0
                                        1
                                             1
                                                  1
                                                      1
                                                          1
                                                              1
                                                                  1
                                                                      0
                                                                           0
                                                      0
                                                              0
1
    0
        1
             0
                 0
                      1
                                1
                                    0
                                         0
                                             0
                                                  1
                                                          1
                                                                  0
                                                                      0
                                                                           0
                           1
1
    0
        1
             1
                                    0
                                        1
                                             1
                                                  1
                                                      1
                                                          1
                                                              1
                                                                  0
                                                                      1
                                                                           0
1
    1
                      0
                           0
                                0
                                                      0
                                                          1
                                                              0
                                                                  0
                                                                       0
                                                                           0
```

4) El código programado en VHDL, VERILOG, etc.

Los módulos de memoria.vhd y deco.vhd quedaron iguales.

#### relojlento.vhd

```
-- Reloj con divisor de frecuencia
library ieee;
use ieee.std_logic_arith.all;
use ieee.std_logic_1164.all;
entity relojlento is
port(
clkl: in std_logic;
led: buffer std_logic );
end relojlento;
architecture argrelojlento of relojlento is
signal conteo: integer range 0 to 25000000;
begin
process(clk1)
begin
  if(clkl' event and clkl='1') then
     conteo<=conteo+1;</pre>
       if(conteo=25000000) then
          conteo<=0;
          led<=not(led);</pre>
       end if;
   end if;
 end process;
```

```
end arqrelojlento;
regi.v
module regi(entrada, hab, edo_sig);
      input[3:0] entrada;
      input hab;
      output[3:0] edo_sig;
      reg[3:0] rsalida;
      always @(entrada,hab)
      begin
            case(hab)
                  1'b0 : rsalida = entrada;
                  1'b1 : rsalida = 4'bzzzz;
            endcase
      end
      assign edo_sig = rsalida;
endmodule
secuenciador.v
module secuenciador(reloj, reset, cc, microinstruccion, liga, vect, vmap,
pl, map_hab, vect_hab, estado_presente);
      input reloj;
      input reset;
      input cc;
      input[1:0] microinstruccion;
      input[3:0] liga;
      input[3:0] vect;
      input[3:0] vmap;
      output pl;
      output map_hab;
      output vect hab;
      output[3:0] estado_presente;
      reg[3:0] temporal, temporal2;
      reg[0:0] pltemp, maptemp, vecttemp;
      always@(posedge reloj)
      begin
            if(reset)
                  temporal = 0;
            else if(!reset)
            begin
                  temporal2 = estado_presente+1;
                  case(microinstruccion)
                        2'b00: //Paso continuo
                        begin
                              temporal=temporal2;
```

```
pltemp = 1;
                        maptemp = 1;
                        vecttemp = 1;
                  end
                  2'b01:
                        if(!cc)
                        begin
                              temporal=liga; //Salto condicional
                              pltemp = 1'b0;
                              maptemp = 1'b1;
                              vecttemp = 1'b1;
                        end
                        else
                        begin
                              temporal=temporal2; //Paso continuo
                              pltemp = 1'b1;
                              maptemp = 1'b1;
                              vecttemp = 1'b1;
                        end
                  2'b10:
                  begin
                        temporal=vmap; //Salto de transformacion
                        pltemp = 1'b1;
                        maptemp = 1'b0;
                        vecttemp = 1'b1;
                  end
                  2'b11:
                        if(!cc) //Salto por interrupcion
                        begin
                              temporal=vect;
                              pltemp = 1'b1;
                              maptemp = 1'b1;
                              vecttemp = 1'b0;
                        end
                        else
                        begin
                              temporal=temporal2; //Paso continuo
                              pltemp = 1'b1;
                              maptemp = 1'b1;
                              vecttemp = 1'b1;
                        end
            endcase;
      end
      else
            temporal=estado_presente;
end
assign estado_presente=temporal;
assign pl = pltemp;
assign map_hab = maptemp;
```

```
assign vect_hab = vecttemp;
endmodule
lógica.v
module logica(vf, qseleccionada, cc);
      input vf;
      input qseleccionada;
      output cc;
      reg temporal;
      always@(qseleccionada)
      begin
            temporal = qseleccionada^vf;
      end
      assign cc = temporal;
endmodule
multiplexor.v
module multiplexor(x,y,z,interrupcion,prueba, qseleccionada);
      input x;
      input y;
      input z;
      input interrupcion;
      input[2:0] prueba;
      output qseleccionada;
      reg temporal;
      always@(qseleccionada)
      begin
            case(prueba)
                  3'b000:
                        temporal = x;
                  3'b001:
                        temporal = y;
                  3'b010:
                        temporal = z;
                  3'b011:
                        temporal = interrupcion;
                  3'b100:
                        temporal = 0; //Qauxiliar
            endcase
      end
      assign qseleccionada=temporal;
endmodule
```

#### secuenciador\_top.vhd

```
--Top Entity
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity secuenciador top is
    Port ( clkl, x, y, z, interrupcion, reset : in STD_LOGIC;
           reg_int, reg_trans : in STD_LOGIC_VECTOR(3 downto 0);
           salida : out STD LOGIC VECTOR(3 downto 0);
           salida deco : out STD LOGIC VECTOR(6 downto 0));
end secuenciador_top;
architecture argsecuenciador top of secuenciador top is
component regi
      port(entrada : in STD LOGIC VECTOR(3 downto 0);
            hab : in STD LOGIC;
            edo_sig : out STD_LOGIC_VECTOR(3 downto 0));
end component;
component secuenciador
      port(reloj, reset, cc : in STD LOGIC;
            microinstruccion : in STD LOGIC VECTOR(1 downto 0);
            liga, vect, vmap : in STD_LOGIC_VECTOR(3 downto 0);
          pl, map hab, vect hab : out STD LOGIC;
            estado_presente : out STD_LOGIC_VECTOR(3 downto 0));
end component;
component logica
      port(vf, qseleccionada : in STD_LOGIC;
             cc : out STD LOGIC);
end component;
component multiplexor
      port(x, y, z, interrupcion : in STD_LOGIC;
            prueba : in STD_LOGIC_VECTOR(2 downto 0);
            qseleccionada : out STD LOGIC);
end component;
signal cpresente, sentrada, svect, smap, spl, sliga: STD_LOGIC_VECTOR(3
downto 0); --señales de 4 bits
signal sprueba : STD_LOGIC_VECTOR(2 downto 0); -- señales de 3 bits
signal smicroinstruccion : STD_LOGIC_VECTOR(1 downto 0);--señales de 2
bits
```

```
signal cdivisor, svect_hab, smap_hab, spl_hab, svf, sqseleccionada, scc
: STD_LOGIC;--señales de 1 bit
begin
u1: entity work.relojlento(arqrelojlento) port map(clkl, cdivisor);
u2: entity work.memoria(arqmemoria) port map(cpresente, prueba=>sprueba,
vf=>svf, microinstruccion=>smicroinstruccion, liga=>sliga,
salida=>salida);
u3: entity work.deco(arqdeco) port map(cpresente, salida_deco);
u4: regi port map(reg_int, svect_hab, edo_sig=>svect);
u5: regi port map(reg_trans, smap_hab, edo_sig=>smap);
u6: regi port map(sliga, spl_hab, edo_sig=>spl);
u7: multiplexor port map(x, y, z, interrupcion, sprueba, sqseleccionada);
u8: logica port map(svf, sqseleccionada, cc=>scc);
u9: secuenciador port map(cdivisor, reset, scc, smicroinstruccion, spl,
svect, smap, spl_hab, smap_hab, svect_hab,cpresente);
```

end arqsecuenciador\_top;

5) Diagrama esquemático del diseño en su caso.

Todo fue programado

6) Tabla de verdad de la lógica que administra los habilitadores de tercer estado.

| I1 | 10 | notCC | Sel | notPL | notMAP | notVECT |
|----|----|-------|-----|-------|--------|---------|
| 0  | 0  | *     | 0   | 1     | 1      | 1       |
| 0  | 1  | 0     | 1   | 0     | 1      | 1       |
| 0  | 1  | 1     | 0   | 1     | 1      | 1       |
| 1  | 0  | *     | 1   | 1     | 0      | 1       |
| 1  | 1  | 0     | 1   | 1     | 1      | 0       |
| 1  | 1  | 1     | 0   | 1     | 1      | 1       |