# Prova Finale di Reti Logiche

ELEONORA CABAI

Matricola 954966 Codice Persona 10696943

A.A. 2022/2023 Prof. Wiliam Fornaciari

## Indice

| 1 |                | oduzione          | 3  |  |
|---|----------------|-------------------|----|--|
|   | 1.1            | Funzionamento     | 3  |  |
|   | 1.2            | Specifica         | 4  |  |
| 2 | Architettura 5 |                   |    |  |
|   | 2.1            | Modulo ChooseReg  | 6  |  |
|   | 2.2            | Modulo SIPO       | 7  |  |
|   | 2.3            | Modulo Demux      | 7  |  |
| 3 |                |                   |    |  |
|   | 3.1            | Test di Scrittura | 10 |  |
|   | 3.2            | Test sulle Uscite | 10 |  |
|   | 3.3            | Test di Reset     | 11 |  |
|   | 3.4            | Test con $N = 2$  | 11 |  |
| 4 | Con            | clusioni          | 12 |  |

## 1 Introduzione

La specifica della Prova Finale per l'A.A. 2022/2023 richiede di implementare, tramite il linguaggio VHDL, un modulo hardware in grado di communicare con una memoria.

Il sistema deve leggere dalla memoria la parola presente all'indirizzo identificato tramite il segnale in input e deve mostrare quest'ultima su un canale di uscita, anch'esso identificato mediante il segnale in input, fra i quattro disponibili.

## 1.1 Funzionamento

Il modulo legge il segnale dall'ingresso i w sul fronte di salita di i clk solo se i start = 1 e termina la lettura nel momento in cui i start = 0. È dotato dei seguenti segnali:

- due ingressi da 1 bit (i\_start ed i\_w)
- quattro uscite da 8 bit (o\_z0, o\_z1, o\_z2 ed o\_z3)
- un'uscita da 1 bit (o\_done)



Figura 1: Segnali esterni all'entità

Prendendo in considerazione il segnale in ingresso, il modulo separa i primi 2 bit dai rimanenti in modo da identificare il canale di uscita, ed invia alla memoria la sequenza degli N bit successivi, con  $0 \le N \le 16$  ed estesa a 16 bit.

Il modulo riceve infine dalla memoria un messaggio da 8 bit che deve mostrare in uscita sul canale identificato nella fase iniziale tramite la seguente mappatura:

- la parola 00 identifica il canale o\_z0
- la parola 01 identifica il canale o\_z1
- la parola 10 identifica il canale o\_z2
- la parola 11 identifica il canale o<sub>-</sub>z3

## 1.2 Specifica

Il modulo da progettare possiede la seguente interfaccia:

```
entity project_reti_logiche is
port (
    i_clk : in std_logic;
    i_rst : in std_logic;
    i_start : in std_logic;
    i_w : in std_logic;
    o_z0 : out std_logic_vector(7 downto 0);
    o_z1 : out std_logic_vector(7 downto 0);
    o_z2 : out std_logic_vector(7 downto 0);
    o_z3 : out std_logic_vector(7 downto 0);
    o_done : out std_logic;
    o_mem_addr : out std_logic_vector(15 downto 0);
    i_mem_data : in std_logic_vector(7 downto 0);
    o_mem_we : out std_logic;
    o_mem_en : out std_logic);
end project_reti_logiche;
```

#### In particolare:

- i\_clk è il segnale di CLOCK in ingresso generato dal Test Bench;
- i\_rst è il segnale di RESET che inizializza la macchina pronta per ricevere il primo segnale di START;
- i\_start è il segnale di START generato dal Test Bench;
- i\_w è il segnale W precedentemente descritto e generato dal Test Bench;
- o\_z0, o\_z1, o\_z2, o\_z3 sono i quattro canali di uscita;
- o\_done è il segnale di uscita che comunica la fine dell'elaborazione;
- o\_mem\_addr è il segnale (vettore) di uscita che manda l'indirizzo alla memoria;
- i\_mem\_data è il segnale (vettore) che arriva dalla memoria in seguito ad una richiesta di lettura;
- o\_mem\_en è il segnale di ENABLE da dover mandare alla memoria per poter comunicare (sia in lettura che in scrittura);
- o\_mem\_we è il segnale di WRITE ENABLE da dover mandare alla memoria (=1) per poter scriverci. Per leggere da memoria esso deve essere 0.

## 2 Architettura

L'entità da me progettata è composta da tre moduli: uno che elabora e salva i due bit che identificano il canale di uscita (modulo ChooseReg), uno nel quale viene salvato l'indirizzo da inviare alla memoria (modulo SIPO) ed uno che permette di mostrare i dati in uscita (modulo Demux).



Figura 2: segnali interni ed esterni

L'entità esegue un processo sequenziale (fsm) che implementa la macchina a stati la quale regola le operazioni di lettura, elaborazione e produzione dei dati, ed un processo combinatorio (fsm\_signals) che, in base allo stato in cui si trova il processo fsm, permette di comandare i segnali interni dell'entità che vengono poi inviati ai tre moduli.



Figura 3: macchina a stati

La macchina a stati, che è stata schematizzata nella figura qui sopra riportata, è composta da 6 stati:

- stato S0: avviene il reset di tutti i segnali dell'entità. È lo stato di partenza e al quale si ritorna ogni volta in cui o\_done = 1, cioè dopo lo stato S5
- stato S1: vengono letti i primi 2 bit del segnale i\_w, tramite i quali si identifica il canale di uscita. Raggiungibile da S0 se i\_start = 1

- stato S2: vengono letti i successivi N bit del segnale i\_w, con  $1 \le N \le 16$ , tramite i quali si produce il vettore o\_mem\_addr. Raggiungibile da S1 se i\_start = 1
- stato S3: il vettore o\_mem\_addr viene inviato alla memoria, infatti o\_mem\_en = 1. Raggiungibile da S1 o da S2 se i\_start = 0
- stato S4: l'entità riceve il vettore i\_mem\_data dalla memoria e si prepara a mostrare i dati in uscita. Raggiungibile direttamente da S3
- stato S5: i valori presenti nei registri o\_z0, o\_z1, o\_z2 ed o\_z3 vengono mostrati in uscita e o\_done = 1. Raggiungibile direttamente da S4,

## 2.1 Modulo ChooseReg

Il modulo ChooseReg è un modulo sincrono comandato dal segnale di clock (i\_clk) dell'entità che permette di separare i primi due bit ricevuti in ingresso, in modo da poter identificare il canale sul quale il dato deve essere trasmesso.



Figura 4: modulo ChooseReg

Questo modulo riceve in input il segnale we ed il segnale in\_wr, che coincidono rispettivamente con il segnale i\_start ed i\_w dell'entità, ed è dotato di due segnali di reset:

- il segnale rst, che resetta i dati salvati nel modulo ogni volta che termina un ciclo di lavoro dell'entità, cioè il periodo tra il momento in cui i\_start = 1 e i\_done = 1
- il segnale rst\_tot, che coincide con il segnale i\_rst dell'entità

In output invece produce il segnale done\_c, che comunica agli altri moduli il termine delle operazioni di lettura, ed il vettore reg\_out, che contiene il registro identificato.

## 2.2 Modulo SIPO

Il modulo SIPO è un modulo sincrono, comandato dal segnale i\_clk dell'entità, che rappresenta un registro Serial Input Parallel Output e nel quale i segnali rst, rst\_tot ed in\_wr hanno le medesime funzioni che hanno nel modulo ChooseReg.



Figura 5: modulo SIPO

Questo modulo, inoltre, riceve in input due segnali che gli permettono di iniziare le operazioni di lettura dei dati, cioè re e we, i quali coincidono rispettivamente con il segnale i\_start dell'entità ed il segnale done\_c del modulo ChooseReg. Produce invece in output il vettore data\_out che verrà inviato alla memoria tramite il vettore o\_mem\_addr.

## 2.3 Modulo Demux

Il modulo Demux è un modulo sincrono, comandato dal segnale i\_clk dell'entità, che permette di controllare l'output prodotto dell'entità. I suoi quattro segnali in output reg\_z0, reg\_z1, reg\_z2 e reg\_z3 ed il suo unico segnale di reset rst coincidono rispettivamente con i segnali o\_z0, o\_z1, o\_z2, o\_z3 ed i\_rst dell'entità.



Figura 6: modulo Demux

Questo modulo, oltre a ricevere in input il vettore in\_mem, che coincide con il vettore i\_mem\_data proveniente dalla memoria, ed il vettore reg\_out proveniente dal modulo ChooseReg, riceve da quest'ultimo il segnale done\_c e dall'entità i segnali data\_redy e out\_en, che comunicano rispettivamente che è stato ricevuto un dato dalla memoria e che le uscite sono abilitate.

## 3 Risultati Sperimentali

Il corretto funzionamento del componente è stato verificato sia tramite il testbench fornito, sia tramite i testbench che rappresentano i corner case.

Innanzitutto è stata eseguita la sua sintesi, il cui report è riportato di seguito

```
Synth Design complete, checksum: b557ca1d INFO: [Common 17-83] Releasing license: Synthesis synth_design completed successfully synth_design:

Time (s): cpu = 00:00:25; elapsed = 00:00:29.

Memory (MB): peak = 1452.855; gain = 1045.766
```

In seguito è stato eseguito e superato il testbench fornito come esempio dai docenti. Come si evince dai report che seguono, è stato eseguito in modalità Behavioural, in modalità Post-Synthesis Functional ed in modalità Post-Synthesis Timing

## Report Simulazione Behavioural

```
Failure: Simulation Ended! TEST PASSATO (EXAMPLE)
Time: 3700 ns
Iteration: 0
Process: /project_tb/testRoutine
File: C:.../tb_example23_agg.vhd
INFO: [USF-XSim-96] XSim completed.
Design snapshot 'project_tb_behav' loaded.
INFO: [USF-XSim-97] XSim simulation ran for 100000ns
launch_simulation:
Time (s): cpu = 00:00:02; elapsed = 00:00:05.
Memory (MB): peak = 2132.531; gain = 11.402
```

## Report Simulazione Post-Synthesis Functional

```
Failure: Simulation Ended! TEST PASSATO (EXAMPLE)
Time: 3700200 ps
Iteration: 0
Process: /project_tb/testRoutine
File: C:.../tb_example23_agg.vhd
INFO: [USF-XSim-96] XSim completed.

Design snapshot 'project_tb_func_synth' loaded.
INFO: [USF-XSim-97] XSim simulation ran for 100000ns
launch_simulation:

Time (s): cpu = 00:00:5; elapsed = 00:00:8.

Memory (MB): peak = 2419.824; gain = 79.199
```

## Report Simulazione Post-Synthesis Timing

Failure: Simulation Ended! TEST PASSATO (EXAMPLE)

Time: 3705071 ps

Iteration: 0

Process: /project\_tb/testRoutine File: C: .../tb\_example23\_agg.vhd

INFO: [USF-XSim-96] XSim completed.

Design snapshot 'project\_tb\_time\_synth' loaded. INFO: [USF-XSim-97] XSim simulation ran for 100000ns

launch\_simulation:

Time (s): cpu = 00:00:01; elapsed = 00:00:10. Memory (MB): peak = 2419.824; gain = 0.000

Infine il componente è stato testato con diversi testbench che rappresentano i corner case. Questi, che vengono spiegati nel dettagio nei paragrafi successivi, verificano che

- non venga memorizzato alcun dato quando i\_start = 0 (test di scrittura)
- non vengano mostrati dati in uscita se o\_done = 0 (test sulle uscite)
- il componente venga resettato quando i\_reset = 1 (test di reset)
- il componente funzioni correttamente quando N = 2 (test con N = 2)

## 3.1 Test di Scrittura

Il test verifica il funzionamento dei componenti ChooseReg e SIPO, ovvero verifica che i dati inviati attraverso i\_w vengano memorizzati solo se i\_start = 1.

Scegliendo il valore "11111111" (ff) per il segnale i\_mem\_data, la sequenza "1011101111" per i\_w e ipotizzando che i\_start sia attivo per 7 cicli di clock si deve verificare che venga scelta l'uscita o\_z2 (10) e che il valore salvato in o\_mem\_data sia "11101" (001d). Dalla forma d'onda riportata nell'immagine seguente è verificato il corretto funzionamento dei componenti testati.



Figura 7: Test Scrittura

## 3.2 Test sulle Uscite

Il test verifica il funzionamento del componente Demux, dimostrando che i dati ricevuti tramite reg\_out, che identifica l'uscita, ed i\_mem\_data, che trasmettte il dato da mostrare, vengano mostrati sull'uscita corretta solo se o\_done = 1.

Scegliendo i valori "11111111" (ff), "00000000" (00), ed "100000000" (80) per il segnale i\_mem\_data ed utilizzando solamente le uscite o\_z0 ed o\_z1, in base al valore di reg\_out, si deve verificare che sul registro corrispondente venga mostrato il valore in i\_mem\_data solo se o\_done = 1. Dalla forma d'onda riportata nell'immagine seguente viene verificato il corretto funzionamento del componente testato. Lo stesso test è stato eseguito sulle uscite o\_z2 ed o\_z3 ottenendo risultati analoghi.



Figura 8: Test Uscite

## 3.3 Test di Reset

Il test verifica che, ogni volta che i\_reset = 0, i segnali o\_mem\_addr, o\_done, o\_z0, o\_z1, o\_z2 ed o\_z3 vengano posti a 0.

Scegliendo il valore "11111111" (ff) per il segnale i\_mem\_data ed utilizzando solamente le uscite o\_z2 ed o\_z3, si deve verificare che il valore in esse e su o\_mem\_addr venga posto a 0 quando i\_reset = 1. Dalla forma d'onda riportata nell'immagine seguente è possibile notare che ogni volta che i\_reset = 1 tutti i segnali di output vengono azzerati. Lo stesso test è stato eseguito sulle uscite o\_z0 ed o\_z1 ottenendo risultati analoghi.



Figura 9: Test Reset

#### 3.4 Test con N=2

Il test verifica il corretto funzionamento del processo fsm, cioè che se N=2 il dato salvato o $_{mem\_addr}$  sia 0 e che il dato in uscita venga mostrato nel registro corretto.

Scegliendo il valore "11111111" (ff) per il segnale i\_mem\_data, la sequenza "10" per i\_w e ipotizzando che i\_start sia attivo per 2 cicli di clock, si deve verificare che venga scelta l'uscita o\_z2 (10) e che il valore salvato in o\_mem\_data sia 0. Dalla forma d'onda riportata nell'immagine seguente è verificato il corretto funzionamento della macchina a stati.



Figura 10: Test con N=2

## 4 Conclusioni

Durante le fasi di progettazione del componente mi sono concentrata in particolar modo su due aspetti:

- $\bullet$  il caso in cui N=2
- la gestione dei dati ricevuti in input

Nel caso in cui N=2 ho ottimizzato la macchina a stati in modo che non esegua lo stato S2, che è superfluo, infatti passa direttamente allo stato S3, lasciando o\_mem\_addr invariato, cioè inizializzato a 0.

Per consentire il corretto salvataggio del dato il ingresso, ho introdotto un segnale di reset interno che coinvolge solamente i componenti ChooseReg e SIPO, resettandoli al termine della computazione.

Inizialmente il modulo Demux era stato progettato come modulo asincrono ma è stato reso sincrono in quanto la sua implementazione precedente generava dei latch.

L'entità così progettata supera correttamente tutti i test eseguiti sia in modalità Behavoiural che in modalità Post-Synthesis e quindi risulta idonea alle specifiche date.