### **DOCUMENTAZIONE ESAME 9 maggio 2022**

### **TRACCIA**

#### Esame di Computer System Design / Calcolatori Elettronici 2 – prof. Mazzocca

#### Prova del 9 maggio 2022

Un sistema è composto da 3 unità, A, B e C, tra loro collegate mediante due periferiche parallele che interconnettono A con B e A con C rispettivamente. Il sistema opera in due fasi successive come descritto di seguito:

- Fase 1) Inizialmente, A riceve da B un messaggio di N caratteri (con N non definito inizialmente), il cui primo carattere è uguale proprio a N (la lunghezza del messaggio). La ricezione da B deve essere gestita con il meccanismo delle interruzioni. In questa fase, si assume che C non possa interrompere A.
- Fase 2) Successivamente (dopo aver completato la ricezione del primo messaggio da B), A riceve altri T (con T noto) messaggi di lunghezza N, ricevendo un carattere da B e uno da C in modo alternato (iniziando da B).

Per la fase 2 è possibile considerare 2 diverse ipotesi di funzionamento (lo studente scelga quella di riferimento):

- 1) **Ipotesi semplificativa**: B e C si coordinano esternamente, e B ha una priorità superiore rispetto a C. Vengono prima inviati tutti i messaggi da B e poi tutti i messaggi da C.
- 2) **Ipotesi standard**: non è possibile stabilire a priori l'ordine di arrivo dei caratteri da B e C; A deve gestire in SW l'alternanza.

Si progetti e implementi **l'unità A** specificando:

- 1) Architettura complessiva: rappresentazione grafica schematica dell'architettura complessiva del sistema, in termini dei componenti di ciascuna unità (CPU, memoria, bus, dispositivi) e delle relative interconnessioni, in cui siano evidenziati i principali collegamenti e le linee di interruzione previste.
- 2) *Protocolli*: diagrammi temporali che rappresentino i principali protocolli di comunicazione utilizzati fra i dispositivi (ad es. i protocolli utilizzati per la scrittura e/o la lettura su/da periferica parallela).
- 3) *Mappa della memoria*: rappresentazione grafica schematica del contenuto della memoria RAM e ROM con riferimento alle aree dati e codice del programma implementato e al vettore delle eccezioni (solo per la specifica unità richiesta).
- 4) Descrizione di alto livello del programma implementato: descrizione, mediante diagramma a blocchi o pseudocodice, dei principali passi effettuati in ciascuno dei moduli software che compongono il programma (si richiede cioè un diagramma separato per il "main" e per ciascuna ISR prevista). In tale descrizione, lo studente deve specificare chiaramente le assunzioni fatte circa il comportamento delle periferiche, ad esempio legato alla gestione di possibili "conflitti" sull'accesso a dati globali e/o alla gestione di possibili "sovrapposizioni" di messaggi dovute alla diversa velocità di elaborazione dei dispositivi coinvolti.
- 5) *Implementazione*: codice Assembly Motorola 68000 per il sistema progettato. Gli studenti sono invitati a inserire commenti nel codice almeno nelle parti salienti (ad esempio, nella configurazione delle periferiche e nell'utilizzo di variabili globali) per favorire una migliore leggibilità e comprensione dell'elaborato.

Dopo aver sviluppato l'intero progetto, si illustri come cambierebbero l'architettura complessiva e la logica del driver se venisse inserito un componente DMA per la comunicazione fra A e i nodi B e C.

Nota: non è richiesta l'implementazione completa di un nuovo programma, ma lo studente dovrà indicare schematicamente le principali modifiche necessarie al codice assembly già prodotto (è preferibile a tale scopo indicare a parte gli stralci di codice da inserire ove necessario).

# ARCHITETTURA COMPLESSIVA



## **COLLEGAMENTI PIA**





### **PROTOCOLLO**



## MAPPA DELLA MEMORIA

| MEMORIA     |      |
|-------------|------|
|             |      |
|             |      |
| PIADA1      | 2004 |
| PIACA1      | 2005 |
|             |      |
| PIADA2      | 2008 |
| PIACA2      | 2009 |
|             |      |
|             |      |
| AREA DATI   | 8000 |
|             |      |
| AREA CODICE | 8200 |
|             |      |



### **PSEUDOCODICE**

```
main:
2.
       init_pia()
3.
        mask_interrupt()
4.
        loop
5.
6. lastSend = 3
7. count_N = 0
8. fase = 1
9.
10. ISR_C(){
        if(get_mutex()){
11.
12.
            func_c()
13.
            if(wait_b==1){
14.
                func_b()
15.
                wait_b = 0
16.
17.
            release_mutex()
18.
        }else{
19.
            wait_c = 1
20.
21.
        rte
22. }
23.
24. ISR_B(){
25.
        if(get_mutex()){
26.
            func_b()
27.
            if(wait_c==1){
28.
                func_c()
29.
                wait_c = 0
30.
            release_mutex()
31.
32.
        }else{
33.
            wait_b = 1
34.
35.
        rte
36.}
37.
38. func_b(){
39.
40.
       if(fase==1){
41.
            if(N==0){
42.
                N = get_byte()
43.
                rts
44.
45.
            b = get_byte()
46.
            msg[count_N]=b
            count_N++
47.
48.
            if(count_N==N){
49.
                fase = 2
50.
                count_N = 0
51.
            }
52.
            rts
        }else if(fase==2){
53.
54.
55.
            if(lastSend==1){
56.
                wait_b = 1;
57.
                rts
58.
            lastSend = 1;
59.
60.
            b = get_byte()
61.
62.
            msg[count_N]=b
63.
            count N++
64.
            if(count_N==N){
65.
                count_N = 0
66.
                count_M++
67.
            }
```

```
if(count_M==T){
68.
69.
                fase = 3
70.
                disable_interrupt()
71.
72. }
73.}
74.
75.
76. func_c(){
77.
        if(fase==1){
78.
            wait_c = 1
79.
            rts
80.
        }else if(fase==2){
81.
82.
            if(lastSend==2){
83.
                wait_c = 1;
84.
                rts
85.
            lastSend = 2;
86.
87.
88.
            b = get_byte()
89.
            msg[count_N]=b
90.
            count_N++
91.
            if(count_N==N){
                count_N = 0
92.
93.
                count_M++
94.
            if(count_M==T){
   fase = 3
95.
96.
97.
                disable_interrupt()
98.
     }
99.
100.
```