# STT-MRAM 存储器故障模型和可测性设计综述

# 刘炼 1

1 学号: 202128013229021

## 摘要

基于自旋转移矩的磁性随机存储器(Spin Transfer Torque Magnetic Random Access Memory, STT-MRAM)是一种具有高密度、可无限擦写和快速写入等优点的新型非易失性存储器(Non-voliate Memory, NVM),拥有广泛的应用前景。然而,在应用到实际的生产过程之前,对于 STT-MRAM,还需要具备一个高质量的充分的测试方法来有效降低生产中的故障率。在本文中,我们回顾了一些现有的 STT-MRAM 的故障模型,以及相应的可测性设计和测试算法。通过对现有的测试算法进行总结,可以清晰地认识到,现有的测试方法还无法真正满足商用的需求,因此,对于 STT-MRAM 存储器的可测性设计仍然需要得到进一步的探索。

## 1. 引言

随着半导体行业中技术的更新迭代,像 SRAM,DRAM 以及 Flash 这类存储单元变得更便宜且更快,并且拥有了更高的密度。然而,随着现有的存储技术接近极限,它们变得越来越耗电,可靠性越来越低,而制造成本也因制造复杂性的增加而变得更加昂贵。因此,非易失性存储作为一种新型的存储技术,已经获得了广泛的关注与重视 [4,23]。其中,基于自旋转移矩的磁性随机存储器 (STT-MRAM)在短期内被视作是有望在最后一级缓存 (Last-Level Caches, LLCs) 替换 SRAM 的存储器,并长期作为一种主要的存储设备 [13]。相较于 SRAM 和 DRAM,其主要的特点包括非易失性和超低的泄露功率;除此之外,STT-MRAM 能拥有和 DRAM 几乎相同的

集成密度  $(6-10 F^2)$  [6],且几乎可以视作无限擦写  $(>10^{15} \uparrow)$  个周期)[14]。由于具有上述的多种优点,像 英特尔和三星之类的厂商已经开始推出了他们基于 STT-MRAM 的存储器设备 [9, 20]。

在实际的大规模生产过程中, 生产厂商需要通 过生产测试来排除有故障的芯片,以提高产率和保 持其本身的声誉。然而, STT-MRAM 作为一种新 型的非易失性存储设备,相较于传统的内存测试与 诊断,有一定的不同之处。因此,在实际生产过程 中,需要有一套经济有效的测试方案,以保证 STT-MRAM 大规模生产中的良率。对于生产厂商而言, STT-MRAM 的生产不仅要经过标准的 CMOS 生成 流程, 还包括了 MTJ (Magnetic Tunnel Junction) 设备的集成,而后者会造成新的故障(例如,磁性 耦合、STT 开关特性转化等) [10]。这些故障机制, 同样也会影响到故障模型和最终的测试结果。因此, 本文通过总结现有的 STT-MRAM 故障模型和测试 算法,与可测性设计技术,来全面的展示对于 STT-MRAM 存储器的测试技术的发展与仍待解决的问 题。总体而言,现存的对于 STT-MRAMs 的测试方 法,具体实际的生产过程仍有较大的差距,为了实 现一个高质量的测试,仍然需要更多关于错误机制, 故障模型以及测试算法设计方面的工作需要探索。

本篇论文剩余部分的组织结构如下: 在第2节中,本文基于 STT-MRAM 的故障,讨论了现有的故障模型;在第3和4这两节中,本文分别讨论了针对于STT-MRAM 的故障机制和模型的测试算法与可测性设计;在5中,本文对现有的 STT-MRAM 测试的研究进行了总结和展望。



图 1: 由于 MTJ 设备中  $t_{ox}$  的极端变化导致 SAF 故障发生的示意图。

## 2. 故障模型

在实际生产过程中,利用物理和人工方式直接去检测故障的成本都是及其昂贵的。因此,对于内存故障的测试,一种通常使用的方法,也是更加经济高效的方法,就是从功能的角度来描述和检测对应的故障。因此,需要相应的故障模型来从功能的角度对 STT-MRAM 的物理故障进行准确的表示。STT-MRAM 的故障模型包括了传统内存故障模型和针对于 STT-MRAM 的特定故障模型。在本文中将从永久性故障和瞬态故障两个方面来介绍 STT-MRAM 单元阵列的故障模型,其中瞬态故障主要是由于 STT-MRAM 的特定失效机制如 STT 随机切换特性和热扰动所引起的。

## 2.1. 永久性故障

Stuck at fault (SAF): 这种故障主要是指不论写入什么,一个内存单元总是保持逻辑值为 0 (SA0) 或者为 1 (SA1)。一般而言,我们用  $< \forall/0 >$  和  $< \forall/1 >$  来分别表示相应的故障。通常这些 SAFs 是由物理上的缺陷所导致的,例如,作者在 [5]中提出,STT-MRAM 单元阵列中的一些电阻性短路或桥 (即某些物理缺陷的电等效物) 会导致 SAFs。除此之外,工艺变化往往会使关键的 MTJ 和晶体管参数偏离其标称值,导致在极端情况下产生 SAFs [15]。在 [26]中,作者观察到 MTJ 隧道势垒在 0.86 1.07nm 之间有不同的厚度排列,而由于 MTJ 抗性与隧道屏障厚度  $t_{ox}$  呈指数关系, $t_{ox}$  的微小变化会导致抗性的巨



图 2: 在 MTJ 内存单元中的读写操作示意图。

大差异, 从而导致 SAF 的发生 (如图1所示)。

Transition Fault (TF): 这一类的故障主要指的是来进行上升  $(0 \rightarrow 1)$  和下降  $(1 \rightarrow 0)$  跳转的时候,内存单元所发生的故障,其主要包含 TF0 和 TF1 两种不同的故障,一般将其表示为 <↑/0 > 和 <↓/1 >。 TF 故障主要是由于工艺缺陷和数值的极端变化所引起的。如图2a 中,在 MTJ 设备中,往往会由于缺乏足够的电流实现穿透而导致 TF 故障 [5]。另外,字线的电阻式开启限制了位单元中接入 NMOS 的电流驱动能力,也会导致 TFs 的产生。

Read Destructive Fault (RDF): 这类故障主要是指在读操作期间,内存单元产生了变化。在 STT-MRAM 中,只可能产生的故障是 RDF1 故障,可以用 < 1r1/0 > 来表示,这主要是因为 STT-MRAM 中读操作具有单向特性(如图2d 所示)。由于  $I_{w0}$  和  $I_{rd}$  在 MTJ 的内存单元中共享同一条通路,读电流可能表现为弱写电流,因此在存在一些电阻性缺陷时,会导致 FL 中出现意外的磁化翻转 [5]。除了工艺上的缺陷之外,在实际的物理特性变化过程中,也同样会导致 RDF1 故障的发生 [1, 19, 7]。

Incorrect Read Fault (IRF): 此故障指的是寻址单元中实际电阻状态的传感故障。IRF 包括 IRF0 和 IRF1,分别记为 < 0r0/0/1 > 和 < 1r1/1/0 >。沿着读取电流路径的电阻打开可能导致读取电流的降低。这将导致在 P 状态有上述缺陷的内存单元上进行的读操作返回一个错误的逻辑值"1"(< 0r0/0/1 >)[5]。此外,使 SL 和存储单元内部节点短路的电阻桥可以拉升读取电流,因此当寻址单元

| Fault Models           | RDF1                              | TRDF1                   |
|------------------------|-----------------------------------|-------------------------|
| Victim Cells           | Cells with defects or extreme PVs | All cells               |
| Causes                 | $I_{ m rd} > I_{ m c}$            | Thermal fluctuation     |
| Occurrence Probability | Absolute                          | Small probability event |
| Repeatability          | Yes                               | No                      |
| Readout data           | Wrong                             | Correct                 |
| Notation               | < 1r1/0/0 >                       | < 1r1/T0/1 >            |

表 1: RDF1 和 TRDF1 之间的比较。

是 AP 状态时,导致 IRF1 (<1r1/1/0>)。

Write Disturb Coupling Fault (CFwd: 这类故障是一种耦合故障,一般而言,当在一个内存单元(攻击者)进行写操作时,会影响到另一个相关的内存单元(受害者)中的逻辑数值变化。通常,将这一类的故障表示为  $< xw \ x; 0/1/->$ 或者  $< xw \ x; 1/0/->$ 。实际上,也就是这类在攻击者上进行写操作的行为,会将受害者的内存单元值由 0 改写为 1 或者由 1 改写为 0。

#### 2.2. 瞬态故障

上一小节已经讨论了在生产过程中所产生的永久性故障模型,其类型和大多数传统的内存故障模型是相同的。但是 STT-MRAM 作为一种新出现的非易失性存储技术,其也拥有很多新的物理特性,从而导致了一些特定的故障。在本小节中,我们将主要介绍一些 STT-MRAM 中所存在的瞬态故障,其在某些周期中会影响到电路的正确性,从而影响到 STT-MRAM 工作的可靠性。

Transient Write Fault (TWF): 由于 STT 开关行为的随机特性,在 FL 中实际开始磁化之前的潜伏期随事件的不同而不同。然而,在实际中,写操作的电流脉冲宽度一般是固定的,比 STT-MRAM 电路设计的平均开关时间有一定的裕度。当 STT 开关中的延迟超过所给定的写操作电流脉冲延时的时候,可能会造成写故障。这类故障可以表示为 <0w1/T0/-> 和 <1w0/T1/->

TWF 与之前的 TF 的主要区别在于前者本质上是不可预测的和暂时的,而后者是确定的和永久的。

具体来说, TWF 可能发生在所有的 STT-MRAM 的内存单元,包括那些没有缺陷的细胞,概率非常小。它可以通过紧随一个错误之后的下一个写操作进行自我修复。然而, TF 发生在前面提到的有一些缺陷或极端进程变化的单元上,并且在转换写操作之后,它总是在这些单元中留下一个错误的状态。要解决这样的 TWF 故障,需要大的写裕度(即长脉冲覆盖开关时间的宽分布)来保证所有单元和周期的高开关概率。然而,大的写裕度会造成写性能的降低和功耗的提升,所以在实际过程中往往是难以实现的。因此, TWF 对 STT-MRAM 设计的可靠性构成了越来越大的威胁。

Transient Read Distrub Fault (TRDF): 由于热波动, 在读取操作过程中,尽管读取电流远小于临界开关 电流,电池的状态可能会意外翻转 [2,18]。这种故 障和上面所提到的 RDF 故障是相似的,同样也只 有 TRDF1 故障存在于 STT-MRAM 中(由于读操 作的单向性)。但显然, TRDF 和 RDF 的产生原因 是不同的, 具体表现也有所差别。首先, TRDF 故 障随机地发生在所有的内存单元中,并非是特定的 由于工艺缺陷所导致的单元中。TRDF1本质上是由 热波动引起的, 由于焦耳加热, 将读取电流施加到 MTJ 器件上,从而增强了热波动,导致了读取中可 能产生的扰动。并且, TRDF 故障是的发生不可复 制的,这意味着大多数读1操作成功而没有对访问 的细胞造成任何破坏,而其中非常小的一部分最终 将细胞从0状态翻转到1状态。在表1中,我们从多 个方面比较了 RDF 和 TRDF 这两种不同的故障。

Retention Fault (RTF): 这一类的故障表示,一个内

存单元在一段时间后,失去了其所存储的值。其中包括了 RTF0 和 RTF1 两种不同的类型,其分别可以被表示为  $<0_T/1/->$  和  $<1_T/0/->$ 。对于 STT-MRAM 存储,在 [8,16]中,给出了具体的方程来描述一个粗略的可保存时间。与电容上的电荷量逐渐减少的 dram 中的保持故障不同,STT-MRAMs 中的保持故障在热噪声存在的情况下立即发生(一个随机过程)[17]。因此,STT- MRAMs 中每个细胞的保留时间本质上并不是固定的和可预测的。相反,它会根据热扰动的强度动态波动。

## 3. 测试算法

在本节中,我们将首先讨论文献中提出的 March 测试算法。这些 March 测试可以保证检测 某些比较典型的故障模型,如 SAF 和 TF。然后, 我们将介绍和比较三种专门用于测试 STT-MRAMs 的保留时间的测试算法。

#### 3.1. March 测试

March 测试由于其线性复杂性、规律性和对称性,常被用于检测传统的记忆故障,如 SAF、TF等 [3]。一个 March 测试由一个有限序列的 March 元素组成,每个 March 元素由一系列读和/或写操作组成,这些操作在进入下一个存储单元之前应用于每个存储单元。在文献中,有很多论文是关于用 March 测试来对 STT-MRAMs 进行测试的。

Chin 等人在 [21, 22]中提出了一种切换MRAMs 中称为写干扰故障 (Write Disturb Fault, WDF)的故障模型,在该模型中,写操作中产生的用于切换寻址位元 (攻击者) 状态的磁场可能会无意中逆转存储在相邻单元 (受害者) 中的数据。并且,他们提出了相应的 March C-和 March 17N 测试算法来检测对应的 SAF, TF, CF, AF和 WDF 故障。在 STT-MRAMs中, WDF产生的原因与传统的切换式 MRAMs 完全不同。STT-MRAM中的 WDF不是由开关磁阻存储器中载流导线写入磁场引起的,而是由诸如接入晶体管卡在 on 或单元间电阻桥等缺陷引起的。为了检测这样的故障,包括传统的 SAF和 TF的故障, Yoon等人提出了一个 word-oriented

March 测试算法 [24], 具体表示为如下:

在 ITC2018 中, Nair 等人基于他们的电路模拟报告了动态错误读取故障 (dIRF)。dIRF 是一种错误的读故障, 由于 SL 和 1T-1MTJ 内存单元的内部节点之间的电阻桥缺陷,导致至少两次连续的读操作。为了检测这种故障,他们提出了如下的 March 测试算法:

$$\uparrow$$
 (w0);  
 $\uparrow$  (r0, w1, r1, r1, r1, r1);  
 $\downarrow$  (r1, w0, r0, r0, r0, r0);  
 $\downarrow$  (r0)

## 3.2. STT-MRAMs 中的保持时间测试

在第2节中,我们介绍了 STT-MRAMs 中的 RTF 故障。然而,在不同的应用中,对于 STT-MRAMs 中内存单元的保持时间的要求从几秒到上 十年不等。然而短期内,STT-MRAMs 主要考虑被 用以替换传统的 LLC 中的存储设备,而 LLC 数据 的回复只需要 1s 以下的时间就可满足 [24],这使得我们可以用牺牲一定的 STT-MRAMs 的保留时间来换取更好的写性能。

论不同应用对 STT-MRAMs 保留时间的要求不同,测试 STT-MRAMs 的保留时间是非常重要的。然而,表征 STT-MRAM 保持时间非常具有挑战性,因为保持故障本质上是一种瞬态随机故障,它取决于温度、工艺变化、磁扰和干扰电流。因此,3 月测试不适合对其进行测试,传统的 DRAM 保留测试也不能直接应用于 STT-MRAMs。下面本文将介绍三种不同的测试方法,并对其进行比较。

Algorithm 1 Retention time based on weak disturb current.

Input:  $I_{\text{wwr}}[N] = \text{array containing N number of } I_{\text{wwr}}$  values

Input: t =the current pulse width of  $I_{wwr}$ 

Input: M = the number of experiments for each  $I_{\text{wwr}}$  value

Output: Retention time for a cell

Initialization

for i = 0 to N - 1 do

Regular write of a test pattern

for j = 0 to M - 1 do

Weak write with current  $I_{\text{wwr}}[i]$  for time t

Regular read

if readout data  $\neq$  test pattern then

Error counter ++

Rewrite the test pattern

end if

end for

Pr[i]=Error counter/M

Reset error counter

end for

Extrapolation of  $\Delta$  with equation (3)

Approximation of  $T_{\rm ret}$ 

return  $T_{\rm ret}$ 

## 3.2.1 基于弱干扰电流的统计方法

Intel 提出了一种通过施加微弱的干扰电流来测试 STT-MRAM 内存单元保持时间的算法 [17]。利用如下公式对长弱写电流热激活状态下的开关概率:

$$Pr(t) = 1 - \exp(-t/\tau_1)$$
 (1)  
 $\tau_1 = \tau_0 \exp(\Delta(1 - I/I_{c0})),$ 

其中, $\tau_0$  为表征实际磁化可被认为是静止的时间尺度的尝试时间(1 ns),而 $\tau_1$  为平均开关时间。I 和 t 分别是施加电流的幅值和持续时间。 $I_{c0}$  为关键开关电流。在这里对其进行进一步的推导:

$$\frac{t_{\rm p}}{\tau_0 \exp(\Delta(1 - I_{\rm wwr}/I_{\rm c0}))} << 1. \tag{2}$$

Algorithm 2 Burn-in retention test based on binary search.

Input:  $N_{\rm seh}$  = the number of binary searches for averaging

Input: N = iterations in a search

Input:  $t_{\text{UB}} = \text{upper bound of the predicted retention}$ time

Input:  $t_{LB}$  = lower bound of the predicted retention time

Output: Retention time for an STT-MRAM cell Initialization

for 
$$i = 0$$
 to  $N_{\rm seh} - 1$  do  $t_{\rm ret}[i] = 1/2 \times (t_{\rm UB} + t_{\rm LB})$  for  $j = 0$  to  $N - 1$  do Regular write of a  $test\ pattern$ 

Wait for time  $t_{\text{ret}}[i]$ 

Regular read for a readout data if readout data  $\neq$  test pattern then

$$t_{
m UB} = t_{
m ret}[i]$$
 else 
$$t_{
m LB} = t_{
m ret}[i]$$
 end if 
$$t_{
m ret}[i] = 1/2 \times (t_{
m UB} + t_{
m LB})$$
 end for 
$$T_{
m ret} = \frac{\sum t_{
m ret}[i]}{N_{
m ret}}$$

end for

return  $T_{\rm ret}$ 

利用泰勒展开,进行变化,得到如下的结果:

$$\ln(Pr(I_{\text{wwr}})) = \ln(\frac{t_{\text{p}}}{\tau_0}) - \Delta(1 - \frac{I_{\text{wwr}}}{I_{\text{c0}}}).$$
 (3)

上述公式将扰动概率和热稳定性联系起来,从而能够实现在实验状态下对于热稳定性值  $\Delta$  的测量。其中,算法1完整的描述了整体的测试流程。

#### 3.2.2 Burn-in **方法**

为了减少 STT- MRAMs 中测试保留时间的高昂代价,使用 Burn-in 测试技术来压缩保留时间是一种有效的方法。由于 MTJ 装置的热稳定性  $\Delta$  明

显依赖于温度、磁场、干扰电流等环境条件,因此通过改变这些条件来压缩  $\Delta$  值是可行的。

Algorithm 3 Burn-in retention test based on linear search.

Input:  $N_{\rm seh} =$  the number of linear searches for averaging

Input:  $T_{\text{step}}$  = resolution of the retention time test Output: Retention time for an STT-MRAM cell Initialization

for 
$$i=0$$
 to  $N_{\rm seh}-1$  do Regular write of a  $test$   $pattern$  Reset  $step$   $counter$  while  $readout$   $data = test$   $pattern$  do Wait for time  $T_{\rm step}$   $step$   $counter++$  Regular read for a  $readout$   $data$   $t_{\rm ret}[i]=T_{\rm step} \times step$   $counter$  end while end for  $T_{\rm ret}=\frac{\sum t_{\rm ret}[i]}{N_{\rm seh}}$ 

return  $T_{\rm ret}$ 

通过分析 STT-MRAMs 的机制 [16, 11], 我们可以得到如下的公示来描述热稳定性:

$$\Delta(T, I, H_{\text{offset}}) = \frac{E_{\text{B}}}{k_{\text{B}}T} (1 - \frac{I}{I_{\text{c0}}}) (1 - \frac{H_{\text{offset}}}{H_{\text{k}}})^{2}. \quad (4)$$

其中  $k_B$  是玻尔兹曼常数,而 T 表示了温度。根据公式4可知,温度 T 的升高导致了  $\Delta$  值的降低。基于此,FL. Ghosh 等人 [12]提出了两个算法来测量STT-MRAM 内存单元的保持时间。

第一个算法被称为二分搜索保持时间测试算法, 其具体流程如算法2所示。该算法描述了测试单个比 特单元的保留时间 ( $t_{ret}$ ) 的过程。首先,根据对被测 STT-MRAM 阵列热稳定性的预测选择保留时间的 下界搜索时间 ( $t_{LB}$ ) 和上界搜索时间 ( $t_{UB}$ )。然后, 测试数据模式被写入测试的第一个内存单元,其中 固定的等待时间,等于  $t_{LB}$  和  $t_{UB}$  的平均值。在等 待时间之后,将读出该单元格中的数据,并与原始 测试模式进行比较。如果它们相同,意味着没有发 生保留故障,则  $t_{UB}$  值将用等待时间更新。如果没有,则使用  $t_{ret}$  更新。随着这个过程的迭代, $t_{ret}$  值逐渐接近被测内存单元的实际保留时间。

第二种算法以线性方式搜索保留时间,见算法3。该算法通过给出每次搜索的时间步长 ( $T_{step}$ ) 和搜索 次数 ( $N_{seh}$ ) 来确定搜索分辨率和测试精度。测试从 将给定的测试数据模式定期写入测试单元开始。然 后用时间步长周期性地读取数据,将其与原始数据 模式进行比较。显然,小的时间步长会导致较高的 测试精度,但代价是更多的读取操作。

## 3.2.3 算法之间的比较

如前文所述,算法 1 中基于注入弱干扰电流的统计方法非常耗时,原因是室温下的滞留故障发生率很低。如果压缩率非常高,压缩保持时间在 ms 或ms 以下,则算法 2 和算法 3 可以优于算法 1。这对于将 STT-MRAMs 用作 LLC 在实际过程中是可行的。然而,对于需要 10 年以上保留时间的 SCM 应用程序,用线性搜索或二分搜索来压缩和测试保留时间是没有用的。因此,以一种经济有效的方式测试STT-MRAMs 的保留时间在各种应用中仍有探索的空间。

## 4. 可测性设计

如前所述,像 SAF, TF 之类的永久性故障模型可以通过 March 测试来进行检测。但是, March 测试无法保证能够检测到 STT-MRAMs 中的瞬态故障。因此,这类故障需要用可测性设计 (design-fortestability, DFT) 来进行检测。在本节中,我们将讨论两种针对于 TRDF 和 RTF 电路故障的设计。

## 4.1. 对于 TRDF 故障的可测性设计

正如我们之前讨论的那样,STT-MRAMs 中的 瞬态读干扰故障 (TRDF) 是一种瞬态故障,正日益 成为对 STT-MRAMs 可靠性的威胁。因此,开发 用于检测 TRDF 的 DFT 设计受到了广泛的关注。在 [2, 18]中分别提出了两种类似的电路级 DfT 技术 来检测 TRDF。两者都基于一个关键的观察:TRDF







(b) 位反转检测电路在 [2].

图 3: TRDF 故障检测设计图示: (a) 原理, (b) 电路设计.







(a) 在测试模式下对 16 行单元同时施加弱写电流,得到(b)在测试期间跟踪 SL(ISL)上的电流,以便在没有位翻转 发生时避免不必要的读操作 [24]。

图 4: 保持测试实现:(a) 读取干扰概率  $Pr(I_{wwr})$  的测量, (b) 位翻转检测电路。

改变了受害内存单元的 MTJ 电阻, 进而影响读操作 时的电流幅值。

如图3a所示, 当读 1(AP) 操作中发生 TRDF 时,读电流从 $I_{ref}$ 以下突然上升到 $I_{ref}$ 以上。灰色 实线表示读取操作时通过参考单元的电流, 灰色实 线下方和上方的虚线分别表示 AP 状态和 P 状态下 通过无故障单元的电流。黑线表示在 TRDF(用蓝色 圆圈标记) 发生的读取操作中,实际电流随时间的 变化。通过如上的观察,可以将一个专用电路集成 到感测放大器中来跟踪读取操作中的电流变化。在 图3b中,给出了针对于 TRDF 故障检测的电路。当 读取 1(AP) 状态时, dec\_en 信号才被使能。在这种 情况下,使用两个电流反射镜来复制电流  $I_{rd}$  和电流  $I_{ref}$  从检测放大器的输入端流过参考的内存单元。只 要  $I_{rd}$  小于  $I_{ref}$ ,干扰应答信号解码器保持"0"状 态。通过这样的方式,可以有效检测 STT-MRAMs 中的 TRDF 故障。

#### 4.2. 对于 RTF 故障的可测性设计

为了更有效地测试 STT-MRAM 细胞的保留时 间,Yoon 等人改进了算法1并实现了内存内置自检 (MBIST) [24, 25]。如前所述, 算法1有许多局限性, 包括:1) 在小电流  $I_{wwr}$  下, 保持试验必须在开关概 率  $Pr(I_{wwr})$  非常小的工作区域进行;2) 施加弱写电 流后,由于开关概率小,大多数读操作都是不必要 的:3) 测试时间禁止, 随着  $\Delta$  值和阵列尺寸的增加 而增加。为了克服这些限制, mist 实现利用了前面 TRDF 检测背后的原理,以避免在不发生保留错误 时进行不必要的读操作。此外, 在一次测试迭代中, 将弱写电流同时应用于多行而不是算法1中的单行, 大大提高了测试速度。

保留测试过程从将预定义的数据模式写入测试 单元开始。由于两个如下考虑因素,将数据模式设 置为 1。第一, 小电流扰动是单向的 (即从 AP 状态 到 P 状态)。其次,由于相邻单元间的磁耦合,当单 元处于 AP 状态时,热稳定性最低。因此,如图 $^{4a}$ 所示,可以同时对  $^{16}$  行施加弱电流( $I_{wwr}$ )。通过使用专用位翻转检测跟踪电路中 SL 上的变化,当  $^{16}$  个内存单元中任意一个单元从 AP 状态翻转到 P 状态时, $I_{SL}$  轻微增加,可以立即检测到位翻转(如图 $^{4b}$ 所示)。 $I_{SL}$  的轻微增加首先被电流镜放大并转移表现为电压差,电压差进一步被多级共漏极放大器放大。然后,开关电容器 C1 和 C2 根据 CLK 和  $CLK_B$  信号交替采样电压。在这一链的末端,使用电压保持器来确保 In+ 和 In- 节点之间的电压差总是高于 10mV,以避免亚稳态。当检测放大器启用时,In+ 和 In- 节点之间的电压差完全放大到 VDD 和 GND。

采用该方案进行测试,根据 [24]的实验结果显示,与基于算法1的常规测试方案相比,该方案在测试时间上提高了 93.75%。

## 5. 总结与展望

STT-MRAM 作为最具发展前景的 NVM 技术之一,与其它存储设备相比,提供有竞争力的写性能,耐久性和数据保留。这三个方面的特性也使得它可以用于各种应用程序,如最后一级缓存、物联网和汽车。因此,STT- MRAM 获得了包括英特尔和三星在内的主要半导体公司的大量投资,这些公司近年来已经证明了其可制造性。然而,在其大规模生产之前,对于故障模型和故障测试仍然存在着一些挑战。

在本文中,我们系统性的研究了 STT-MRAM 中的故障模型,包括一些常见的故障模型和针对于 STT-MRAM 特定的故障模型;并分析了现有的测试算法和可测性设计框架。其中,在 STT-MRAMs中,作为数据存储元件的 MTJ 器件的缺陷是值得特别注意的。在实际中,精确的故障模型需要精确的缺陷模型和系统的故障分析方法。而现有的文献中提出的测试算法和可测性设计非常有限,其有效性仍很难界定。为了检测永久性故障,排除暂态故障,需要进行有效且经济的 March 测试。同时,在可测性设计中,对于 STT-MRAMs 中特定的物理缺陷,如磁性和热老化也需要考虑,以检测微弱的故

障。通过上述总结可以看到,STT-MRAMs 的测试仍然是一个悬而未决的问题。因此,需要有更多的研究工作来讨论和解决这些挑战。

# 参考文献

- [1] C. Augustine, A. Raychowdhury, D. Somasekhar, J. Tschanz, V. De, and K. Roy. Design space exploration of typical stt mtj stacks in memory arrays in the presence of variability and disturbances. IEEE transactions on electron devices, 58(12):4333-4343, 2011.
- [2] R. Bishnoi, M. Ebrahimi, F. Oboril, and M. B. Tahoori. Read disturb fault detection in stt-mram. In 2014 International Test Conference, pages 1–7. IEEE, 2014. 3, 6, 7
- [3] M. Bushnell and V. Agrawal. Essentials of electronic testing for digital, memory and mixed-signal VLSI circuits, volume 17. Springer Science & Business Media, 2004. 4
- [4] A. Chen. A review of emerging non-volatile memory (nvm) technologies and applications. Solid-State Electronics, 125:25–38, 2016. 1
- [5] A. Chintaluri, H. Naeimi, S. Natarajan, and A. Raychowdhury. Analysis of defects and variations in embedded spin transfer torque (stt) mram arrays. IEEE Journal on Emerging and Selected Topics in Circuits and Systems, 6(3):319–329, 2016. 2
- [6] A. Driskill-Smith. Latest advances and future prospects of stt-ram. In Non-Volatile Memories Workshop, pages 11–13, 2010. 1
- [7] X. Fong, Y. Kim, S. H. Choday, and K. Roy. Failure mitigation techniques for 1t-1mtj spin-transfer torque mram bit-cells. IEEE Transactions on Very Large Scale Integration (VLSI) Systems, 22(2):384–395, 2013.
- [8] X. Fong, Y. Kim, R. Venkatesan, S. H. Choday, A. Raghunathan, and K. Roy. Spin-transfer torque memories: Devices, circuits, and systems. Proceedings of the IEEE, 104(7):1449–1488, 2016. 4
- [9] O. Golonzka, J.-G. Alzate, U. Arslan, M. Bohr, P. Bai, J. Brockman, B. Buford, C. Connor, N. Das, B. Doyle, et al. Mram as embedded non-volatile memory solution for 22ffl finfet technology. In 2018 IEEE International Electron Devices Meeting (IEDM), pages 18–1. IEEE, 2018. 1

- [10] S. Hamdioui, P. Pouyan, H. Li, Y. Wang, A. Ray-chowdhur, and I. Yoon. Test and reliability of emerging non-volatile memories. In 2017 IEEE 26th Asian Test Symposium (ATS), pages 175–183. IEEE, 2017.
- [11] R. Heindl, W. H. Rippard, S. E. Russek, M. R. Pufall, and A. B. Kos. Validity of the thermal activation model for spin-transfer torque switching in magnetic tunnel junctions. Journal of Applied Physics, 109(7):073910, 2011. 6
- [12] A. Iyengar, S. Ghosh, and S. Srinivasan. Retention testing methodology for sttram. IEEE Design & Test,  $33(5):7-15,\ 2016.$  6
- [13] A. Jog, A. K. Mishra, C. Xu, Y. Xie, V. Narayanan, R. Iyer, and C. R. Das. Cache revive: Architecting volatile stt-ram caches for enhanced performance in cmps. In DAC Design Automation Conference 2012, pages 243–252. IEEE, 2012. 1
- [14] J. Kan, C. Park, C. Ching, J. Ahn, L. Xue, R. Wang, A. Kontos, S. Liang, M. Bangar, H. Chen, et al. Systematic validation of 2x nm diameter perpendicular mtj arrays and mgo barrier for sub-10 nm embedded stt-mram with practically unlimited endurance. In 2016 IEEE International Electron Devices Meeting (IEDM), pages 27–4. IEEE, 2016. 1
- [15] W. Kang, L. Zhang, W. Zhao, J.-O. Klein, Y. Zhang, D. Ravelosona, and C. Chappert. Yield and reliability improvement techniques for emerging nonvolatile sttmram. IEEE Journal on Emerging and Selected Topics in Circuits and Systems, 5(1):28–39, 2014. 2
- [16] A. Khvalkovskiy, D. Apalkov, S. Watts, R. Chepulskii, R. Beach, A. Ong, X. Tang, A. Driskill-Smith, W. Butler, P. Visscher, et al. Basic principles of sttmram cell operation in memory arrays. Journal of Physics D: Applied Physics, 46(7):074001, 2013. 4, 6
- [17] H. Naeimi, C. Augustine, A. Raychowdhury, S.-L. Lu, and J. Tschanz. Sttram scaling and retention failure. Intel Technology Journal, 17(1), 2013. 4, 5
- [18] Y. Ran, W. Kang, Y. Zhang, J.-O. Klein, and W. Zhao. Read disturbance issue and design techniques for nanoscale stt-mram. Journal of Systems Architecture, 71:2–11, 2016. 3, 6
- [19] A. Raychowdhury, D. Somasekhar, T. Karnik, and V. De. Design space and scalability exploration of 1t-1stt mtj memory arrays in the presence of variability

- and disturbances. In 2009 IEEE International Electron Devices Meeting (IEDM), pages 1–4. IEEE, 2009. 2
- [20] Y. Song, J. Lee, S. Han, H. Shin, K. Lee, K. Suh, D. Jeong, G. Koh, S. Oh, J. Park, et al. Demonstration of highly manufacturable stt-mram embedded in 28nm logic. In 2018 IEEE International Electron Devices Meeting (IEDM), pages 18–2. IEEE, 2018. 1
- [21] C.-L. Su, R.-F. Huang, C.-W. Wu, C.-C. Hung, M.-J. Kao, Y.-J. Chang, and W.-C. Wu. Mram defect analysis and fault modeling. In 2004 International Conferce on Test, pages 124–133. IEEE, 2004. 4
- [22] C.-L. Su, C.-w. Tsai, C.-w. Wu, C.-c. Hung, Y.-s. Chen, and M.-j. Kao. Testing mram for write disturbance fault. In 2006 IEEE International Test Conference, pages 1–9. IEEE, 2006. 4
- [23] C. J. Xue, Y. Zhang, Y. Chen, G. Sun, J. J. Yang, and H. Li. Emerging non-volatile memories: Opportunities and challenges. In Proceedings of the seventh IEEE/ACM/IFIP international conference on Hardware/software codesign and system synthesis, pages 325–334, 2011. 1
- [24] I. Yoon, A. Chintaluri, and A. Raychowdhury. Emacs: Efficient mbist architecture for test and characterization of stt-mram arrays. In 2016 IEEE International Test Conference (ITC), pages 1–10. IEEE, 2016. 4, 7,
- [25] I. Yoon and A. Raychowdhury. Test challenges in embedded stt-mram arrays. In 2017 18th International Symposium on Quality Electronic Design (ISQED), pages 35–38. IEEE, 2017. 7
- [26] W. Zhao, X. Zhao, B. Zhang, K. Cao, L. Wang, W. Kang, Q. Shi, M. Wang, Y. Zhang, Y. Wang, et al. Failure analysis in magnetic tunnel junction nanopillar with interfacial perpendicular magnetic anisotropy. Materials, 9(1):41, 2016.