بنام خدا



پروژه درس CAD

استاد: دكتر ميثم عبدالهي

انجام دهنده:

الناز رضايي

حوریه سبزواری

تیر۱۴۰۱

## فهرست

|            | . 3 |
|------------|-----|
|            | . 4 |
|            | . 6 |
|            | . 7 |
| Test bench | . 8 |

#### مقدمه

ALU پردازنده بیشتر به عنوان بخشی از پردازنده طراحی و ایجاد شده است تا حسابت را روی داده های منطقی از نوع اعداد صحیحی و یا Integer انجام دهد. این واحد تنها واحدی است که در پردازنده وظیفه محاسبه جمع و تفریق ها را بر عهده دارد. همچنین در خصوص عملیات ضرب ALU پردازنده می تواند به راحتی عملیات ضرب را بین دو عدد صحیح از نوع Integer انجام دهد.

بر اساس نوع محاسبه و نوع پردازنده ای که اجرا می شود ممکن است خروجی های واحد محاسبه و منطق در بخش های مختلف استفاده شوند. در رایانه ها خروجی این واحد عموماً بر روی RAM ها قرار می گیرد. واحد للله خود از دو واحد داخلی تشکیل شده است و. این واحد ها با نام های:

- واحد محاسبه که بخش های محاسباتی ریاضی را انجام می دهد و با نام AU شناخته می شود که مخفف کلمه Arithmetic Unit است.
- واحد منطق که عملیات های منطقی را روی داده ها انجام می دهد و با نام LU که مخفف کلمه Logic Unit



### بخش اول پروژه

در این پروژه ما قرار است که یک ALU بسازیم که عملگر های زیر را انجام دهد:

١ -جمع

۲- تفریق

۳- تقسیم

۴-ضرب

۵- لگاریتم بر مبنای دو

۶- جذر

٧- توان

کد ما قرار است چهار عدد صحیح که دو به دو در پرانتز هستند را طبق عملگرهای ورودی محاسبه کند و جواب خروجی را نمایش دهد.

ابتدا ما قرار یک عدد ۴۱ بیتی را دریافت کرده سپس تا ۳۲ بیت اول ما برای ۴ عدد ۸بیتی در نظر می گیریم و ۹ بیت بعدی برای ۳ عملگر ما می-باشد.

در ادامه هر ۸ بیت را که یک عدد است به decimal تبدیل کرده و طبق عملگرها ابتدا پرانتز چپ و سپس پرانتز راست محاسبه میکنیم.

پاسخ حاصل از این دو پرانتز را در دو متغیر میانی ذخیره کرده و در قسمت پایانی عملگر بین دو پرانتز را در نظر گرفته و محاسبه میکنیم و در output قرار می دهیم.

#### برای مثال:

اگر دستور ورودی برابر

و باشد

حاصل ALU باید حاصل زیر را نمایش دهد:  $(2^4)^*(2^4)$ 

نکته: ما در انجام این پروژه از variable استفاده کردیم زیرا قرار است خط به خط کد را اجراکند و نیاز به اجرای همزمان نیست.

#### بخش اول امتيازي

در بخش اول امتیازی ما تعداد بیت هارا تغییر می دهیم و به ۴۹ بیت میرسانیم. این ۴۹ بیت در واقع یک ۳ بیت آخر آن برای ثبت شدن در کدام رجیستر و تک بیت تک بیت برای ۴ عدد میباشد به گونه ای که عدد ۸ بیتی به ۹ بیتی تغییر کرده و بیت اخر برای این است که اگر ۰ بود خود همون عدد ورودی در ALU استفاده میکنیم اگر ۱ بود از رجیستر خوانده میشود. گونه ی خواندن به این طور است که عدد ورودی اگر بین ۰ تا ۳۲ بود از رجیستر اول ۳۳ تا ۶۴ از رجیستر دوم و به همین ترتیب تا رجیستر هشتم.

ما در ابتدا با ۸ portmap ۸ رجیستر ساختیم . در آخر نیز آن ۳ بیت selct که در انتهای آن ۴۹ بیت بود به ما نشان می دهد که در کدام رجیستر ذخیره شود و برای ذخیره سازی ما نیاز به کلاک داریم که در کلاک دوم با دیدن ۱ شدن اون write مورد نظر در رجیستر ذخیره شود.

# بخش دوم امتیازی

ما یک module دیگر می سازیم برای استفاده از این ALU مورد نظر ، اینگونه که ما برای مثال  $\Lambda$  تا ورودی  $\Upsilon$  بیت دریافت کرده و یک  $\Pi$  نیز میگیریم از ورودی برای اینکه بدانیم تا کدام ورودی ما از ALU استفاده کنیم. مثلا اگر  $\Upsilon$  بود ما  $\Pi$  تا ماکسیم  $\Pi$  میبریم و  $\Pi$  تا دستور اول را انجام می دهیم.

# Test bench:

| TIT regout1                | 8            |             |             |              | 8 | 1200   |  |
|----------------------------|--------------|-------------|-------------|--------------|---|--------|--|
|                            |              | •           | -2147483648 | ^_           |   | 300 ns |  |
| V regout2                  | -2147483648  |             |             |              |   |        |  |
| 17 regout3                 | -2147483648  |             | -2147483648 |              |   |        |  |
| ™ regout4                  | -2147483648  |             | -2147483648 |              |   |        |  |
| Tr regout5                 | -2147483648  | -2147483648 |             |              |   |        |  |
| 1/ regout6                 | -2147483648  | -2147483648 |             |              |   |        |  |
| Tr regout7                 | -2147483648  | -2147483648 |             |              |   |        |  |
| Tr regout8                 | -2147483648  |             | -2147483648 |              |   |        |  |
| Tur outputs                | 8            | 0           | X           | 8            |   |        |  |
| nr writ1                   | 1            |             |             |              |   |        |  |
| Πι' writ2                  | 0            |             |             |              |   |        |  |
| Tur writ3                  | 0            |             |             |              |   |        |  |
| ¥ writ4                    | 0            |             |             |              |   |        |  |
| TL' writ5                  | 0            |             |             |              |   |        |  |
| nr writ6                   | 0            |             |             |              |   |        |  |
| rur writ7                  | 0            |             |             |              |   |        |  |
| III' writ8                 | 0            |             |             |              |   |        |  |
| Tr lefttmp                 | 4            | 0           | X           | 4            |   |        |  |
| Trighttmp                  | 4            | 0           | X           | 4            |   |        |  |
| Tr checktmp1               | 2            | 0           | X           | 2            |   |        |  |
| Tr checktmp2               | 2            | 0           | X           | 2            |   |        |  |
| Tr checktmp3               | 2            | 0           | X           | 2            |   |        |  |
| nr checktmp4               | 2            | 0           | X           | 2            |   |        |  |
| - inp                      | 000010080402 | 000000000   | X           | 999919989492 |   |        |  |
| - clock                    | 1 to 0       |             |             |              |   |        |  |
| <ul> <li>output</li> </ul> | 8            | Α           | -ÿ          | 8            |   |        |  |