# VYSOKÉ UČENÍ TECHNICKÉ V BRNĚ FAKULTA INFORMAČNÍCH TECHNOLOGIÍ

Návrh číslicových systémů – 1. projekt

### 1 Architektura navrhnutého obvodu (na úrovni RTL)



Obr. 1: Schéma obvodu

#### Popis fukcie

- Funkcia čaká na signál CNT\_EN, ktorý spustí počítadlo CNT1.
- CNT1 sa navyšuje, vždy so stúpajúcou hranou CLK.
- Keď CLK je v polovici prvého vstupného bitu, CNT1 sa vynuluje a začnú sa zapisovať postupne vstupné bity na výstup DOUT.
- CNT1 sa ď alej navyšuje vždy po 16-tich CLK a pri každom vynulovaní sa na výstup zapíše vstupný bit.
- CNT2 počíta počet zapísaných bitov.
- Pri zapísaní posledného bitu sa signály aj výstup DOUT vynulujú.

#### 2 Návrh automatu (Finite State Machine)

#### Legenda

- Stavy automatu: WAIT\_START\_BIT, WAIT\_FIRST\_BIT, WAIT\_RECEIVE\_DATA, WAIT\_STOP\_BIT, DATA\_VALID
- Vstupné signály: DIN, CNT, CNT1
- Moorove výstupy: RX\_EN, CNT\_EN, DOUT\_VLD



Obr. 2: Návrh automatu

#### Popis automatu

- Počiatočný stav automatu je vo stave WAIT\_START\_BIT.
- Pri načítaní start bitu sa zmení stav na WAIT\_FIRST\_BIT, kde čaká na zaznamenanie prvého bitu.
- Pri zaznamenaní prvého bitu sa stav zmení na RECEIVE\_DATA, kedy program zaznamenáva vstupné bity a zapisuje na výstup.
- Pri načítaní siedmeho bitu sa stav zmení na WAIT\_STOP\_BIT, kedy čaká na stop bit.
- Pri zaznamenaní stop bitu sa stav prepne do stavu DATA\_VALID, kedy potvrdí načítané bity a následne sa opäť prepne na stav WAIT\_STOP\_BIT.

## 3 Snímka obrazovky zo simulácie



Obr. 3: Simulácia obvodu