walter.oliveira@unisantos.com Disciplina: Circuitos Digitais

# Prática 5: Flip-Flop

Nesta prática tem como o objetivo de estudar os circuitos biestáveis e o desenvolvimento de um registrador.

#### (1) Flip Flop JK Mestre-Escravo

O FF JK é um dos mais utilizados, cujo circuito equivalente é ilustrado a seguir:



Figura 1: Flip-Flop JK Mestre-Escravo

Desta forma, de acordo com a **borda do clock**, a saída é alterada, de acordo com as entradas J, K, Preset e Clear, conforme ilustra a tabela 1.

Tabela 1: Tabela-Verdade do FF JK

| J | K | PR | CLR | Q                                      | $\overline{\mathrm{Q}}$                |
|---|---|----|-----|----------------------------------------|----------------------------------------|
| X | Χ | 1  | 0   | 0                                      | 1                                      |
| X | X | 0  | 1   | 1                                      | 0                                      |
| X | X | 0  | 0   | X                                      | X                                      |
| 0 | 0 | 1  | 1   | $Q_{ant}$                              | $\overline{\mathrm{Q}_{\mathrm{ant}}}$ |
| 0 | 1 | 1  | 1   | 0                                      | 1                                      |
| 1 | 0 | 1  | 1   | 1                                      | 0                                      |
| 1 | 1 | 1  | 1   | $\overline{\mathrm{Q}_{\mathrm{ant}}}$ | $Q_{ant}$                              |

Para realizar o testbench com um gerador de clock, podemos utilizar o comando forever, conforme o exemplo a seguir:

```
initial begin
                $dumpfile("ff_jk_tb.vcd");
2
                $dumpvars(1);
3
                PR = 1; CLR = 0; #20;
                PR = 1; CLR = 1; J = 0; K = 0; #20;
6
                J = 0; K = 1; #20;
                J = 1; K = 0; #20;
8
                J = 1; K = 1; #20;
9
                $finish;
10
           end
           initial begin
                clk = 0;
14
                forever #10 clk = ~ clk;
           end
            endmodule
17
```

 $\bf Dica:~\acute{\rm E}$  possível fazer um case com mais de uma variável em Verilog:

```
case ({J,K})
2 2'b00: Q = X;
3 2'b01: Q = X;
4 2'b10: Q = X;
5 2'b11: Q = X;
6 default: Q = X;
7 endcase
```

## (2) Flip Flop tipo D

O FF tipo D é amplamente utilizado para armazenar a informação de 1 único bit, sendo obtido a partir do FF JK:



Figura 2: Flip-Flop tipo D

A tabela 2 apresenta a Tabela-Verdade do FF tipo D.

Tabela 2: Tabela-Verdade do FF tipo D com Preset e Clear ativos em nivel lógico 0

| D | PR | CLR | Q | Q |
|---|----|-----|---|---|
| X | 1  | 0   | 0 | 1 |
| X | 0  | 1   | 1 | 0 |
| X | 0  | 0   | X | X |
| 0 | 1  | 1   | 0 | 1 |
| 1 | 1  | 1   | 1 | 0 |

### (3) Registrador:

Um registrador é um elemento que armazena n bits de informação, que pode ser criado conectando diversos FF tipo D em paralelo, conforme a figura abaixo:



Figura 3: Flip-Flop tipo D

Em Verilog, podemos utilizar o comando generate para instanciar mais de um módulo de uma única vez, como por exemplo:

## 4 Tarefas:

- 1.) Desenvolva em Verilog um módulo que implemente um FF JK com **borda de subida** e com PR e CLR ativos em **nivel lógico zero**. Anexe o código do módulo, o testbench e forma de onda no GTKWave.
- 2.) Desenvolva em Verilog um módulo que implemente um FF d com **borda de descida** e com PR e CLR ativos em **nivel lógico alto**. Anexe o código do módulo, o testbench e forma de onda no GTKWave.
- **3.)** Desenvolva em Verilog um módulo que implemente um registrador de 8 bits. Anexe o código do módulo, o testbench e forma de onda no GTKWave.