

Desenvolvimento de solução embarcada baseada em FPGA do tipo Zynq para sistema de ultrassom por transdutores EMAT

Aluno: Lucas Grativol Ribeiro

Orientador: Alan Conci Kubrusly Co-orientador: Felipe Calliari

22/12/2020







- 1. Introdução
- 2. Revisão de teórica
- 3. Desenvolvimento
  - a. Visão Geral
- 4. Resultados
  - a. Simulação da solução
  - b. Implementação
- 5. Conclusão
- 6. Referências



### <u>Motivação:</u>

- Adição de funcionalidades aos PIGs (Pipeline Inspection Gauge) desenvolvidos pelo CPTI;
- Inspeção não-destrutivas com EMAT (*Electromagnetic Acoustic Transducer*).

#### Objetivos:

- Construção de uma plataforma para geração de sinais de excitação para testes em EMAT;
- Solução configurável pelo usuário;
- Processamento em tempo real;



FPGA (Field Programmable Gate Array )







Interior de uma FPGA (ideia geral)















Zybo Z2-70, fabricada pela Digilent com a família Zynq da Xilinx.



Placa de desenvolvimento

Placa Zybo Z2-70



# Arquitetura família Zynq-7000



Arquitetura da família Zynq



### **Protocolo AXI** (Advanced eXtensible Interface)

- Desenvolvido pela ARM, adotado como padrão pela Xilinx;
- Modelo Master-Slave
- Handshake "ready-valid"
- Dois tipos principais: <u>Memory Mapped</u> e <u>Stream</u>





### **Protocolo AXI** (Advanced eXtensible Interface)

AXI-MM (Memory Mapped)





# Protocolo AXI (Advanced eXtensible Interface)

AXI-ST (Stream)



Protocolo/Interface AXI-ST





Sinal Digital a partir de um sinal analógico







#### Sinal Arbitrário

### Vantagens:

- Solução genérica;
- Ajustes em software.

#### **Desvantagens:**

- Interface de acesso;
- Alto gasto de recursos.





Exemplo método da tabela



# Sinal Quadrado



Sinal quadrado



Sinal Quadrado

### Vantagens:

- Fácil descrição;
- Baixa necessidade de recursos.

### **Desvantagem:**

Definição limitada.



Exemplo de FSM para produção de um sinal quadrado



Sinal Seno e Cossenos

Algoritmo CORDIC (COordinate Rotation DIgital Computer)



Exemplo do algoritmo CORDIC



Sinal Seno e Cossenos

### Vantagens:

- Baixa necessidade de recursos;
- Seno e cosseno calculados no mesmo ciclo.

### Desvantagem:

- Aumento de precisão, aumento de complexidade (recursos);
- Algoritmo limitado entre  $\left[-\frac{\pi}{2}; \frac{\pi}{2}\right]$ .

$$\begin{bmatrix} x' \\ y' \end{bmatrix} = \begin{bmatrix} \cos(\theta) & -\sin(\theta) \\ \sin(\theta) & \cos(\theta) \end{bmatrix} \begin{bmatrix} x \\ y \end{bmatrix}$$

$$V' = (\cos(\theta))^{-1} \begin{bmatrix} 1 & -\tan(\theta) \\ \tan(\theta) & 1 \end{bmatrix} V$$

$$\theta_k = \arctan(2^{-k})$$
  $\theta = \sum_{k=0}^{\infty} d_k \cdot \theta_k$ 

$$V' = A_k \begin{bmatrix} 1 & -2^{-k} \\ 2^{-k} & 1 \end{bmatrix} V$$

$$A_k = (\cos(\arctan(2^{-k})))^{-1}$$

$$\begin{cases} x_{k+1} = A_k(x_k - d_k 2^{-k} y_k) \\ y_{k+1} = A_k(y_k + d_k 2^{-k} x_k) \\ z_{k+1} = z_k - d_k \arctan(2^{-k}) \end{cases}$$



# Solução proposta - Diagrama de blocos







Interface do banco de registros



Arquitetura do banco de registros





Interface da FSM de Controle



FSM da FSM de Controle



Bloco Tabela



Interface bloco tabela







Sinal quadrado













<u>Interface do Pulser</u>







Interface do Pulser



Exemplo FSM do Pulser. Tempos t1 e t3 nulos.



DDS CORDIC

Geração de senos e cossenos precisa de entidades de suporte:

- Acumulador de fase, para gerar fase de  $[0; 2\pi]$ ;
- Pré-processador, corrigir fase para 1º e 4º quadrante;
- Algoritmo CORIDC;
- Pós-processador, para corrigir o sinal do seno e do cosseno  $(\pm)$ .

























Interface do Gerador de Sinal



Arquitetura do Gerador de Sinal



#### Bloco de Médias



Interface bloco de médias



Arquitetura do bloco médias



#### Janelas - Soma de cossenos

$$\mathsf{Tukey}: \begin{cases} w[n] = \frac{1}{2} \left[ \ 1 - \cos(\frac{2\pi n}{\alpha L}) \right], 0 \le n < \frac{\alpha L}{2} \\ w[n] = 1, & \frac{\alpha L}{2} \le n < \frac{N}{2} \\ w[N-n] = w[n], & 0 \le n \le \frac{N}{2} \end{cases}$$

Definição janela Tukey

Hanning: 
$$w[n] = a_0 - a_1 \cdot \cos(\frac{2\pi n}{N})$$
,  
 $a_1 = 1 - a_0 e a_0 = 0.5$ 

Hamming: 
$$w[n] = a_0 - a_1 \cdot \cos(\frac{2\pi n}{N})$$
,  $a_1 = 1 - a_0 e a_0 = 0.53836$ 

Definição janela Hanning e Hamming

Blackman: 
$$w[n] = a_0 - a_1 \cdot \cos(\frac{2\pi n}{N}) + a_2 \cdot \cos(\frac{4\pi n}{N}),$$

$$a_0 = \frac{1-\alpha}{2}$$
;  $a_1 = \frac{1}{2}$ ;  $a_2 = \frac{\alpha}{2}$ 

Definição janela Blackman

#### Blackman-Harris:

$$w[n] = a_0 - a_1 \cdot \cos(\frac{2\pi n}{N}) + a_2 \cdot \cos(\frac{4\pi n}{N}) + a_3 \cdot \cos(\frac{6\pi n}{N}),$$

$$a_0 = 0.3635819 \; ; a_1 = 0.4891775 \; ;$$

$$a_2 = 0.1365995 \; ; a_3 = 0.0106411$$

Definição janela Blackman-Harris



#### Janelas - Soma de cossenos





#### Janelas - Soma de cossenos





#### **Testes**

## Metodologia:

- Construção de testbenchs em VHDL antes das entidades;
- Comparação com modelo em Python;
- Modelagem das operações aritméticas com ponto-fixo, considerando números entre [-1;+1].



#### **Erro CORDIC**



Erro médio quadrático máximo, para 8, 10 e 12 bits



#### Solução proposta - Banco de registros



#### Opções:

- Mapeamento de registros;
- Mapeamento de array de registros;
- Mapeamento de interface memória;



## Solução proposta - Banco de registros

| Offset | Nome               | Descrição                                                                                                            | Tamanho | Acesso     | Reset     |  |
|--------|--------------------|----------------------------------------------------------------------------------------------------------------------|---------|------------|-----------|--|
| 0x0    | version            | Número da versão do código.<br>Usado para controle de versão.                                                        | 8 bits  | READ_ONLY  | 0x0       |  |
| 0x4    | bang               | Botão de "start", com auto-reset,<br>imitando um tick.                                                               | 1 bit   | WRITE_ONLY | 0x0       |  |
| 0x8    | sample_frequency   | Frequência de amostragem.<br>Valor predefinido de 100 MHz.                                                           | 27 bits | READ_WRITE | 0x5F5E100 |  |
| 0xC    | wave_nb_periods    | Número de períodos do sinal<br>a ser gerado.                                                                         | 8 bits  | READ_WRITE | 0x0       |  |
| 0x10   | wave_nb_points     | Número de pontos em um período.<br>Usado no DDS CORDIC.                                                              | 32 bits | READ_WRITE | 0x0       |  |
| 0x14   | wave_config        | Seletor do sinal desejado. "0" ->DDS CORDIC ; "1" ->pulser                                                           | 1 bit   | READ_WRITE | 0x0       |  |
| 0x24   | fsm_nb_repetitions | Número de repetições do sinal<br>a ser gerado, controlado pela FSM.                                                  | 6 bit   | READ_WRITE | 0x0       |  |
| 0x28   | fsm_setup_timer    | Número de ciclos na zona Setup                                                                                       | 18 bits | READ_WRITE | 0x0       |  |
| 0x2C   | fsm_tx_timer       | Número de ciclos na zona Tx                                                                                          | 18 bits | READ_WRITE | 0x0       |  |
| 0x30   | fsm_deadzone_timer | Número de ciclos na zona Deadzone                                                                                    | 18 bits | READ_WRITE | 0x0       |  |
| 0x34   | fsm_rx_timer       | Número de ciclos na zona Rx                                                                                          | 18 bits | READ_WRITE | 0x0       |  |
| 0x38   | fsm_idle_timer     | Número de ciclos na zona Idle                                                                                        | 18 bits | READ_WRITE | 0x0       |  |
| 0x3C   | pulser_t1          | Tamanho do degrau em t1                                                                                              | 10 bits | READ_WRITE | 0x0       |  |
| 0x40   | pulser_t2          | Tamanho do degrau em t2                                                                                              | 10 bits | READ_WRITE | 0x0       |  |
| 0x44   | pulser_t3          | Tamanho do degrau em t3                                                                                              | 10 bits | READ_WRITE | 0x0       |  |
| 0x48   | pulser_t4          | Tamanho do degrau em t4                                                                                              | 10 bits | READ_WRITE | 0x0       |  |
| 0x4C   | pulser_t5          | Tamanho do degrau em t5                                                                                              | 10 bits | READ_WRITE | 0x0       |  |
| 0x50   | pulser_config      | Sinal de configuração para as opções<br>de pulso invertido e pulso triplo.<br>[0] inverted_pulse<br>[1] triple_pulse | 2 bits  | READ_WRITE | 0x0       |  |
| 0x54   | dds_phase_term     | DDS CORDIC phase term                                                                                                | 32 bits | READ_WRITE | 0x0       |  |
| 0x58   | dds_nb_points      | Número de pontos em 1 período do seno                                                                                | 18 bits | READ_WRITE | 0x0       |  |
| 0x5C   | dds_init_phase     | DDS CORDIC initial phase                                                                                             | 32 bits | READ_WRITE | 0x0       |  |
| 0x60   | dds_mode           | DDS CORDIC opção mode_time                                                                                           | 1 bit   | READ_WRITE | 0x0       |  |





### Solução proposta

Tempos de Controle



Cinco tempos de controle, aplicados na FSM de Controle



## Demonstração



## Solução proposta - Diagrama de blocos





## **Arquitetura discutida**

| Recurso | Utilização | Taxa de utilização<br>dos recursos da FPGA |
|---------|------------|--------------------------------------------|
| LUT     | 1978       | 3.72 %                                     |
| FF      | 1436       | 1.35 %                                     |
| BRAM    | 30         | 21.43 %                                    |

Resultado da implementação na Zybo Z2-70, da solução completa

- 100 MHz;
- Amostras com 10 bits;
- Máximo de 64K (65536) amostras.



#### Trabalhos Futuros:

- Teste em carta;
- Melhora precisão e reposta do CORDIC;
- Implementação de janelas;
- Implementação das funções de interpolação e decimação;

#### Recapitulação:

- Construção de uma plataforma para geração de sinais de excitação para testes em EMAT;
- 2. Solução configurável pelo usuário;
- 3. Processamento em tempo real;

#### Conclusão:

- A solução foi criada, mas a plataforma carece da conexão em PS e PL.
- 2. A solução é genérica;
- 3. A FPGA possibilita o processamento em tempo real.



- [1] "Purpose and Internal Functionality of FPGA Look-Up Tables", <a href="https://www.allaboutcircuits.com/technical-articles/purpose-and-internal-functionality-of-fpga-look-up-tables/">https://www.allaboutcircuits.com/technical-articles/purpose-and-internal-functionality-of-fpga-look-up-tables/</a>, acessado em 20 de Dezembro de 2020 às 10h00.
- [2] "Zybo Z7Board Reference Manual", <a href="https://reference.digilentinc.com/">https://reference.digilentinc.com/</a> media/reference/programmable-logic/zybo-z7/zybo-z7 rm.pdf, acessado em 20 de Dezembro de 2020 às 10h00.
- [3] "AMBA AXI Protocol", <a href="https://referencedesigner.com/blog/amba-axi-protocol/2567/">https://referencedesigner.com/blog/amba-axi-protocol/2567/</a>, acessado em 20 de Dezembro de 2020 às 10h10.
- [4] "airhdl", <a href="https://airhdl.com/index.jsp">https://airhdl.com/index.jsp</a>, acessado em 20 de Dezembro de 2020 às 10h10.
- [5] LogiCORE, I. P. "FIR Compiler v5. 0, Xilinx." Inc., San Jose, CA, USA (2010).
- [6] "scopefir", <a href="https://iowegian.com/scopefir/">https://iowegian.com/scopefir/</a>, acessado em 21 de Dezembro de 2020 às 09h25.



# Obrigado pela atenção!



#### **Upsampler e Downsampler**

Interpolação (Aumento da frequência de amostragem):

- 1. Para um aumento de M vezes (M inteiro);
- 2. Inserir M-1 zeros, a cada M amostras;
- 3. Filtrar o resultado com um FIR;

Decimação (Redução da frequência de amostragem):

- 1. Para uma redução de P vezes (P inteiro);
- 2. Filtrar o sinal com um FIR;
- 3. Retirar P-1 amostras, a cada P amostras;



#### **FIR** (Finite Impulse Response)





#### Arquitetura FIR direto



Arquitetura FIR transposto



#### **Coeficientes do FIR**

00EE 042D Design Options Number of Taps: Grid-16 10 0A71 Fs = 100 MHz Estimate 1218 177D Filter Type Specifications 177D 1218 0.6 MHz Lowpass Passband Upper Frequency 0A71 042D Highpass Stopband Lower Frequency MHz OOEE Passband Ripple Bandpass dΒ Bandstop Stopband Attenuation 60 dΒ Actuals - PASS Band Center Design 0.02 dB Ripple: MHz Attenuation: 63.236 dB Optimize

ScopeFIR [6]



Cálculo coeficientes de um FIR, usando o ScopeFIR



## **Upsampler e Downsampler**





## **Upsampler**





## **Downsampler**





## **Teste - Upsampler**





Resultado comparação com Python - Upsampler



## **Teste - Downsampler**



Resultado comparação com Python - Downsampler