# 部分可重构实现流程

### (基于 PR AddSub 工程)

#### 一、 编写 RM 的代码

1. 编写 2 个 RM\_AddSub.v 文件(分别实现加法和减法运算),分别存放在/Sources/RM\_Add/和/Sources/RM\_Sub/路径下。

#### 二、 生成 RM 的.dcp 文件

- 1. 搭建整个系统,分别使用 2 个 RM\_AddSub.v 文件进行综合,将生成的 design\_1\_RM\_AddSub\_0\_0.dcp 文件分别复制到/Synth/RM\_AddSub/add/和 /Synth/RM\_AddSub/sub/路径下;
- 2. 可以进行后续的布线等操作,进行功能验证。

#### 三、 Draw Pblock(利用加法的 RM\_AddSub 模块)

- 1. 设置 RM 的属性 HD.RECONFIGURABLE 为 true;
- 2. 进行 Draw Pblock 操作,选择合适的位置和大小;
- 3. 进行 DRC 检查, Rules 选择 Partial Reconfiguration, 若没有错误和警告,则 Draw Pblock 操作完成, 否则需要修改 Pblock;
- 4. 保存约束文件。

# 四、 生成不同配置下的.dcp 文件

1. 进行布局布线(利用加法的 RM\_AddSub 模块),

opt\_design

place\_design

route\_design

保存 top route design.dcp 文件到/Implement/Config add/路径下,

write\_checkpoint -force Implement/Config\_add/top\_route\_design.dcp

生成 bit 文件,更新软核,关闭工程;

close\_project

2. 打开/Implement/Config\_add/top\_route\_design.dcp 文件,

open\_checkpoint Implement/Config\_add/top\_route\_design.dcp

将 RM\_AddSub 模块设置为 black\_box, 即删除原有的 RM\_AddSub 模块, update design -cell design 1 i/RM AddSub -black box

执行 lock\_design 命令,锁住静态部分的布局布线,

lock design -level routing

保存 top\_route\_design.dcp 文件到/Implement/Config\_static/路径下,

write\_checkpoint -force Implement/Config\_static/top\_route\_design.dcp 关闭工程:

close\_project

3. 打开/Implement/Config\_static/top\_route\_design.dcp 文件,

open\_checkpoint Implement/Config\_static/top\_route\_design.dcp

读入/Synth/RM\_AddSub/sub/design\_1\_RM\_AddSub\_0\_0.dcp 文件,

read\_checkpoint -cell design\_1\_i/RM\_AddSub

Synth/RM\_AddSub/sub/design\_1\_RM\_AddSub\_0\_0.dcp

进行布局布线,

opt\_design

place\_design

route\_design

保存 top\_route\_design.dcp 文件到/Implement/Config\_sub/路径下,

write\_checkpoint -force Implement/Config\_sub/top\_route\_design.dcp 关闭工程:

close\_project

4. 打开/Implement/Config\_static/top\_route\_design.dcp 文件,

open\_checkpoint Implement/Config\_static/top\_route\_design.dcp

设置与 RM\_AddSub 模块相关的端口接地(或接 VCC),

update\_design -buffer\_ports -cell design\_1\_i/RM\_AddSub

进行布局布线,

place design

route\_design

保存 top\_route\_design.dcp 文件到/Implement/Config\_blank/路径下,

write\_checkpoint -force Implement/Config\_blank/top\_route\_design.dcp 关闭工程。

close\_project

# 五、 Run PR\_Verify

1. 执行以下命令:

 $pr\_verify - initial \ Implement/Config\_add/top\_route\_design.dcp - additional \\ \{Implement/Config\_sub/top\_route\_design.dcp - additi$ 

Implement/Config\_blank/top\_route\_design.dcp}

没有报错则关闭工程。

# 六、 生成 bit 文件

1. 打开/Implement/Config\_add/top\_route\_design.dcp 文件,

open checkpoint Implement/Config add/top route design.dcp

生成 bit 文件 (实际会生成 2 个 bit 文件),

write\_bitstream -force -file Bitstreams/Config\_add.bit 关闭工程:

2. 打开/Implement/Config\_sub/top\_route\_design.dcp 文件,

open\_checkpoint Implement/Config\_sub/top\_route\_design.dcp 生成 bit 文件,

write\_bitstream -force -file Bitstreams/Config\_sub.bit 关闭工程;

3. 打开/Implement/Config\_blank/top\_route\_design.dcp 文件,

open\_checkpoint Implement/Config\_blank/top\_route\_design.dcp 生成 bit 文件,

write\_bitstream -force -file Bitstreams/blanking.bit 关闭工程。

#### 七、 测试

通过上述步骤, 最终得到的 bit 文件如图 1 所示。

| 文件 (F:) > FPGA > project > Vivado > PR > PR_AddSub_1.0 > Bitstreams |                  |        | <b>∨ ∂</b> 搜索"Bitstr |
|---------------------------------------------------------------------|------------------|--------|----------------------|
| 名称                                                                  | 修改日期             | 类型     | 大小                   |
| blanking.bit                                                        | 2018/11/21 19:55 | BIT 文件 | 28,062 KB            |
| blanking_pblock_RM_AddSub_partial.bit                               | 2018/11/21 19:56 | BIT 文件 | 59 KB                |
| Config_add.bit                                                      | 2018/11/21 19:51 | BIT 文件 | 28,062 KB            |
| Config_add_pblock_RM_AddSub_partial.bit                             | 2018/11/21 19:51 | BIT 文件 | 59 KB                |
| Config_sub.bit                                                      | 2018/11/21 19:53 | BIT 文件 | 28,062 KB            |
| Config_sub_pblock_RM_AddSub_partial.bit                             | 2018/11/21 19:53 | BIT 文件 | 59 KB                |

图 1 Bitstreams 文件夹截图

#### 测试步骤如下:

- 1. 打开原始工程和 SDK, 打开 SDK Terminal;
- 2. 下载 blanking.bit 文件和.elf 文件, SDK Terminal 中的输入输出如下: 输入: 12

输出: 1+2=0

3. 下载 Config\_add\_pblock\_RM\_AddSub\_partial.bit,输入输出如下:

输入: 12

输出: 1+2=3

4. 下载 Config\_sub\_pblock\_RM\_AddSub\_partial.bit,输入输出如下:

输入: 12

输出: 1-2=-1

5. 下载 blacking\_pblock\_RM\_AddSub\_partial.bit, 输入输出如下:

输入: 12

输出: 1+2=0

6. 下载 Config\_add.bit 文件和.elf 文件, SDK Terminal 中的输入输出如下: 输入: 12

输出: 1+2=3

- 7. 重复步骤 3~5;
- 8. 下载 Config\_sub.bit 文件和.elf 文件, SDK Terminal 中的输入输出如下: 输入: 12 输出: 1-2=-1
- 9. 重复步骤 3~5。

若所有结果与上面描述的一致,则测试成功。

注意:下载 blanking.bit/Config\_add.bit/Config\_sub.bit 文件后,需要重新下载.elf 文件,下载其他 bit 文件则不需要。