# 实验 2: 七段数码管动态显示电路设计

#### 林莉淇 PB22051128

### 1 实验内容

首先编写 Verilog 程序,实现七段数码管动态显示控制电路(原理如下图),再编写 Test Bench 程序并完成功能仿真。接着查看 RTL 电路结构图、为设计工程分配管脚,最后完成硬件验证。



图 1: 总框图

## 2 设计分析

需要针对锁存器、3-8 译码器、4-7 译码器、8 选 1 选择器、分频器编写不同模块。思路上,先将 3-8 译码器与 8 个 4 位锁存器相连,再用八选一选择器对锁存器做出选择。其中,选择器的选择信号由 clk 经过分频器和计数器给出。之后,把选择得到的输出接到 4-7 译码器上,得到段码信号。此外,计数器的输出经过 3-8 译码器,得到位选信号。

具体模块如下:

- 锁存器
  - 输入: 使能信号 en、片选信号 cs、数据 D;
  - 输出: 数据 Q;
- 3-8 译码器
  - 输入: 二进制数 A;
  - 输出: 译码结果 Y:
- 8 选 1 数据选择器
  - 输入: 8 个数据 A,B,C,D,E,F,G,H、选择信号 select:
  - 输出: 选择结果 Q;
- 7段数码管
  - 输入: 4 位二进制信号 q;
  - 输出: 段码信号 A,B,C,D,E,F,G;

- 分频器
  - 输入: 原始时钟 clk、复位信号 RST;
  - 输出: 分频后 clkD:

## 3 Verilog 源代码

```
module latch4_llq(D,en,cs,Q);
           input en,cs;
2
           input [3:0] D;
3
           output [3:0] Q;
5
           reg [3:0] Q;
6
7
           always @ (*)
8
9
           begin
                   if(cs == 1)
10
                          if(en == 1)
11
                                 Q <= D;
                          else
13
                                 Q <= Q;
14
15
                   else
16
                          Q <= Q;
17
           end
    endmodule
18
```

代码 1: 4 位锁存器

```
module decoder3to8_llq(A,Y);
           input [2:0] A;
           output [7:0] Y;
3
           reg [7:0] Y;
           always @(A)
5
6
           begin
                  case (A)
                         3'b000: Y = 8'b00000001;
8
9
                         3'b001: Y = 8'b00000010;
10
                         3'b010: Y = 8'b00000100;
                         3'b011: Y = 8'b00001000;
11
12
                         3'b100: Y = 8'b00010000;
                         3'b101: Y = 8'b00100000;
13
                         3'b110: Y = 8'b01000000;
14
15
                         3'b111: Y = 8'b10000000;
                  endcase
16
^{17}
           end
    endmodule
```

代码 2: 3-8 译码器

```
module select8to1_llq(A,B,C,D,E,F,G,H,select,Q);
1
           input [3:0] A,B,C,D,E,F,G,H;
           input [2:0] select;
3
           output [3:0] Q;
4
           reg [3:0] Q;
5
           always @(A or B or C or D or E or F or G or H or select)
6
7
                  begin
                          case (select)
                                 3'b000: Q <= A;
9
10
                                 3'b001: Q <= B;
                                 3'b010: Q <= C;
11
                                 3'b011: Q <= D;
12
                                 3'b100: Q <= E;
13
                                 3'b101: Q <= F;
14
15
                                 3'b110: Q <= G;
                                 3'b111: Q <= H;
16
                                 default: Q <= A;</pre>
17
                          endcase
19
                  end
    endmodule
20
```

代码 3:8 选 1 数据选择器

```
module func_llq(select,count,data,en,Q);
           input [2:0] select;
2
           input [2:0] count;
3
           input [3:0] data;
4
           input en;
5
           wire [3:0] Q0,Q1,Q2,Q3,Q4,Q5,Q6,Q7;
6
           wire [7:0] CS;
7
8
           output [3:0] Q;
9
           decoder3to8_llq Decoder(.A(select),.Y(CS));
10
           latch4_llq LATCHO(.en(en),.D(data),.Q(Q0),.cs(CS[0]));
11
           latch4_llq LATCH1(.en(en),.D(data),.Q(Q1),.cs(CS[1]));
12
           {\tt latch4\_1lq}^{-} \ {\tt LATCH2(.en(en),.D(data),.Q(Q2),.cs(CS[2]))};
13
14
           latch4_llq LATCH3(.en(en),.D(data),.Q(Q3),.cs(CS[3]));
           latch4_llq LATCH4(.en(en),.D(data),.Q(Q4),.cs(CS[4]));
15
           latch4_llq LATCH5(.en(en),.D(data),.Q(Q5),.cs(CS[5]));
16
17
           latch4_llq LATCH6(.en(en),.D(data),.Q(Q6),.cs(CS[6]));
           latch4_llq LATCH7(.en(en),.D(data),.Q(Q7),.cs(CS[7]));
18
19
20
           select8to1\_llq \ MUX(.A(Q0),.B(Q1),.C(Q2),.D(Q3),.E(Q4),.F(Q5),.G(Q6),.H(Q7),.select(count),.Q(Q));\\
21
22
    endmodule
```

代码 4: 锁存器、3-8 译码器、8 选一数据选择器综合模块(待仿真模块)

```
module Seg7Led(q,A,B,C,D,E,F,G);
1
2
           input [3:0] q;
           output A,B,C,D,E,F,G;
3
           reg [6:0] ATOG;
4
5
           always@(q)
6
                  begin
                         ATOG = 7'b00000000;
7
                          case(q)
                                 4'b0000:ATOG = 7'b0000001;
9
                                 4'b0001:ATOG = 7'b1001111;
10
                                 4'b0010:ATOG = 7'b0010010;
11
                                 4'b0011:ATOG = 7'b0000110;
12
                                 4'b0100:ATOG = 7'b1001100;
13
                                 4'b0101:ATOG = 7'b0100100;
14
                                 4'b0110:ATOG = 7'b0100000;
15
                                 4'b0111:ATOG = 7'b0001111;
16
                                 4'b1000:ATOG = 7'b00000000;
17
                                 4'b1001:ATOG = 7'b0001000;
18
                                 4'b1010:ATOG = 7'b0001000;
19
                                 4'b1011:ATOG = 7'b1100000;
20
21
                                 4'b1100:ATOG = 7'b0110001;
                                 4'b1101:ATOG = 7'b1000010;
22
                                 4'b1110:ATOG = 7'b0110000;
23
24
                                 4'b1111:ATOG = 7'b0111000;
                                default:ATOG = 7'b1111111;
25
                         endcase
26
27
28
                  assign A = ATOG[6];
29
                  assign B = ATOG[5];
30
                  assign C = ATOG[4];
31
32
                  assign D = ATOG[3];
                  assign E = ATOG[2];
33
                  assign F = ATOG[1];
34
35
                  assign G = ATOG[0];
36
    endmodule
37
```

代码 5: 7 段数码管

```
module FD(clk,clkD,RST);
           input clk;
2
           input RST;
3
           output clkD;
4
           reg [17:0] cnt = 0;
5
6
           reg clkD;
           always @(posedge clk) begin
7
                  if(RST == 1'b0) begin
8
                         cnt <= 18'd0;
9
                         clkD <=0;
10
                  if(cnt==18'd2) begin
12
```

```
13
14
                     clkD <=~clkD;
               end
15
16
               else begin
17
                     cnt <=cnt+1;</pre>
               end
18
19
         end
   endmodule
20
```

代码 6: 分频器

```
module FPGA_EXP2_llq(en,data,select,clk,LED_S,A,B,C,D,E,F,G,RST);
1
           input clk,en,RST;
2
           input [2:0] select;
3
4
           input [3:0] data;
           wire clkD;
5
           reg [2:0] count;
6
7
           output [7:0] LED_S;
           output A,B,C,D,E,F,G;
8
9
10
           wire [3:0] Q;
11
           FD FD(clk,clkD,RST);
^{12}
13
           always@(posedge clkD) begin
14
                  count = count+1;
           end
16
17
           decoder3to8_11q Decoder(.A(count),.Y(LED_S));
18
           func_llq func(select,count,data,en,Q);
19
20
           Seg7Led Seg7Led(Q,A,B,C,D,E,F,G);
21
    endmodulle
22
```

代码 7: 顶层函数

```
`timescale 10ns/1ns
    module func_llq_tb();
2
3
           reg [2:0] select,count;
           reg [3:0] data;
4
           reg en;
5
           wire [3:0] Q;
6
7
           initial begin
8
9
                   #0 en=1'b1;
           end
10
11
           always begin
12
                   #0 select=3'b000;
13
14
                   #2 select=3'b001;
                   #2 select=3'b010;
15
                   #2 select=3'b011:
16
                   #2 select=3'b100;
^{17}
                   #2 select=3'b101;
18
                   #2 select=3'b110;
19
                   #2 select=3'b111;
20
21
           end
22
           always begin
23
                   #0 data=4'b0000;
24
25
                   #2 data=4'b0001;
                   #2 data=4'b0010;
26
                   #2 data=4'b0011;
27
28
29
30
           func_llq U1(select, select, data, en, Q);
31
    endmodul e
32
```

代码 8: 仿真代码

仿真了 func 模块,即包含 8 个 4 位锁存器、3-8 译码器、8 选一数据选择器的综合模块 (实验内容框图中虚线框内部分)。

• 使能信号 en 一直为 1;

• 为了便于仿真,令8选一数据选择器的 count 和 3-8 译码器的 select 一同变化(在顶层函数调用该模块时,会将数据选择器的 count 接到分频器上而不是 select 上,此处仅为了便于仿真)。

## 4 仿真结果记录



图 2: 仿真结果

#### 由图可见:

- select=0,此时 data=0,存入寄存器 0
- select=1,此时 data=1,存入寄存器 1
- select=2, 此时 data=2, 存入寄存器 2
- elect=3, 此时 data=0, 存入寄存器 3

• .....

可以看出,在使能信号 en 一直为 1 后,select 信号使不同的 data 数据传入到不同的锁存器中。同时,count 接到 select 上,使得 8 选一选择器选择的锁存器与 select 选择的相同,令 data 的改变能反馈到 Q 上。

## 5 RTL 结构图



图 3: 总程序



图 4: 分频器



图 5: 仿真模块

select 接到 decoder3to8\_llq 上, count 接到 select8to1\_llq 上, en 接到每一个锁存器上。



图 6: 7 段数码管



图 7: 全编译之后资源占用信息

### 6 FPGA 验证结果记录



图 8: 管脚锁定情况



图 9: 硬件验证图

动态结果的文字描述: 先拨动 DIP15 复位。拨动 DIP4 使能后, 拨动 DIP5、DIP6、DIP7 选定想要改变的锁存器, 再拨动 DIP0、DIP1、DIP2、DIP3, 改变数字。

例如,当 DIP0、1、2、3、4、5、6、7 分别为 0001 1 010 时,从右往左第三个数码管显示的数字为 1。此时再把 DIP5、6、7 调整为 001,把 DIP0、1、2、3 调整为 0、1、0、0,则 第二个数码管显示 4,同时第三个数码管依然显示 1。

## 7 实验总结

通过这次实验,我明白了分模块调用的重要性。针对不同器件写不同模块再进行调用,可以使代码结构更加清晰。

其中,我碰到编译时报错"端口未定义"的情况, module 内定义的所有输入输出端口都要写入 module 后面的括号声明中。

我还碰到分频器没有加复位信号,模块中各个变量没有赋初值的情况。

在这次实验中,我收获良多。下次实验会提前写好程序,成功编译、仿真,在实验室再进行最后的接线验证。