



# מודולים ותוכנה עבור פרויקט מערכי פילטרים על גבי FPGA

22-1-1-2538 'פרויקט מס

:מבצעים

ליעד פנקר 315991109 דורית בס 320471410

מנחים:

מאיר אלון

מקום ביצוע הפרויקט:

אוניברסיטת תל אביב

#### 1.1. תיאור תוכנה

את החלק התוכנתי של הפרויקט ביצענו בעזרת תוכנת ה Vivado את החלק

## decomposition תיאור מנגנון

מנגנון ה decomposition מומש כפי שתיארנו ברקע התאורטי באיור 3, כשאר את פילטרים מימשנו בעזרת Xilinx IP's, ומודל adc\_sample שכתבנו:

נוסחאות הפילטרים הם, כפי שראינו ברקע התיאורטי:

$$L(x)_k = (l * x)_{2k} = \frac{1}{2}x_{2k} + \frac{1}{2}x_{2k+1}$$
$$H(x)_k = (h * x)_{2k} = \frac{1}{2}x_{2k} - \frac{1}{2}x_{2k+1}$$



Vivado-מתוך מתוך decomposition איור 1-בלוק

במודול adc\_sample\_2\_0 אנחנו שומרים את הדגימה ה-n ואת הדגימה ה-n+n. מממשים את פעולת החיבור וב-c\_addsub\_1 את פעולת החיסור, נקבל:

$$L(x)_n = (l * x)_n = x_n + x_{n+1}$$
  

$$H(x)_n = (h * x)_n = x_n - x_{n+1}$$

.tighpass את החלוקה ב2 של ה-slice\_1 וב-lowpass את החלוקה ב2 של ה-shighpass, נקבל:  $xslice_1$ 

$$L(x)_n = (l * x)_n = \frac{1}{2}x_n + \frac{1}{2}x_n$$
  

$$H(x)_n = (h * x)_n = \frac{1}{2}x_n - \frac{1}{2}x_{n+1}$$

כעת מבצעים downsample של שני הפילטרים, זורקים כל דגימה שנייה, downsample\_2\_0 עבור ה

לבסוף את הפילטרים הרצויים ואת ה-high pass, נקבל לבסוף את הפילטרים הרצויים ואת ה-WT level 1

$$L(x)_k = (l * x)_{2k} = \frac{1}{2}x_{2k} + \frac{1}{2}x_{2k+1}$$
$$H(x)_k = (h * x)_{2k} = \frac{1}{2}x_{2k} - \frac{1}{2}x_{2k+1}$$

.wavelet level באותו אופן מתבצע גם ה



# תיאור מנגנון הThresholding

:Thresholding module



איור 2- סכמת בלוקים עבור של מנגנון ה-Thresholding

כפי שתואר ברקע התיאורטי, את הthresholding אנחנו מבצעים על הdetail level , במקרה שלנו 1 detail level ו- detail levels . [ level 2 מפי שתואר ברקע התיאורטי, את הlevel 2 מפרים.

#### :Median\_estimator module



איור 3- סכמת בלוקים המתארת את שכפול מנגנון ה-Thresholding עבור גרות Wavelet השונות

מודול Median\_estimator משערך את החציון של הetail levels, המודול מקבל Median\_estimator משערך את החציון של המציון של הedian\_searcher\_i מחשב את המרחק של המועמד מהערך של המידיאן Median\_searcher\_i, בעזרת את המועמד הטוב ביותר, ולאחר מכן באיטרציות מבצע חיפוש בניארי Find\_min מוצא את המועמד הטוב ביותר, ולאחר מכן באיטרציות מבצע חיפוש בניארי בטווח של החציון כדי למצוא תוצאה אופטימלית יותר.

## - Median\_searcher\_i

# median\_searcher\_i



איור 4- תיאור מנגנון חיפוש החציון





מבצע השוואה של מועמד אפשרי לחציון עם הdetail level ובודק כמה ערכים מעל מועמד וכמה ערכים מתחת למועמד, לאחר מכן מחסיר ביניהם ומחשב ערך מוחלט, ובכך מקבל את המרחק של המעומד מהחציון. בודקים במקביל 8 מועמדים (יש מועמד 9 בחיפוש הבינארי, נגיע לזה בהמשך)

## - Find Min

בלוק שמקבל את כל 8 המועמדים ומוציא את המועמד הכי טוב. נעשה על ידי מציאת מינימום מבין המרחקים המינימליים של 8 המועמדים, מחשב זאת בצורת עץ והשוואת 2 מועמדים כל פעם:



איור 5- מציאת המרחק המינימאלי מבין המועמדים



#### Binary\_searcher



איור 6- מימין דיאגרמת ניחוש הפתרון והשוואה לתוצאות. משמאל, מכונת המצבים של חיפוש החציון

במודול החיפוש הבינארי אנחנו מחפשים בסביבה של המועמד הכי טוב שערוך מדויק יותר של החציון. כל פעם נחשב מועמד נוסף בעזרת חיפוש בינארי ונבדוק אותו בחלון, במידה והמועמד טוב יותר מ8 המועמדים הקודמים ואנחנו מקבלים שיפור בתוצאה, אנחנו שומרים אותו בתור בחציון הזמני וממשיכים בחיפוש עד התכנסות לחציון. במידה ואחד מ8 המועמדים יותר טוב, מתחילים את החיפוש בינארי מההתחלה.

נפרט כעת יותר כיצד כל התהליך של הmedian estimation מתבצע בעזרת דוגמה:

כזכור חילקנו את הטווח שלנו ל-8 חלקים לפי חזקות של -2 ( כל הcandidates ההתחלתיים שלנו)



איור 7- ציר חלוקה עבור חיפוש בינארי

נניח לדוגמא ש-החציון האמיתי שלנו במערכת הוא 100. אנחנו לא יודעים זאת ורוצים למצוא אותו. באיטרציה הראשונה נקבל ממודל Find\_Min את הערך 128 שהתקבל עקב היותו המרחק הקצר ביותר מהחציון בחלון. נוכל לראות באיור למטה כי החציון שלנו הוא בין 64 ל128.



איור 8- גרף הדגמה עבור חיפוש החציון האמיתי

נתחיל לבצע חיפוש בינארי בחלון זה באיטרציות, כאשר בכל איטרציה נזכור את הערך החדש ונבצע עליו בדיקה, הבדיקה נעשית בעזרת מודל median\_searcher\_i שתיארנו למעלה, שמוצא את המרחק מהחציון האמיתי, כאשר כל איטרציה תקרב אותנו לערך החציון האמיתי.

למשל עבור ערך חציון של 100 נצטרך לבצע 6 איטרציות( כל איטרציה בגודל חלון) במקסימום עד שנגיע לערך האמיתי במקרה הזה.

 $(\log_2(128 - 64) = 6)$ 



איור 9-ציר הדגמה של חיפוש בינארי עבור מציאת החציון

אנחנו יוצאים ממצב idle כאשר מודול Find\_min מספק לנו את הcandidate הראשוני (128 בדוגמא), שומרים את הערך האופטימאלי של החציון שקיבלנו (128), ואת אחד מהגבולות הצמודים, עליון או תחתון, תלוי האם החציון נמצא מעל הסף שקיבלנו או מעליו. למשל אם נמשיך עם הדוגמא הקודמת, בה החציון שלנו הוא 100 וקיבלנו בפעול את הערך 128, אנחנו שקיבלנו או מעליו. למשל אם נמשיך עם הדוגמא הקודמת, בה החציון שלנו הוא 140 וקיבלנו בפעול את ב56 תלוי באינדיקטור האם החציון קרוב יותר לגבול התחתון (64) או העליון (256). כיוון שאנחנו יודעים שהוא קרוב ל128 אבל קטן ממנו נשמור את 64, ואת תוצאת ה109 של הטווח (6) שמציינת את מספר האיטרציות המקסימלי עד להתכנסות).

נעבור למצב CAL\_VALUES\_, במצב זה אנחנו משווים את התוצאה שקיבלנו Find\_mina בחלון הנוכחי עם התוצאה של החיפוש הבינארי ובודקים האם החיפוש הבינארי נתן תוצאה טובה יותר, (שלב זה חשוב כי יכול להיות שהרעש במערכת של החיפוש הבינארי נתן תוצאה טובה יותר, (שלב זה חשוב כי יכול להיות שהרעש במערכת השתנה וכעת החציון שלנו כבר לא בטווח ששיערנו באיטרציה הקודמת) אם אכן שיפרנו- כלומר התקרבנו לערך החציון שלנו השתנה האמיתי אנחנו נמשיך לבצע עוד איטרציה שנתכנס, אם זה לא המצב ולא קיבלנו שיפור כנראה שערך החציון שלנו השתנה ונתחיל את החיפוש הבינארי מחדש.

בשלב CAL \_VALUES\_2 אנחנו בודקים האם החציון נמצא או שהגענו למספר איטרציות מקסימאלי. בשלב CAL\_AVG – נחשב את ערך החציון החדש עבור האלגוריתם ועובר median\_seracher\_i ונחזור ל

# - Universal\_threshold\_calculator module

כעת לאחר שמצאנו את החציון אנחנו מחשבים את הuniversal\_threshold כפי שתיארנו אותו ברקע התיאורטי:

$$\lambda = \sigma \sqrt{2 \ln(N)}$$

יהו שמצאנו מוכפל בקבוע:  $\sigma$  שלנו, כאשר threshold שלנו, כאשר

$$\sigma_i = median_i \cdot C_i$$
,  $i \in \{1,2\}$ 



. (מספר השנייה) fix point  $6_2$  קונפיגורציה  $-C_i$  קונפיגורציה (מספר בגודל באודל 6 ביט כאשר נקודה העשרונית היא אחרי הספרה השנייה) לפי הרקע התיאורטי היינו אמורים לחלק ב0.6745 אך בשביל לאפשר גמישות ואופטימיזציה לhreshold הוספנו את האפשרות לכפול בקבוע.

לרוב משתמשים בערך דיפולטי של 1.5, שזה בקירוב 1.48=1/0.6745.

N – זהו אורך הסיגנל שלנו שבו אנחנו מחשבים את החציון, גם כן קונפיגורציה.

#### <u>דיאגרמה של המודול:</u>



איור 10-דיאגרמת המודל השלם של חיפוש בינארי

.float single precision - ממיר מספר int32 – ממיר ממיר את אורך הסיגנל לייצוג float single precision – ממיר מספר

.  $N^2$  מכפיל את אורך הסיגנל בייצוג float מכפיל את אורך הסיגנל – מכפיל את אורך הסיגנל – Floating\_point\_10

.  $ln(N^2) = 2ln(N)$  , ctiar , ln מחשב – Floating\_point\_6

 $\sqrt{2 \ln(N)}$  מחשב שורש ריבועי, – Floating\_point\_9

2 ממיר מ-float single precision ל-float single precision. ממיר מ-float single precision ל-float single precision. ממיר מ-float single precision ביט (כמו הקבוע  $\mathcal{C}_i$  ).

 $C_i$ אז מכפילים ב $\sqrt{2\ln(N)}$  מכפילים ארבעה mult\_gen modules שמבצעים הכפלה רגילה, כל  $median_i$  מכפילים  $\sqrt{2\ln(N)}$  ואז מכפילים ב $(i \in \{1,2\})$  detail levels 2 ובגלל שיש רק hours 2 יש לנו ארבעה מכפלים. את הנקודה העשרונית. shift ימינה 2 כדי להעלים את הנקודה העשרונית.

#### – Threshold module

לאחר שחישבנו את הthreshold, אנחנו מבצעים soft threshold או hard threshold כפי שתיארנו ברקע התאורטי.

#### reconstruction תיאור מנגנון

לאחר שביצענו את ה-thresholding אנחנו יכולים לבנות את הסיגנל מחדש נטול הרעשים. הreconstruction כפי שראינו ברקע התיאורטי, איור 5, גם פה הפילטרים מומשו בעזרת Xilinix\_ip: נוסחת הreconstruction כפי שראינו ברקע התיאורטי היא:

$$\begin{split} \left(\widetilde{L}*x\right)_{l} &= \left\{ \begin{array}{ll} x_{2k} & l = 2k \text{ is even} \\ x_{2k} & l = 2k+1 \text{ is even} \end{array} \right. \\ \left(\widetilde{H}*y\right)_{l} &= \left\{ \begin{array}{ll} y_{2k} & l = 2k \text{ is even} \\ -y_{2k} & l = 2k+1 \text{ is even} \end{array} \right. \\ \left(\widetilde{L}*x\right)_{l} + \left(\widetilde{H}*x\right)_{l} &= \left\{ \begin{array}{ll} x_{2k} + y_{2k} & l = 2k \text{ is even} \\ x_{2k} - y_{2k} & l = 2k+1 \text{ is even} \end{array} \right. \end{split}$$





reconstruction-איור 11 - סכמת מנגנון ה

יהיה: – Upsample – מבצע העלאת קצב, מוצא המודול

$$(L*x)_{2k} = \begin{cases} x_{2k} & l = 2k \text{ is even} \\ 0 & l = 2k+1 \text{ is even} \end{cases}$$

$$(H*y)_{2k} = \begin{cases} y_{2k} & l = 2k \text{ is even} \\ 0 & l = 2k+1 \text{ is even} \end{cases}$$

את פעולת החיסור, נקבל:  $c_addsub_3$  את פעולת החיסור, נקבל:  $c_addsub_2$ 

$$(L*x)_{2k} = \begin{cases} x_{2k} & l = 2k \text{ is even} \\ x_{2k} & l = 2k+1 \text{ is even} \end{cases}$$

$$(H*y)_{2k} = \begin{cases} y_{2k} & l = 2k \text{ is even} \\ -y_{2k} & l = 2k+1 \text{ is even} \end{cases}$$

: reconstructed signal ממש פעולה חיבור ונקבל את כ\_addsub\_4 מעת

$$(\tilde{L}*x)_l + (\tilde{H}*x)_l = \begin{cases} x_{2k} + y_{2k} & l = 2k \text{ is even} \\ x_{2k} - y_{2k} & l = 2k + 1 \text{ is even} \end{cases}$$

מודול זה משוכפל פעמיים, עבור 2 ה-levels.

#### FT and STFT

בנוסף להתמרת WT וה-IWT שמימשנו, ישנה אפשרות לחשב את ה-FT וה- STFT במערכת:



איור 12- סכמת מנגנון ה-FT וה-STFT

#### - Ft\_controller

המודול שמנהל את FFT, מורכב בעיקר ממערכת מצבים וזיכרון BRAM ששומר את התוצאות של הFFT כפי שניתן לראות באיור 23.

יוצאים ממצב idle בעזרת פקודת AXI בקונפיגורציה להפעלת החישוב הFFT, ועוברים ל-record state, לפני שעוברים ל-FFT שרוצים לעשות tecord mode צריך לעדכן גם כן בעזרת קונפיגורציה את אורך הFFT שרוצים לעשות לפי טבלה 9.



FT-controllera איור 13-מכונת המצבים עבור

| FFT length | Window_numbers |
|------------|----------------|
| 4096       | 1 window       |
| 2048       | 2 windows      |
| 1024       | 4 windows      |
| 512        | 8 windows      |
| 256        | 16 windows     |
| 128        | 32 windows     |
| 64         | 64 windows     |

טבלה-1 -חלוקת החלונות כתלות האורך הFFT

בשלב הזה אנחנו מקליטים בעזרת מודול 2096 axi\_data\_fifo\_0 – FIFO דגימות של הסיגנל (ניתן לשלוט על תדר הדגימה של הסיגנל בעזרת קונפיגורציה), לאחר שסיימנו להקליט וה-fifo מלא, עובר לשלב ביצוע הFT.

חישוב ה- FT מתבצע במודול 2 xfft\_0 של xillinx , לצורך נוחות, ממירים את ה-single floating point בעזרת single floating point\_0 מדי שלא נצטרך לקנפג את גדלי המוצא בכל level של חישוב הFFT. זמן חישוב של הtransform משתנה כתלות באורך הFFT:

| Transform Length | Transform Cycles | Latency(µs) |
|------------------|------------------|-------------|
| 8                | 122              | 0.976       |
| 16               | 154              | 1.232       |
| 32               | 258              | 2.064       |
| 64               | 386              | 3.088       |
| 128              | 657              | 5.256       |
| 256              | 1169             | 9.352       |
| 512              | 2208             | 17.664      |
| 1024             | 4256             | 34.048      |
| 2048             | 8366             | 66.928      |
| 4096             | 16558            | 132.464     |

טבלה 2-תוצאות זמני חישוב כתלות באורך התמרה



\*אין תמיכה באורכים קטנים מ-64

\*כדי לקבל את סך זמן חישוב הSTFT/FT יש להכפיל בגודל החלון.

לאחר שחישוב הסתיים נעבור לDONE – state וניתן יהיה לקרוא למחשב את תוצאת החישוב.

## Output mux and DAC



DAC-איור 14-סכמת בלוקים עבור MUX המוצא וה

המשתמש יכול לבחור בעזרת קונפיגורציה מה לשדר לDAC ולדגום במוצא:

.11 האופציות שניתן לבחור להוציא ב-output\_mux – האופציות שניתן לבחור להוציא – Output\_mux

| Value | DAC output            |  |
|-------|-----------------------|--|
| 0x01  | Reconstructed signal  |  |
| 0x02  | Approximation level   |  |
| 0x04  | Detail level 1        |  |
| 0x08  | Reconstructed level 2 |  |
| 0x10  | Approximation level 2 |  |
| 0x20  | Detail level 2        |  |
| 0x40  | FT                    |  |

טבלה 3- שליטה על מוצא המערכת בהתאם לכתובת

. ברייבר לDAC דרייבר – <u>Axi\_red\_pitaya\_dac</u>

Data injection mode





איור 15- תיאור מנגנון הזרקת מידע

המשתמש יכול לעבוד בmode שבו הוא לא קורא את המידע מה-ADC אלא ב-memory פנימי שמשדר באופן חזרתי את המידע שטעון לו בזיכרון.

#### **Design for Test**

לדיבוג המודול, המשתמש יכול לקרוא פנימיים מה-FPGA כדי לבדוק שהכול עובד כשורה או כדי לשפר וייעל MUX לדיבוג המודול, המשתמש יכול לקרוא את העובד שחושב עבור כל שלב, ובכל לשנות את הקבוע  $\mathcal{C}_i$  בכדי לקבל תוצאות יותר טובות.

| Select value | Bits     | description                        |
|--------------|----------|------------------------------------|
| 4'b0000      | 32       | Const. value of 0xCAFE_CAFE        |
| 4'b0001      | 32       | RTL version                        |
| 4'b0010      | 14       | The median of level 1              |
| 4'b0011      | 14       | The median of level 2              |
| 4'b0100      | 14       | The universal threshold of level 1 |
| 4'b0101      | 14       | The universal threshold of level 2 |
| 4'b0110      | 14       | Debug memory data                  |
| 4'b0111      | 9        | Start up counter                   |
| 4'b1000      | 14       | Debug memory write counter         |
| 4'b1001      | 4        | Debug memory control signals       |
| 4'b1010      | 14       | Debug player value                 |
| 4'b1011      | 14       | Debug data read/write address      |
| 4'b1100      | 32       | FFT data                           |
| 4'b1101      | 32       | FFT fifo write/read counter        |
| 4'b1110      | {16,16}  | 2 values of first data injection   |
| 4'b1111      | Not used | Not used                           |

טבלה 4 – שליטה על MUX לצורך