

# 实验四中规模组合逻辑

汤雪娇 tangxuejiao@seu.edu.cn

# 教学内容



- ◆实验目的
- ◆相关知识点
- ◆实验内容
- ◆预习要求

# 实验目的



3

- 1. 掌握常用中规模组合逻辑器件的功能和使用方法
- 2. 掌握逻辑函数工程设计方法

# 教学内容



- ◆实验目的
- ◆相关知识点
- ◆实验内容
- ◆预习要求

# 1.中规模组合逻辑电路设计过程



## ◆中规模组合逻辑器件

- 具有专门组合逻辑功能的器件
- 能实现一个特定的逻辑函数
- 常用的有译码器、编码器、数据选择器、数据比较器和全加器等

## 1.中规模组合逻辑电路设计过程



## 2022~2023 "数字逻辑电路实验 C" 元件清单

| 型号      | 功能          | 数量  | 可替代型号    |
|---------|-------------|-----|----------|
| 74HC00  | 四 2 输入与非门   | 4 只 | 74HCT00  |
| 74HC04  | 6 反相器       | 1 只 | 74HCT04  |
| 74HC20  | 二4输入与非门     | 3 只 | 74HCT20  |
| 74HC74  | 双D触发器       | 2 只 | 74HCT74  |
| 74HC86  | 四2输入异或门     | 1 只 | 74HCT86  |
| 74HC138 | 3线8线译码器     | 1 只 | 74HCT138 |
| 74HC151 | 8 选 1 数据选择器 | 2 只 | 74HCT151 |
| 74HC161 | 4 位二进制计数器   | 4 只 | 74HCT161 |

小规模(SSI) 集成电路 (门电路)

中规模集成 电路MSI

# 1.中规模组合逻辑电路设计过程



## ❤设计过程

- 选定器件种类及型号
- 将逻辑函数转化为与该器件逻辑功能相对应的形式 (一般为最小项和)
- 优化电路, 使得所用器件的种类及片数最少
- 根据转化后的结果,确定具体的电路连接方式



译码是编码的逆过程,是将二进制代码所表示的相应信号或对象"翻译"出来。具有译码功能的电路称为译码器。常见的译码器有二进制译码器、二—十进制译码器和显示译码器等。

设二进制译码器的输入端为n个,则输出端为2<sup>n</sup>个,且对应于输入代码的每一种状态,2<sup>n</sup>个输出中只有一个为1(或为0),其余全为0(或为1)。

#### 集成二进制译码器74HC138





74HC138引脚图



74HC138逻辑电路图



#### 功能表

|       | 车                    | 俞         | λ           |       |       |                  |                  | 4                | 渝                | 出                |                  |                  |                  |
|-------|----------------------|-----------|-------------|-------|-------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|
| $E_3$ | $oldsymbol{ar{E_2}}$ | $ar{E_1}$ | $A_2$       | $A_1$ | $A_0$ | $\overline{Y}_0$ | $\overline{Y}_1$ | $\overline{Y}_2$ | $\overline{Y}_3$ | $\overline{Y}_4$ | $\overline{Y}_5$ | $\overline{Y}_6$ | $\overline{Y}_7$ |
| X     | 1                    | X         | ×           | X     | ×     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| X     | X                    | 1         | ×           | ×     | ×     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| 0     | X                    | ×         | X           | ×     | X     | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
|       | 被                    | 禁止        | ,所          | 有     | 俞出    | 端不               | 工作               | 三, 衤             | 皮封               | 锁在               | 高电               | 平                |                  |
| 1     | 0                    | 0         | 0           | 0     | 0     |                  | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| 1     | 0                    | 0         | 0           | 0     | 1     | 1                | 0                | 1                | 1                | 1                | 1                | 1                | 1                |
| 1     | 0                    | 0         | 0           | 1     | 0     | 1                | 1                |                  | 1                | 1                | 1                | 1                | 1                |
| 1     | 0                    | 0         | 0           | 1     | 1     | 1                | 1                | 1                | 0                | 1                | 1                | 1                | 1                |
|       |                      |           |             |       |       |                  |                  | 4                | <b>1</b>         |                  | <b>1</b>         | 1                | 1                |
| 1     | 0                    | 0         | 1           | 0     | 0     | 1                | 1                | 1                | 1                |                  | 1                | 1                |                  |
| 1 1   | 0                    | 0         | 1           | 0     | 1     | 1                | 1                | 1                | 1                | 1                |                  | 1                | 1                |
| 1     |                      |           | 1<br>1<br>1 |       |       | _                |                  | 1<br>1<br>1      | _                | 1 1              |                  |                  |                  |

## 当 $E_3$ =1,且 $\bar{E}_2$ = $\bar{E}_1$ =0时

$$\overline{Y_{0}} = \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} = \overline{m_{0}} 
\overline{Y_{1}} = \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} = \overline{m_{1}} 
\overline{Y_{2}} = \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} = \overline{m_{2}} 
\overline{Y_{3}} = \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} = \overline{m_{3}} 
\overline{Y_{4}} = \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} = \overline{m_{4}} 
\overline{Y_{5}} = \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} = \overline{m_{5}} 
\overline{Y_{6}} = \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} = \overline{m_{6}} 
\overline{Y_{7}} = \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} = \overline{m_{7}}$$

#### 最小项发生器



## ◆用二进制译码器实现逻辑函数

#### 例:用3线-8线译码器74HC138和必要的逻辑门实现函数

$$L=f(A,B,C)=AB+BC+AC+ABC$$

$$L = \overline{A}BC + A\overline{B}C + AB\overline{C} + ABC$$

$$= m_3 + m_5 + m_6 + m_7$$

$$= \overline{m}_3 \overline{m}_5 \overline{m}_6 \overline{m}_7$$

$$= \overline{Y}_3 \overline{Y}_5 \overline{Y}_6 \overline{Y}_7$$



## 组合逻辑电路设计过程



#### 详见教学计划PAGE8《预习报告样例》 (血型)



进行逻辑抽象

逻辑抽象:

确定输入变量和输出变量

- 2) 定义逻辑状态的含义
- 3) 根据题目给出的逻辑关系列出表示输出与输入关系的真值表

- 输入输出信号编码
- 列出真值表
- 逻辑化简
- 逻辑电路图
- 硬件连接示意图
- 测试方案

東南大學 南京 南京

- (1) 输入输出信号编码
- (2) 列出真值表

| 序号 | Α | В | С | L |
|----|---|---|---|---|
| 0  | 0 | 0 | 0 | 0 |
| 1  | 0 | 0 | 1 | 0 |
| 2  | 0 | 1 | 0 | 0 |
| 3  | 0 | 1 | 1 | 1 |
| 4  | 1 | 0 | 0 | 0 |
| 5  | 1 | 0 | 1 | 1 |
| 6  | 1 | 1 | 0 | 1 |
| 7  | 1 | 1 | 1 | 1 |

#### (3)逻辑化简

$$L = m_3 + m_5 + m_6 + m_7$$

$$= \overline{m}_3 \overline{m}_5 \overline{m}_6 \overline{m}_7$$

$$= \overline{Y}_3 \overline{Y}_5 \overline{Y}_6 \overline{Y}_7$$

#### (4)逻辑电路图



#### 总结:

- ① 写出函数的标准与或表达式,并变换为与非-与非形式
- ② 画出用二进制译码器和与非门实现这些函数的接线图

## 2. 译码器



## ◆应用

#### (1)多输出逻辑函数的电路

$$\begin{cases} S_{i}(A_{i}, B_{i}, C_{i-1}) = \sum m(1, 2, 4, 7) = \overline{m}_{1} \overline{m}_{2} \overline{m}_{4} \overline{m}_{7} \\ C_{i}(A_{i}, B_{i}, C_{i-1}) = \sum m(3, 5, 6, 7) = \overline{m}_{3} \overline{m}_{5} \overline{m}_{6} \overline{m}_{7} \end{cases}$$



## 2. 译码器



#### ❤️应用

#### (2) 3-8线译码器级联(多输入)

当 $E_3 = 1$ 、 $E_1 + E_2 = 0$  时,译码器处于工作状态 三个使能端也叫"片选"输入端,用于多片连接以扩展译码器的功能



- 1.地址输入端并联,加低位信号
- 2.输出端命名
- 3.使能端加高位信号选择芯片

译码输出



能从多个数据输入中选择出其中一个进行传输的电路称为数据选择器,也称多路选择器或多路开关。





#### 集成8选1数据选择器74HC151



逻辑功能示意图



引脚排列图

#### 功能表

|       | 输     |       | 入     |                | 输     | 出                |
|-------|-------|-------|-------|----------------|-------|------------------|
| D     | $A_2$ | $A_1$ | $A_0$ | $\overline{S}$ | Y     | $\overline{Y}$   |
| ×     | ×     | ×     | ×     | 1              | 0     | 1                |
| $D_0$ | 0     | 0     | 0     | 0              | $D_0$ | $\overline{D}_0$ |
| $D_1$ | 0     | 0     | 1     | 0              | $D_1$ | $\overline{D}_1$ |
| $D_2$ | 0     | 1     | 0     | 0              | $D_2$ | $\overline{D}_2$ |
| $D_3$ | 0     | 1     | 1     | 0              | $D_3$ | $\overline{D}_3$ |
| $D_4$ | 1     | 0     | 0     | 0              | $D_4$ | $\overline{D}_4$ |
| $D_5$ | 1     | 0     | 1     | 0              | $D_5$ | $\overline{D}_5$ |
| $D_6$ | 1     | 1     | 0     | 0              | $D_6$ | $\overline{D}_6$ |
| $D_7$ | 1     | 1     | 1     | 0              | $D_7$ | $\overline{D}_7$ |



20

#### 74HC151功能表

#### **FUNCTION TABLE**

|   | II     | OUT | PUTS   |    |    |
|---|--------|-----|--------|----|----|
|   | SELECT | •   | STROBE | v  |    |
| С | В      | Α   | G      | Y  | W  |
| Х | Χ      | X   | Н      | L  | Н  |
| L | L      | L   | L      | D0 | D0 |
| L | L      | Н   | L      | D1 | D1 |
| L | Н      | L   | L      | D2 | D2 |
| L | Н      | Н   | L      | D3 | D3 |
| н | L      | L   | L      | D4 | D4 |
| Н | L      | Н   | L      | D5 | D5 |
| Н | Н      | L   | L      | D6 | D6 |
| Н | Н      | Н   | L      | D7 | D7 |

D0, D1 . . . D7 = the level of the respective D input

#### 74HC151的管脚图





21

#### ·当 $\overline{S} = 1$ 时,Y=0

·当 S = 0时

$$Y = \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} D_{0} + \overline{A_{2}} \overline{A_{1}} A_{0} D_{1} + \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} D_{2}$$

$$+ \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} D_{3} + \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} D_{4} + \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} D_{5}$$

$$+ \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} D_{6} + \overline{A_{2}} \overline{A_{1}} \overline{A_{0}} D_{7}$$

$$\mathbf{Y} = \sum_{i=0}^{7} \mathbf{D_i m_i}$$

#### 功能表

|       | 输     |       | 入     |                | 输     | 出                |
|-------|-------|-------|-------|----------------|-------|------------------|
| D     | $A_2$ | $A_1$ | $A_0$ | $\overline{S}$ | Y     | $\overline{Y}$   |
| ×     | ×     | ×     | ×     | 1              | 0     | 1                |
| $D_0$ | 0     | 0     | 0     | 0              | $D_0$ | $\overline{D}_0$ |
| $D_1$ | 0     | 0     | 1     | 0              | $D_1$ | $\overline{D}_1$ |
| $D_2$ | 0     | 1     | 0     | 0              | $D_2$ | $\overline{D}_2$ |
| $D_3$ | 0     | 1     | 1     | 0              | $D_3$ | $\overline{D}_3$ |
| $D_4$ | 1     | 0     | 0     | 0              | $D_4$ | $\overline{D}_4$ |
| $D_5$ | 1     | 0     | 1     | 0              | $D_5$ | $\overline{D}_5$ |
| $D_6$ | 1     | 1     | 0     | 0              | $D_6$ | $\overline{D}_6$ |
| $D_7$ | 1     | 1     | 1     | 0              | $D_7$ | $\overline{D}_7$ |

实现逻辑函数的关键是确定常量输入端的逻辑值,可由导出最小

项逻辑表达式或列真值表获得



## ◆用数据选择器实现逻辑函数

#### 例:用8选1数据选择器实现三变量多数表决器

- (1) 输入输出信号编码
- (2) 列出真值表

| $A_2$ | $A_{1}$ | $A_0$ | Y | $D_i$      |
|-------|---------|-------|---|------------|
| 0     | 0       | 0     | 0 | $D_0$      |
| 0     | 0       | 1     | 0 | $D_1$      |
| 0     | 1       | 0     | 0 | $D_2$      |
| 0     | 1       | 1     | 1 | $D_3$      |
| 1     | 0       | 0     | 0 | $D_4$      |
| 1     | 0       | 1     | 1 | $D_5$      |
| 1     | 1       | 0     | 1 | <b>D</b> 6 |
| 1     | 1       | 1     | 1 | $D_7$      |

(3)逻辑化简

$$D_0 = D_1 = D_2 = D_3 = D_4 = D_5 = D_6 = D_7 = D_7 = D_8$$

$$\mathbf{Y} = \sum_{i=0}^{7} \mathbf{D_i m_i}$$

#### (4)逻辑电路图





## ◆应用

#### (1)实现并串转换







## ◆应用

#### (2)数据选择器的功能扩展

位扩展——将几个数据选择器的使能端连在一起,相应的选择

(多位输出) 输入端连在一起

用两片74151组成二位八 选一的数据选择器

| S2 | S1 | S0 | Y1         | ΥO         |
|----|----|----|------------|------------|
| 0  | 0  | 0  | D10        | D00        |
| 0  | 0  | 1  | D11        | D01        |
| 0  | 1  | 0  | D12        | D02        |
| 0  | 1  | 1  | D13        | D03        |
| 1  | 0  | 0  | D14        | D04        |
| 1  | 0  | 1  | D15        | D05        |
| 1  | 1  | 0  | D16        | D06        |
| 1  | 1  | 1  | <b>D17</b> | <b>D07</b> |





## ❤️应用

2023/4/1

#### (2)数据选择器的功能扩展

#### 字扩展——把数据选择器的使能端作为地址输入选择

(多位输入-级联)

| D | С | В | A | Υ   |
|---|---|---|---|-----|
| 0 | 0 | 0 | 0 | D0  |
| 0 | 0 | 0 | 1 | D1  |
| 0 | 0 | 1 | 0 | D2  |
| 0 | 0 | 1 | 1 | D3  |
| 0 | 1 | 0 | 0 | D4  |
| 0 | 1 | 0 | 1 | D5  |
| 0 | 1 | 1 | 0 | D6  |
| 0 | 1 | 1 | 1 | D7  |
| 1 | 0 | 0 | 0 | D8  |
| 1 | 0 | 0 | 1 | D9  |
| 1 | 0 | 1 | 0 | D10 |
| 1 | 0 | 1 | 1 | D11 |
| 1 | 1 | 0 | 0 | D12 |
| 1 | 1 | 0 | 1 | D13 |
| 1 | 1 | 1 | 0 | D14 |
| 1 | 1 | 1 | 1 | D15 |



- 1.地址输入端并联,加低位信号
- 2.数据端命名
- 3.使能端加高位信号选择芯片

## 2. 译码器



#### ◆应用

#### (2) 3-8线译码器级联

当 $E_3 = 1$ 、 $E_1 + E_2 = 0$  时,译码器处于工作状态 三个使能端也叫"片选"输入端,用于多片连接以扩展译码器的功能



- 1.地址输入端并联,加低位信号
- 2.输出端命名
- 3.使能端加高位信号选择芯片



- > 数据选择器的数据选择端少于函数中的变量数时,可以采用:
  - (1) 扩展法:将数据选择器扩展,使其数据选择端跟变量数一样多
  - (2) 降维卡诺图法

例:用8选1数据选择器实现 $F_{(ABCD)} = \Sigma m(1,5,6,7,9,11,12,13,14)$ 



例:用8选1数据选择器实现 $F_{(ABCD)} = \Sigma m(1,5,6,7,9,11,12,13,14)$ 

#### (1)扩展法

- 1.地址输入端并联,加低位信号
- 2.数据端命名
- 3.使能端加高位信号选择芯片





例:用8选1数据选择器实现 $F_{(ABCD)} = \Sigma m(1,5,6,7,9,11,12,13,14)$ 

#### (2)降维卡诺图法



## 4.计算机中二进制的原码、补码



在计算机系统中,数值一律用补码来表示(存储)。

主要原因:使用补码,可以将符号位和其它位统一处理; 同时,减法也可按加法来处理。另外,两个用补码表示的数相 加时,如果最高位(符号位)有进位,则进位被舍弃。

#### 补码与原码的转换过程:

- 正数的补码与原码相同
- 负数的补码,符号位为1,其余位为该数绝对值的原码按位取反,然后末位数加1

## 故障排查



## ● 人为制造故障:将U1-4的11脚与U2-1的4脚断开

• 将输入逻辑开关 "ABCD" 置在 "0011" 状态,根据真值表,输出应为 "0",即逻辑电平指示灯应该灭 **0 0 1 1** 

•实际输出逻辑电平指示灯是亮,电路存在故障



## 故障排查



## ● 用万用表从后向前测各点的电平并与理论值比较

#### 1) 最后一级2输入与非门(U1-3)

- 理论分析:
  - 输入 U1-3输出(U1-38脚)应为"0"
  - 输入 U1-3的9、10脚应为"1"

#### • 万用表实测

- U1-3 8、9脚对地电压,约为5V,等效逻辑"1",9脚信号正确
- U1-3 10脚对地电压,约为0V,等效逻辑"0",信号错误

#### 结论

• 因为U1-3 10脚连接到4输入与非门输出( U2-1 6脚), 排查U2-1



## 故障排查



#### 2) 排查 4 输入与非门 U2-1

- 理论分析:
  - 如 U2-1 6 脚为 "1", 则 U2-6 脚和 U1-10 之间的连线有问题
  - 如 U2-1 6 脚为 " 0", 则需检查 U2-1 的 4 个输入信号
  - 根据原理图, U2-1 1、2、5 脚都应为"1", 4 脚应为"0"



- 万用表实测论
  - U2-1 1、2、5 脚对地电压,约为5V,等效逻辑"1",1、2、5脚信号正常
  - U2-1 4 脚对地电压,约为 0~1V,等效逻辑 " X",信号错误
- 结论
  - 因为 U2-1 4 脚信号连接到 2 输入与非门输出(U1-4 11 脚), 需排查 U1-4

## 6.故障排查



#### 3) 排查 2 输入与非门 U1-4

- 理论分析:
  - 如 U1-4 11 脚为 " 0", 则 U1-4 11 脚和 U2-1 4 脚之间的连线有问题
  - 如 U1-4 11 脚为"1",则需检查 U1-4 的 2 个 输入信号



- 万用表实测论
  - U1-4 11 脚对地电压,约为 0V,等效逻辑"0",信号正常
- 结论
  - U1-4 11 脚和 U2-1 4 脚之间的连线有问题

## 万用表测量电路导通性







# 教学内容



- ◆实验目的
- ◆相关知识点
- ◆实验内容
- ◆预习要求



#### 1、设计一个3位二进制原码转补码电路,用三种方案实现

- 1) 全部用门电路实现(提示: 异或逻辑可以直接选用7486)
- 2) 用数据选择器 74151+门电路实现
- 3) 用三八译码器 74138+门电路实现
- ◆ 注意: 不考虑符号位, 默认为 0 和负数, 异或逻辑可以直接选用 7486
  - (1) 输入输出信号编码
  - (2) 列出真值表
  - (3)逻辑化简
  - (4)逻辑电路图
  - (5) 硬件连接图



#### 2、血型配对(必须用数据选择器实现)

人类有四种血型: A、B、AB和O型。输血时,输血者与受血者必须符合下图的规定,否则有生命危险,利用数据选择器和最少数量的与非门,完成血型配对任务。(设计方案可参看数字逻辑电路实践教材 Page 86)





#### 变量定义:输血者、受血者、是否匹配



匹配: 1

不匹配: 0

匹配: 0

不匹配:1

输血者 受血者 是否匹配



#### 3、发电机控制器(必须用译码器实现)

■ 设有三台用电设备 A 、 B 、 C 和两台发电机组 X 、 Y 。 X 机组功 率为 15kW, Y 机组功率为 25kW。用电设备 A 用电量为 15kW, 设备 B 用电量为 10kW, 设备 C 用电量为 5kW, 三台用电设备有 时同时工作,有时只有其中部分设备工作,甚至均不工作。试用 3-8 译码器设计一个供电控制电路控制发电机组,以达到节电的目 的。(设计方案可参看数字逻辑电路实践教材 Page 83)

#### ▶三台用电设备A、B、C

- 1) A用电量15 kW
- 2) B用电量10 kW
- 3) C用电量5 kW
- 4) 三台用电设备有时同时工作, 有时部分设备工作,有时不工作

#### ▶两台发电机组X、Y ABC XY

- 1) X机组功率为15 kW
  - 2) Y机组功率为25 kW



## ◆选做实验

■ 用 MSI 器件设计 2 位全加器

## 实验报告



- ◆报告提交形式: 电子报告
- ◆报告提交时间:在每次实验课前完成上一次课的实验报告,具体时间参照《教学计划》
- ◆报告提交地址: <a href="http://seu.olab.top">http://seu.olab.top</a>
- ◆下载实验报告模板,在本地编辑后再以pdf格式上传

## 下次实验预习要求



◆完成"血型配对"和"发电机控制器"电路设计,将设计方案、原理图(手绘和Multisim仿真)、硬件连接示意图(可选)写在实验报告的原理部分,并完成电路搭接

参照教学计划中"预习报告样例"

本周日



# THANK YOU!