## UNIVERSITÀ DEGLI STUDI DI BOLOGNA

### FACOLTÀ DI INGEGNERIA

Corso di Laurea Magistrale in Ingegneria Informatica Calcolatori Elettronici M – Prof. Giovanni Neri, Prof. Stefano Mattoccia

# Progetto di Calcolatori Elettronici M "Progettazione di un branch target buffer per processore DLX Pipelined nel linguaggio VHDL"

Realizzato da: Enrico Baioni Raffaele Luca Iannario Simone Tallevi Diotallevi

### Indice

| Introduzione                              | 2  |
|-------------------------------------------|----|
| Architettura                              |    |
|                                           |    |
| Struttura interna                         |    |
| Algoritmo di predizione                   |    |
| Politica di rimpiazzamento                | 5  |
| Casi d'uso                                | 6  |
| Scenario - Lettura                        |    |
| Scenario - Scrittura                      | 8  |
| Realizzazione VHDL                        |    |
| Pin in/out logico BTB                     | 9  |
| BTB Component Logic                       | 10 |
| Integrazione con il sistema DLX Pipelined | 13 |
| Test bench                                | 15 |
| Risultati sperimentali                    | 18 |
| Conclusioni                               | 20 |

### **Introduzione**

Il progetto realizzato consiste nell'implementazione in linguaggio VHDL di un Branch Target Buffer (BTB) da utilizzare con un processore DLX operante con una pipeline costituita da cinque stadi: Instruction Fetch (IF), Instruction Decode (ID), Execute (EX), Memory (MEM), Write Back (WB).



Figura 1. Pipeline a cinque stadi

Il componente realizzato dovrebbe fornire un incremento delle prestazioni della pipeline, in particolare dello throughput, in quanto permette di evitare stalli dovuti alle istruzioni di branch nel sistema DLX predicendo le stesse, grazie ad un algoritmo di predizione, nello stadio di IF. Il sistema verifica sempre la predizione nello stadio di EX in cui è valutata la condizione del branch. Nel caso di valutazione contrastante con la predizione è necessario inserire degli stalli all'interno della pipeline e riprendere l'esecuzione dall'istruzione corretta. Nel caso di valutazione coerente non è necessario apportare alcuna modifica al flusso di esecuzione poiché è stato già eseguito il fetch dell'istruzione corretta.

### **Architettura**

Il BTB è realizzato come una cache i cui TAG sono costituiti dai Program Counter (PC) corrispondenti ad istruzioni che in precedenza sono state individuate, dallo stadio di EX, come branch. La prima volta che s'incontra un'istruzione di branch, non è presente una linea relativa all'interno del BTB; pertanto l'esecuzione procede normalmente fino allo stadio di EX, il quale valuta il branch e procede all'aggiornamento del BTB.



Figura 2. Funzionamento logico BTB

#### Struttura interna

Nel caso specifico, l'unità è stata realizzata mediante una cache set-associative a due vie da 64 slot.



Figura 3. Cache set-associative a n vie

Ogni via segue la seguente modellazione:

| TAG   DESTINAZIONE   PREDIZIONE   RIMPIAZZAMENTO   STATO | TAG | DESTINAZIONE | PREDIZIONE | RIMPIAZZAMENTO | STATO |
|----------------------------------------------------------|-----|--------------|------------|----------------|-------|
|----------------------------------------------------------|-----|--------------|------------|----------------|-------|

- TAG: 24 bit (30 relativi al PC a cui vengono sottratti i 6 che formano l'index). Siccome l'architettura RISC del DLX prevede indirizzi a 32 bit e poiché le istruzioni sono di lunghezza fissa (32 bit), di conseguenza allineate, gli ultimi due bit assumono sempre il valore zero ed è possibile non considerarli. È necessario un index a 6 bit per l'identificazione univoca dei 64 slot (log<sub>2</sub> 64 = 6)
- DESTINAZIONE: 30 bit che individuano l'indirizzo di destinazione
- PREDIZIONE: 2 bit (vedi Algoritmo di predizione)
- RIMPIAZZAMENTO: 1 bit (vedi Politica di rimpiazzamento)
- STATO: 1 bit che indica la validità della linea

Quindi ogni via è composta da 58 bit e di conseguenza ogni slot da 116 bit. La dimensione totale della cache è di 116\*64/8 = 928 Byte.

### Algoritmo di predizione

Gli algoritmi di predizione determinano il successo o meno di un BTB in quanto sono fondamentali per l'incremento delle prestazioni. Esistono diversi algoritmi di cui alcuni protetti da segreto industriale.

Nel progetto è stato implementato un algoritmo semplice che prevede l'utilizzo di due bit per la codifica di quattro stati al fine di memorizzare la storia relativa ad un'istruzione.

Basandosi sulla correttezza della predizione, comunicata dal mondo esterno al BTB, è possibile eseguire una transizione di stato seguendo la logica rappresentata in figura 3. In caso di MISS in scrittura lo stato iniziale è determinato staticamente e quindi portato in uno stato forte ("11" o "00") sulla base della correttezza della predizione iniziale, la quale, in caso di MISS in lettura, è sempre UNTAKEN poiché non c'è

modo di determinare la destinazione del branch (in mancanza di una logica aggiuntiva nello stadio di IF).



Figura 4. Grafo degli stati dell'algoritmo di predizione

I quattro stati garantiscono una maggiore robustezza nei casi di predizione errata. Infatti sono necessarie due "misprediction" consecutive per cambiare la predizione. Inoltre è possibile invertire repentinamente la predizione qualora si sbagliasse una terza volta, sempre consecutiva.

Con questo algoritmo di predizione è attesa un'accuratezza superiore all'80%.

### Politica di rimpiazzamento

Quando il sistema si trova a regime, a causa della limitata dimensione della cache, a seguito della richiesta d'inserimento di una linea non presente, è possibile che occorra rimpiazzare una delle linee appartenenti ad un determinato slot. Tra le varie politiche possibili ne è stata scelta una di tipo Least Recently Used (LRU), la quale prevede la sostituzione della linea utilizzata meno recentemente.

Nel caso di una cache set-associative a due vie è necessario un bit per il rimpiazzamento per ogni linea di ogni slot. In realtà sarebbe sufficiente un solo bit per ogni slot che indichi la linea da rimpiazzare, ma è stato scelto comunque di utilizzare due campi dedicati in modo da fornire una maggiore scalabilità al sistema.

Le situazioni che portano all'applicazione della politica LRU sono essenzialmente due:

- HIT in lettura: occorre marcare la linea trovata come più giovane, portando il bit di rimpiazzamento al valore logico zero e settando il bit relativo all'altra via
- MISS in scrittura: sono possibili due situazioni. La prima è che una delle due vie (o entrambe) dello slot corrente sia invalida. In tal caso si scrivono tutte le informazioni in quella via (o nella prima linea invalida trovata) settatandola come valida e più giovane, mentre l'altra, se valida, diventa la più vecchia. La seconda situazione è che entrambe le linee siano valide e quindi occorra rimpiazzare la via più vecchia (bit di rimpiazzamento a "1"). Dopo la scrittura si agisce su tale linea come se ci fosse stato un HIT in lettura

#### Casi d'uso



Figura 5. Casi d'uso

#### Scenario – Lettura

#### Descrizione

- Lo scenario descrive l'interrogazione del BTB da parte dello stadio di IF

#### Attore

- Stadio di IF

#### Flusso principale

- 1. Lo stato IF invia al BTB il PC corrente attivando il segnale RD
- 2. Il BTB ricerca il PC al suo interno
- 3. Il PC è presente e la linea è valida
- 4. Il BTB aggiorna i bit di rimpiazzamento
- 5. Il BTB emette i 30 bit relativi all'indirizzo di destinazione del branch e contemporaneamente emette il valore determinato dall'algoritmo di predizione sulla relativa uscita.
- 6. Lo stadio di IF, al clock successivo, esegue il fetch dell'istruzione successiva in base alla predizione

#### Flusso alternativo

- 3a. Il PC non è presente (o la corrispondente linea è invalida)
- 4a. Il BTB emette sempre come predizione UNTAKEN
- 5a. Lo stadio di IF considera l'indirizzo di destinazione ricevuto dal BTB come non significativo ed esegue il fetch all'indirizzo PC+1 (idealmente +4)

#### Scenario – Scrittura

#### Descrizione

- Lo scenario descrive il dialogo tra il BTB e lo stadio di EX

#### Attore

- Stadio di EX

#### Flusso principale

- 1. Lo stadio di EX invia al BTB il proprio PC (se esso è associato ad un'istruzione di branch), l'indirizzo di destinazione calcolato e la correttezza della predizione
- 2. Il BTB ricerca il PC al suo interno
- 3. Il PC è presente
- 4. Il BTB aggiorna i bit di predizione della via identificata dal PC
- 5. Il BTB sovrascrive l'indirizzo di destinazione

#### Flusso alternativo

- 3a. Il PC non è presente
- 4a. Il BTB applica la politica di rimpiazzamento per lo slot identificato dal PC
- 5a. Il BTB sovrascrive l'indirizzo di destinazione
- 6a. Il BTB inizializza lo stato della predizione

#### Nota

La riscrittura dell'indirizzo di destinazione avviene sempre, in previsione dell'utilizzo del BTB da parte di un processore in grado di eseguire istruzioni di branch non solamente con operando immediato (offset).

### Realizzazione VHDL

In questa sezione verrà presentata l'implementazione del componente BTB nel linguaggio VHDL.

### Pin in/out logico BTB



Figura 6. Pin in/out logico del componente BTB

- RD: settato dallo stadio di IF per la lettura del BTB
- WR: settato dallo stadio di EX per la scrittura sul BTB
- PC\_IF: PC, inviato dallo stadio di IF, dell'istruzione di cui si vuole sapere la predizione
- PC\_EX: PC, inviato dallo stadio di EX, dell'istruzione di cui si vuole aggiornare o aggiungere il record sul BTB
- PC\_DEST\_EX: PC di destinazione relativo all'istruzione di branch che si trova all'indirizzo PC EX
- PRED\_OK\_EX: se alto significa che la predizione effettuata per l'istruzione all'indirizzo PC\_EX è corretta. Se basso significa che la predizione è errata
- RESET: quando alto resetta il BTB invalidando tutte le linee
- TKN\_IF: predizione relativa all'istruzione che si trova all'indirizzo PC\_IF

• PC DEST IF: PC di destinazione dell'istruzione all'indirizzo PC IF

Definizione del componente BTB in VHDL:

```
entity Btb_component is
   Port ( -- segnale write
           wr : in STD LOGIC:
           -- segnale read
          rd : in STD LOGIC:
           -- pc proveniente da if
          pc_if : in std_logic_vector(PC_BITS-1 downto 0);
             pc proveniente da ex
          pc_ex : in std_logic_vector(PC_BITS-1 downto 0);
           -- destinazione salto proveniente da ex
           pc dest ex : in std logic vector(PC BITS-1 downto 0);
           -- predizione corretta o meno (proveniente da ex)
           pred_ok_ex : in STD_LOGIC;
          reset : in STD LOGIC;
           -- predizione
           tkn if : out STD LOGIC;
           -- destinazione del salto se tkn_if = 1
           pc dest if : out std logic vector(PC BITS-1 downto 0));
end Btb_component;
type way type is record
   tag_pc : std_logic_vector(TAG_BITS-1 downto 0);
   dest pc : std logic vector (PC BITS-1 downto 0);
   pred : std_logic_vector(PRED_BITS-1 downto 0);
   status: std logic; -- 0 invalido 1 valido
   repl : std logic; -- 1 se linea da sostituire
end record;
type btb cache is array (0 to SLOTS NUM-1, 0 to WAYS NUM-1) of way type;
```

Figura 7. Realizzazione interfaccia e struttura interna BTB

### **BTB** Component Logic

Implementazione dello scenario di lettura:

```
if(pc_if'event and rd = '1') then
     estrazione tag e index da pc_if
  tag_rd := pc_if(PC_BITS-1 downto SLOT_BITS);
  index_rd := conv_integer(pc_if(SLOT_BITS-1 downto 0));
  found_rd := '0';
   -- ricerca della linea di cache
  for i in O to WAYS NUM-1 loop
  -- linea trovata e valida
     if(Btb_inst(index_rd, i).tag_pc = tag_rd and Btb_inst(index rd, i).status = VALID) then
        found_rd := '1';
        found index rd := i;
          -- aggiornamento pc_dest_if
        pc dest if <= Btb inst(index rd, i).dest pc;
         -- emissione bit di predizione
        case Btb inst(index rd, i).pred is
            when TAKEN_STRONG => tkn_if <= TAKEN;
            when TAKEN WEAK => tkn if <= TAKEN;
            when others => tkn if <= UNTAKEN;
         end case:
          - aggiornamento bit di rimpiazzamento
        Btb_inst(index_rd, i).repl <= '0';</pre>
     end if:
  end loop;
```

Figura 8. Logica di lettura

#### Implementazione dello scenario di scrittura:

```
-- Scrittura
if(pc ex'event and wr = '1') then
   -- estrazione tag e index da pc ex
   tag wr := pc ex(PC BITS-1 downto SLOT BITS);
   index_wr := conv_integer(pc_ex(SLOT_BITS-1 downto 0));
   --inizializzazione variabili
   found wr := '0';
   found_invalid_wr := '0';
   -- linea trovata
   for i in O to WAYS NUM-1 loop
      if(Btb_inst(index_wr, i).tag_pc = tag_wr and Btb_inst(index_wr, i).status = VALID) then
         report "Scrittura: Linea trovata";
         found wr := '1';
          -- aggiornamento indirizzo di destinazione
         Btb_inst(index_wr, i).dest_pc <= pc_dest_ex;</pre>
      --aggiornamento bit di predizione
      -- predizione corretta
      if(pred_ok_ex = PRED_OK) then
         case Btb_inst(index_wr, i).pred is
            when TAKEN STRONG => Btb inst(index wr, i).pred <= TAKEN STRONG;
            when TAKEN_WEAK => Btb_inst(index_wr, i).pred <= TAKEN_STRONG;
            when UNTAKEN WEAK => Btb inst(index wr, i).pred <= UNTAKEN STRONG;
            when UNTAKEN STRONG => Btb inst(index wr, i).pred <= UNTAKEN STRONG;
            when others => Btb inst(index wr, i).pred <= UNTAKEN STRONG;
         end case:
      -- predizione sbagliata
      else
         case Btb inst(index wr, i).pred is
            when TAKEN STRONG => Btb inst(index wr, i).pred <= TAKEN WEAK;
            when TAKEN_WEAK => Btb_inst(index_wr, i).pred <= UNTAKEN_WEAK;
            when UNTAKEN_WEAK => Btb_inst(index_wr, i).pred <= TAKEN_WEAK;
            when UNTAKEN_STRONG => Btb_inst(index_wr, i).pred <= UNTAKEN_WEAK;
            when others => Btb_inst(index_wr, i).pred <= UNTAKEN_STRONG;
      end if:
      exit:
   end if:
end loop:
```

```
--linea non trovata
-- cerco linea valida o invalida (da rimpiazzare per la prima scrittura)
if(found wr = '0') then
   for i in O to WAYS NUM-1 loop
      -- trovata linea invalida
      if(Btb_inst(index_wr, i).status = INVALID) then
         found invalid wr := '1';
         found invalid index wr := i;
         -- aggiornamento linea
         Btb inst(index wr, i).tag pc <= tag wr;
         Btb_inst(index_wr, i).dest_pc <= pc_dest_ex;</pre>
         Btb_inst(index_wr, i).status <= VALID;</pre>
         Btb_inst(index_wr, i).repl <= '0';</pre>
         -- la linea non era nella cache
         -- predizione in lettura untaken
         if(pred_ok_ex = PRED_OK) then
            Btb_inst(index_wr, i).pred <= UNTAKEN_STRONG;</pre>
            Btb inst(index wr, i).pred <= TAKEN STRONG;
         end if:
         exit.
      end if:
   end loop:
-- trovata linea invalida
if(found_invalid_wr = '1') then
   for i in O to WAYS NUM-1 loop
      -- linea diversa da quella trovata e valida
      if(i /= found_invalid_index_wr and Btb_inst(index_wr, i).status = VALID) then
         --aggiornamento bit di rimpiazzamento
         Btb inst(index wr, i).repl <= '1';
      end if:
   end loop:
-- non ci sono linee invalide
else
   for i in O to WAYS NUM-1 loop
      -- trovata la linea valida da rimpiazzare
      if (Btb inst (index wr, i).repl = '1') then
         -- aggiornamento linea
         Btb inst(index wr, i).tag pc <= tag wr;
         Btb inst(index wr, i).dest pc <= pc dest ex;
         Btb_inst(index_wr, i).repl <= '0';
         -- la linea non era nella cache
         -- predizione in lettura untaken
         if (pred ok ex = PRED OK) then
            Btb_inst(index_wr, i).pred <= UNTAKEN STRONG;</pre>
             Btb_inst(index_wr, i).pred <= TAKEN_STRONG;</pre>
         end if:
      else
         Btb inst(index wr, i).repl <= '1';
      end if:
   end loop:
end if:
```

Figura 9. Logica di scrittura

#### Integrazione con il sistema DLX Pipelined

```
--segnali per il btb
 btb fetch pc dest: inout std logic vector(PC BITS-1 downto 0);
 btb fetch tkn: inout std logic;
 btb fetch rd : inout std logic;
 btb pred ok: inout std logic;
 btb exe wr: inout std logic;
 btb exe pc dest: inout std logic vector (PC BITS-1 downto 0);
 btb exe tkn: inout std logic;
 --segnali per le statistiche
 btb_exe_num_branch_pred_ok: out std_logic_vector(PC_BITS-1 downto 0);
 btb exe_num branch_pred_not_ok: out std logic vector(PC_BITS-1 downto 0);
Btb_component_inst: Btb_component PORT MAP (
   wr => btb exe wr,
   rd => btb fetch rd,
   pc if => pc fetch,
   pc ex => pc execute,
   pc_dest_ex => btb_exe_pc_dest,
   pred ok ex => btb_pred_ok,
   reset => reset,
   tkn if => btb fetch tkn,
   pc dest if => btb_fetch_pc_dest
  );
```

#### Figura 10. Port map

```
when I BNEZ =>
  pc dest btb <= pc buffer + to stdlogicvector(to bitvector(sxt(a immediate 16, PC BITS)) sra 2) + 1;
  if conv integer (var register a) /= 0 then -- branch da prendere
      --segnali per il btb
     wr btb <= '1';
     pc for jump <= pc buffer + to stdlogicvector(to bitvector(sxt(a immediate 16, PC BITS)) sra 2) + 1;
     if (tkn buffer = TAKEN) then -- e preso
        pred ok btb <= PRED OK;
        if (pc buffer'event) then num branch pred ok buffer := num branch pred ok buffer + 1; end if;
     else -- e non preso
        force jump <= '1';
        pred ok btb <= PRED NOT OK;
        if (pc buffer'event) then num branch pred not ok buffer := num branch pred not ok buffer + 1; end if;
     end if:
  else -- branch da non prendere
      wr btb <= '1';
     if (tkn buffer = UNTAKEN) then -- e non preso
         pred ok btb <= PRED OK;
         pc for jump <= pc buffer + to stdlogicvector(to bitvector(sxt(a immediate 16, PC BITS)) sra 2) + 1;
        if (pc buffer event) then num branch pred ok buffer := num branch pred ok buffer + 1; end if;
     else -- e preso
        force_jump <= '1';
        pred ok btb <= PRED NOT OK;
        pc for jump <= pc buffer + 1;
        if (pc buffer'event) then num branch pred not ok buffer := num branch pred not ok buffer + 1; end if;
     end if:
  end if:
  alu exit <= (others => '0');
```

Figura 11. Modifiche allo stadio di EX

Affinchè il processore DLX possa utilizzare il BTB sono necessarie modifiche alla sua pipeline per quanto concerne gli stadi di IF, ID ed EX. Lo stadio di IF deve essere in grado di pilotare il segnale RD e PC\_IF verso il BTB e campionare i segnali di risposta TKN\_IF e PC\_DEST\_IF. È fondamentale portare la predizione lungo la pipeline per dare la possibilità allo stadio di EX di verificare la correttezza della stessa. A tal fine, la modifica riguardante lo stadio di ID è semplicemente l'aggiunta di un segnale, appunto la predizione, da campionare dall'uscita del BTB e da trasmettere allo stadio di EX. Le modifiche relative allo stadio di EX sono più articolate in quanto, oltre all'aggiunta dei segnali di WR, PC\_DEST\_EX e PRED\_OK (PC\_EX già presente) che saranno connessi al BTB, è necessario modificare la logica in caso di predizione errata: in tale situazione occorre riportare la pipeline nello stato corretto attivando il segnale già presente di force\_jump e settando pc\_for\_jump. L'unità J&B, presente nel sistema, eseguirà il fetch asincrono dell'istruzione corretta e provvederà a trasformare in NOP l'istruzione presente nello stadio ID.



Figura 12. Schema a blocchi aggiornato della pipeline

### **Test bench**

Il test bench è composto da più fasi:

- 1. Reset: si tiene alto il segnale di reset e ciò permette di verificare che l'invalidazione del BTB avvenga in maniera corretta
- 2. Riempimento del BTB con dati fittizi in modo da permettere il test del funzionamento a regime
- 3. Scrittura di un PC la cui linea è già presente nel BTB ma con la comunicazione di una predizione non corretta
- 4. Verifica che un cambiamento dei segnali di PC\_EX e PC\_DEST\_EX non influenza il BTB se il segnale di WR è basso
- 5. Scrittura dello stesso PC del punto 3, nel BTB, con la comunicazione di una predizione non corretta
- 6. Lettura dei primi slot del BTB per verificare l'esattezza dei dati inseriti
- 7. Verifica che un cambiamento dei segnali di PC\_IF non influenza il BTB se il segnale RD è basso

Nota: le letture e le scritture avvengono simultaneamente dopo la fase di reset per simulare il comportamento del BTB in presenza di accessi concorrenti.

Esaminando l'output, si può vedere l'istanza del BTB al termine della fase di reset



Figura 13. BTB alla fine del reset (dati in base dieci)

Dal grafico della simulazione si possono osservare le risposte in caso di lettura: il BTB risponde correttamente alle interrogazioni in quanto pilota alternativamente il segnale di TKN\_IF. Questo è il comportamento voluto poiché in fase d'inizializzazione si è deciso di impostare gli slot pari con predizione corretta, quindi il BTB risponde UNTAKEN, mentre agli slot dispari è stata segnalata una predizione sbagliata e quindi il BTB risponde con TAKEN. Si ricorda che quando si presenta un PC a cui non è associata alcuna linea, il BTB risponde UNTAKEN in quanto non vi è modo di predire la destinazione del branch.

Per quanto riguarda le scritture, si nota che la predizione del PC 64 ha subito due transizioni di stato. La prima volta è stata segnalata giusta la predizione e di conseguenza si è partiti da uno stato di UNTAKEN forte. Le successive due scritture hanno

comunicato, sempre per il PC 64, due predizioni errate e quindi si è passati da UN-TAKEN forte a TAKEN debole. A verifica di ciò, l'ultima lettura con PC 64, ha ottenuto come previsione TAKEN (TKN IF alto).



Figura 14. Grafico della simulazione test bench

# Risultati sperimentali

Conclusa la parte d'integrazione con il sistema DLX Pipelined, sono state eseguite simulazioni per esaminare il funzionamento del BTB e le migliorie che esso apporta all'esecuzione delle istruzioni lungo la pipeline. Si può notare che, al ripresentarsi di un'istruzione di branch taken e di predizione giusta, non si esegue più il fetch all'indirizzo corretto con un clock di ritardo. Dalla simulazione si evince anche che, quando il segnale btb\_pred\_ok è pilotato verso il basso si attiva il segnale exe force jump della J&B Unit per ripristinare il corretto flusso delle istruzioni.

Le simulazioni sono state effettuate eseguendo programmi che presentano loop innestati in modo da testare l'effettiva efficacia del componente aggiunto. Al fine di raccogliere dati statistici sono stati inseriti nella simulazione due contatori che indicano il numero di predizioni corrette ed errate (btb\_exe\_num\_branch\_pred\_ok e btb\_exe\_num\_branch\_pred\_not\_ok). Questi due contatori hanno evidenziato un comportamento previsto: maggiore è il numero d'iterazioni del loop e maggiore è il guadagno in periodi di clock.

Per completezza si allega il grafico di una simulazione completa relativa al seguente programma:

11: addi r2, r1, 8
12: addi r1, r0, 8
13: subi r2, r2, 1
14: addi r3, r0, 1
15: addi r1, r1, 0
16: bnez r2, 12
17: addi r2, r2, 1
18: subi r1, r1, 1
19: addi r3, r0, 1
110: bnez r1, 13



#### Conclusioni

Analizzando i dati delle simulazioni è emerso un incremento delle prestazioni, in termini di tempo medio di esecuzione, del 12% circa.



Figura 15. Grafico test performance sul tempo di esecuzione



Figura 16. Grafico test performance sul numero di clock

Il miglioramento è da considerarsi comunque valido in quanto, nel sistema DLX utilizzato per questo progetto, è presente la logica della J&B Unit che permette di avere un solo stallo lungo la pipeline in caso d'istruzioni di jump o branch taken. Addirittura, nel caso in cui l'istruzione di branch è predetta TAKEN in modo errato, l'uso del BTB è svantaggioso in quanto obbliga lo stadio di IF ad eseguire il fetch all'indirizzo di destinazione del salto, con successivo intervento della J&B, mentre l'esecuzione senza BTB prevederebbe il fetch all'istruzione successiva (che è quella corretta). È evidente che questo caso non mette in discussione il vantaggio apportato del BTB poiché i dati statistici, estratti dalle simulazioni, confermano che l'algoritmo di predizione garantisce predizioni corrette in più dell'80% dei casi.



Figura 17. Grafico accuratezza predizioni