# lab5 report

# %实验内容

设计多周期流水线 CPU, 主要实现以下内容:

- 用于流水级间传递数据的段间寄存器 SEG\_REG 模块
- 用于冒险处理和控制流水线的 Hazard 模块
- 按照多周期 CPU 数据通路接线
- 实现 jal 指令控制前移到 id 段 (选做)
- o 实现 ebreak 指令的断点功能 (选做)

# %实验原理

# SEG\_REG

段间寄存器,接收来自某一级的数据,在时钟上升沿传递给下一级,以此实现多周期处理指令。为了实现流水线功能,还需要加入两个额外输入 flush 和 stall ,分别用于冲刷流水线和停顿。

#### 代码如下:

```
1
     always @(posedge clk) begin
 2
         if (flush) begin
 3
             // 清空
 4
              pc_cur_out <= 0;</pre>
              inst_out <= 0;</pre>
 6
 7
              br_type_out <= 3'b010; // 我的不跳转编码是 010, 找了半天 bug 原来在这。。。
 8
              br_out <= 0;
 9
              . . . . . .
10
              ebreak_out <= 0;
11
12
         else if (!stall) begin
13
             // 传递
14
              pc_cur_out <= pc_cur_in;</pre>
15
              inst_out <= inst_in;</pre>
16
17
              br_type_out <= br_type_in;</pre>
18
              br_out <= br_in;</pre>
19
```

如果接收到 flush 信号, 就把输出清空; 如果接收到 stall 信号, 输出就不变; 否则输出就等于输入

## Hazard

冒险处理模块,处理指令的数据冒险或控制冒险,控制数据前递,控制流水线的冲刷或停顿。

#### 代码如下:

```
1
    // stall
 2
    always @(*) begin
 3
        if ((rf_re0_ex && rf_wa_mem && (rf_ra0_ex == rf_wa_mem) && rf_wd_sel_mem ==
    2'b10)
 4
         || (rf_re1_ex && rf_wa_mem && (rf_ra1_ex == rf_wa_mem) && rf_wd_sel_mem ==
    2'b10)) begin
 5
             stall if = 1'b1;
 6
             stall id = 1'b1;
 7
             stall ex = 1'b1;
 8
             flush_mem = 1'b1;
 9
        end
10
        else begin
11
             stall if = 1'b0;
12
             stall_id = 1'b0;
13
             stall_ex = 1'b0;
14
             flush_mem = 1'b0;
15
        end
16
    end
17
    // flush
18
    always @(*) begin
19
        if (ebreak_ex || pc_sel_ex == 2'b01 || pc_sel_ex == 2'b11) begin
20
             flush_id = 1'b1;
21
             flush_ex = 1'b1;
22
        end
23
        else if (pc_sel_ex == 2'b10) begin
24
             flush_id = 1'b1;
25
             flush_ex = 1'b0;
26
        end
27
        else begin
28
            flush id = 1'b0;
29
            flush ex = 1'b0;
```

```
30 end
31
    end
32
    // rs1
33
    always @(*) begin
34
        if (rf re0 ex && rf wa mem && (rf ra0 ex == rf wa mem)) begin
35
             rf rd0 fe = 1'b1;
36
             case (rf wd sel mem)
37
                 3'b00: rf rd0 fd = alu ans mem;
38
                 3'b01: rf rd0 fd = pc add4 mem;
39
                 3'b11: rf_rd0_fd = imm_mem;
40
                 default: rf_rd0_fd = 32'h0;
41
             endcase
42
        end
43
        else if (rf_re0_ex && rf_wa_wb && (rf_ra0_ex == rf_wa_wb)) begin
44
             rf_rd0_fe = 1'b1;
45
             rf rd0 fd = rf wd wb;
46
        end
47
        else begin
48
             rf rd0 fe = 1'b0;
49
             rf rd0 fd = 32'h0;
50
        end
51
    end
52
    // rs2
53
    always @(*) begin
54
        if (rf_re1_ex && rf_wa_mem && (rf_ra1_ex == rf_wa_mem)) begin
55
             rf rd1 fe = 1'b1;
56
             case (rf_wd_sel_mem)
57
                 3'b00: rf_rd1_fd = alu_ans_mem;
58
                 3'b01: rf_rd1_fd = pc_add4_mem;
59
                 3'b11: rf_rd1_fd = imm_mem;
60
                 default: rf_rd1_fd = 32'h0;
61
             endcase
62
        end
63
        else if (rf_re1_ex && rf_wa_wb && (rf_ra1_ex == rf_wa_wb)) begin
64
             rf_rd1_fe = 1'b1;
65
             rf_rd1_fd = rf_wd_wb;
66
        end
67
        else begin
68
             rf_rd1_fe = 1'b0;
69
             rf_rd1_fd = 32'h0;
70
        end
71
    end
```

冒险主要分为以下几类处理:

- 读取-使用冒险: 例如 add x1, x1, x1 指令在 EX 阶段需要使用 x1 的值, 但上一个指令 lw x1, 0(x2) 刚到 MEM 阶段, 还未读出内存, 所以需要先停顿一周期, 等 lw 指令运行到 WB 阶段, 此时 rf wd wb 就是正确的值, 但还未写入, 所以需要数据前递。
- 普通数据冒险: EX 阶段要用的寄存器值刚到 MEM 段或者 WB 段,还没有写入,但是其实已经计算出来了,直接数据前递即可。(MEM 段的前递优先级更高,因为更新)
- 控制冒险: beq, jal 等指令默认不跳转, 所以当判断出需要跳转时, 要冲刷流水线, 把放进来的错误指令冲刷掉, 再跳转到正确位置继续执行。

### 数据通路

除了上面说的模块外,其他类似单周期,图片就不贴了,放 figs 文件夹里了

## jal 控制前移

首先在 id 段加一个 ADD 模块用于计算跳转地址,代码如下:

然后更改 pc 选择器如下:

```
1
   Mux4 #(.WIDTH(32)) pc_mux(
2
       .mux_sr1(pc_add4_if),
3
       .mux_sr2(pc_jalr_ex),
4
       .mux_sr3(pc_jal_id), // jal 跳转地址
5
       .mux_sr4(alu_ans_ex),
6
       .mux_ctrl(pc_sel_ex),
7
       .mux_out(pc_next)
8
   );
```

注意还要更改 pc 选择信号的产生模块, 代码如下:

```
1
   encoder pc_sel_gen(
2
       .jal(jal_id),
3
       .jalr(jalr_ex),
4
       .br(br_ex),
5
       .ebreak(ebreak_ex),
6
        .pc_sel(pc_sel_ex)
7
   );
8
9
   always @(*) begin
```

```
10
         if (jalr)
11
             pc_sel = 2'b01;
12
         else if (br | ebreak)
13
             pc_sel = 2'b11;
14
         else if (jal)
15
             pc_sel = 2'b10;
16
         else
17
             pc sel = 2'b00;
18
    end
19
     . . . . . .
```

jalr 和 br 的优先级比 jal 更高,因为他们在 EX 段才完成判断,是在当前的 jal 指令前面的指令,应该先处理。

## ebreak 断点实现

首先更改 control 模块使之能识别 ebreak 指令,添加代码如下:

```
1
    assign ebreak = (inst[6:0] == 7'b1110011) ? 1'b1 : 1'b0; // ebreak 指令
 2
    . . . . . .
 3
    always @(*) begin
 4
         case (inst[6:0])
 5
 6
             7'b1110011: begin // ebreak
 7
                 rf we = 1'b0;
 8
                 rf re0 = 1'b0;
 9
                 rf re1 = 1'b0;
10
                 rf_wd_sel = 2'b00;
11
                 mem_we = 1'b0;
12
                 alu_src1_sel = 1'b1;
13
                 alu_src2_sel = 1'b1;
14
                 alu func = 4'b0000;
15
                 imm type = 3'b110;
16
             end
17
             . . . . . .
18
         endcase
19
    end
```

这里我们设计的 ebreak 处理流程类似 beq 等跳转指令,当在 EX 段检测到 ebreak\_ex 时,冲刷流水线(不让 ebreak 之后的指令执行),但又要保证之后可以继续运行断点后的内容,所以需要在下个周期将 PC 设为 pc\_cur\_ex + imm(4)(ebreak 后的第一个指令),所以这里给它一个独特的立即数类型(编码110),生成固定的 4

要冲刷流水线,还需要更改 Hazard 模块,上面已给出;要设置 PC,还需要更改 pc\_sel\_gen 模块,上面也已给出。

现在我们已经能做到检测断点,阻塞断点后指令的执行。下一个问题是如何实现在断点前的指令都执行 完后通知 PDU,让 PDU 接管。

我们需要将 ebreak 信号在级间传递, 当 ebreak\_mem 为 1 时, 断点前最后一个指令已经进入 WB 阶段, 所以只需将 ebreak mem 传给 PDU, 让 PDU 在下一周期进入 WAIT 状态即可。

修改 PDU 代码如下:

```
1
     reg ebreak edge, temp;
 2
     always @(posedge clk) begin
 3
         temp <= ebreak;</pre>
 4
         ebreak_edge <= ebreak & ~temp;</pre>
 5
     end
 6
    // FSM Part 1
 7
     always @(posedge clk) begin
 8
         if (rst || ebreak_edge)
 9
              main_current_state <= WAIT;</pre>
10
         else
11
              main_current_state <= main_next_state;</pre>
12
     end
```

注意 PDU 对 ebreak 信号需要取上升沿,因为一旦 PDU 停止 CPU 的时钟,ebreak 就变不了了,将恒为 1,这将使 PDU 困在 WAIT 状态,无法实现断点后继续运行。

### 多效率比较

各阶段延迟假设如下:

| IF    | ID     | EX     | MEM    | WB     |
|-------|--------|--------|--------|--------|
| 250ps | 350 ps | 150 ps | 300 ps | 200 ps |

若执行 1000 条指令, 不考虑停顿或冲刷:

对于流水线,时钟周期 350ps,所需时间为  $t1 = 350 \times 4 + 350 \times 1000 = 351400ps$ ;

对于单周期, 时钟周期 1250ps, 所需时间为  $t2 = 1250 \times 1000 = 1250000ps$ 

效率提升大约 4 倍

#### %实验总结

bugs

○ 接线接错,没声明(线实在太多了。。。)

- 我的不跳转编码是 010, 不是 000 (br\_type = inst[14:12] 偷懒了)
- 多驱动,锁存器,组合逻辑要注意
- 仿真没毛病,一上板就寄(debug 都无从下手)
- 能用 ADD 就别用 ALU

# 评价和建议

难度中等, 无建议