# 上海交通大學

## SHANGHAI JIAO TONG UNIVERSITY



# 数字部件实验二

### 基于 Verilog 和 FPGA 的基本单周期 CPU 设计

姓 名: 王鑫伟

学院: 电子信息与电气工程学院

学号: 516030910041

班 级: F1603701

2018 年 12 月 6 日

#### 一、实验目的

- 1. 理解计算机 5 大组成部分的协调工作原理, 理解存储程序自动执行的原理。
- 2. 掌握运算器、存储器、控制器的设计和实现原理。重点掌握控制器设计原理和实现方法。
- 3. 掌握 I/O 端口的设计方法, 理解 I/O 地址空间的设计方法。
- 4. 会通过设计 I/O 端口与外部设备进行信息交互。

#### 二、实验内容

- 1. 采用 Verilog HDL 在 quartus II 中实现基本的具有 20 条 MIPS 指令的单周期 CPU 设计。
- 2. 利用实验提供的标准测试程序代码,完成仿真测试。
- 3. 采用 I/O 统一编址方式,即将输入输出的 I/O 地址空间,作为数据存取空间的一部分,实现 CPU 与外部设备的输入输出端口设计。实验中可采用高端地址。
- 4. 利用设计的 I/O 端口,通过 Iw 指令,输入 DE2 实验板上的按键等输入设备信息。即将外部设备状态,读到 CPU 内部寄存器。
- 5. 利用设计的 I/O 端口,通过 sw 指令,输出对 DE2 实验板上的 LED 灯等输出设备的控制信号 (或数据信息)。即将对外部设备的控制数据,从 CPU 内部的寄存器,写入到外部设备的相应 控制寄存器 (或可直接连接至外部设备的控制输入信号)。
- 6. 利用自己编写的程序代码,在自己设计的 CPU 上,实现对板载输入开关或按键的状态输入, 并将判别或处理结果,利用板载 LED 灯或 7 段 LED 数码管显示出来。
- 7. 例如,将一路 4bit 二进制输入与另一路 4bit 二进制输入相加,利用两组分别 2 个 LED 数码管以 10 进制形式显示"被加数"和"加数",另外一组 LED 数码管以 10 进制形式显示"和"等。(具体任务形式不做严格规定,同学可自由创意)。
- 8. 在实现 MIPS 基本 20 条指令的基础上,实现 Y86 相应的基本指令。
- 9. 在实验报告中, 汇报自己的设计思想和方法; 并以汇编语言的形式, 提供以上两种指令集 (MIPS 和 Y86) 的应用功能的程序设计代码, 并提供程序主要流程图。

#### 三、实验设计

3.1 复习单周期 CPU 原理图

#### 单周期CPU+指令存储器+数据存储器 op rs rt rd sa func op rs rt imm op addr Control Unit op func р4 rs ((2) rt (31..28)rt (27..0) Inst aluc mem ALU clock sa Data 0: PC+4 mem imm 1: BranchAddr 2: RegAddr addi **\(**\(2 \) 3: JumpAddr

[图一] 单周期 CPU 逻辑示意图

3.2 通过真值表,补全 alu.v和 sc\_cu.v 文件 由于比较简单,后面也没怎么用到这两个文件,就不多赘述

```
module alu (a,b,aluc,s,z);
        input [31:0] a,b;
 3
        input [3:0] aluc;
 4
        output [31:0] s;
 5
        output
        reg [31:0] s;
 7
         req
                   z;
 8
        always @ (a or b or aluc)
                                                    // event
           begin
10
              casex (aluc)
                                                   //x000 ADD
11
                   4'bx000: s <= a + b;
                   4'bx100: s \le a - b;
                                                    //x100 SUB
12
                                                   //x001 AND
13
                   4'bx001: s <= a & b;
14
                   4'bx101: s <= a | b;
                                                   //x101 OR
                   4'bx010: s <= a ^ b;
15
                                                   //x010 XOR
16
                   4'bx110: s \le (b) \le 32'd16;
                                                   //x110 LUI: imm << 16bit
                                                   //0011 SLL: rd <- (rt << sa)
17
                   4'b0011: s <= (b) << (a);
18
                   4'b0111: s \le (b) >> (a);
                                                   //0111 SRL: rd <- (rt >> sa) (logical)
19
                   4'b1111: s <= $signed(b) >>> a; //1111 SRA: rd <- (rt >> sa) (arithmetic)
20
                   default: s <= 0;</pre>
21
               endcase
22
               if (s == 0) z = 1;
23
                  else z = 0;
24
     endmodule
```

[图二] alu. v 补全代码

```
14
         // please complete the deleted code.
15
         wire i and = r type & func[5] & \simfunc[4] & \simfunc[3] &
16
17
                       func[2] & ~func[1] & ~func[0];
                                                                   //100100
18
         wire i or = r type & func[5] & \simfunc[4] & \simfunc[3] &
19
                       func[2] & ~func[1] & func[0];
20
21
         wire i_xor = r_type & func[5] & ~func[4] & ~func[3] &
22
                       func[2] & func[1] & \simfunc[0];
23
         wire i sll = r type & \sim func[5] & \sim func[4] & \sim func[3] &
24
                       ~func[2] & ~func[1] & ~func[0];
25
         wire i srl = r type & \sim func[5] & \sim func[4] & \sim func[3] &
26
                       ~func[2] & func[1] & ~func[0];
27
         wire i sra = r type & \sim func[5] & \sim func[4] & \sim func[3] &
28
                       \simfunc[2] & func[1] & func[0];
29
         wire i jr = r type & \sim func[5] & \sim func[4] & func[3] &
30
                       ~func[2] & ~func[1] & ~func[0];
35
                              // complete by yourself.
36
          wire i_ori = \sim op[5] \& \sim op[4] \& op[3] \& op[2] \& \sim op[1] \& op[0]; //001101
37
          wire i_xori = \sim op[5] \& \sim op[4] \& op[3] \& op[2] \& op[1] \& \sim op[0]; //001110
38
          wire i_lw = op[5] & \simop[4] & \simop[3] & \simop[2] & op[1] & op[0]; //100011
39
          wire i_sw = op[5] & op[4] & op[3] & op[2] & op[1] & op[0]; //101011
40
          wire i_beq = \sim op[5] \& \sim op[4] \& \sim op[3] \& op[2] \& \sim op[1] \& \sim op[0]; //000100
41
          wire i_bne = \sim op[5] \& \sim op[4] \& \sim op[3] \& op[2] \& \sim op[1] \& op[0]; //000101
42
          wire i_lui = \sim op[5] \& \sim op[4] \& op[3] \& op[2] \& op[1] \& op[0]; //001111
43
          wire i_j = \sim op[5] \& \sim op[4] \& \sim op[3] \& \sim op[2] \& op[1] \& \sim op[0]; //000010
44
          wire i_jal = \sim op[5] \& \sim op[4] \& \sim op[3] \& \sim op[2] \& op[1] \& op[0]; //000011
54
                                 // complete by yourself.
55
         assign aluc[3] = i_sra;
56
         assign aluc[2] = i_sub | i_or | i_srl | i_sra | i_ori | i_lui;
57
         assign aluc[1] = i xor | i sll | i srl | i sra | i xori | i beq | i bne | i lui;
58
         assign aluc[0] = i_and | i_or | i_sll | i_srl | i_sra | i_andi | i_ori;
59
         assign shift = i_sll | i_srl | i_sra ;
60
61
                                // complete by yourself.
62
         assign aluimm = i addi | i andi | i ori | i xori | i lw | i lui | i sw;
63
                          = i_addi | i_lw | i_sw | i_beq | i_bne;
         assign sext
64
          assign wmem
                          = i sw;
                         = i lw;
65
         assign m2reg
66
         assign regrt = i_addi | i_andi | i_ori | i_xori | i_lw | i_lui;
67
         assign jal
                          = i jal;
```

[图三] sc cu. v 补全代码

3.3 修改顶层设计 sc\_computer.v 文件

按照我的想法,我希望这次的输出仍然用7段数码管,3个都要用上,所以在 sc\_computer .v 中添加了 output 端口 out port2,相应的 sc datamem.v 也做适应性修改

```
sc_cpu cpu (clock,resetn,inst,memout,pc,wmem,aluout,data); // CPU module.

sc_instmem imem (pc,inst,clock,mem_clk,imem_clk); // instruction memory.

sc_datamem dmem (aluout,data,memout,wmem,clock,mem_clk,dmem_clk, clrn,
out_port0, out_port1, out_port2, in_port0, in_port1, mem_dataout, io_read_data); // data memory.
```

[图四] sc\_computer. v 函数调用参数修改

3.4 设计 IO 输入输出接口文件

由于实验 2.3 中提供的 io\_input\_reg 和 io\_output\_reg 不太会用,就写了跟 DE1-SoC 板子对接的两个模块,从 sw 接收输入,从数字管输出。秒表实验的 sevenseg 就直接用了

```
module io_to_in_port (sw4,sw3,sw2,sw1,sw0,in_port);
 1
 2
        input sw0,sw1,sw2,sw3,sw4;
 3
        output [31:0] in port;
 4
 5
        assign in port[0] = sw0;
 6
        assign in_port[1] = sw1;
 7
        assign in_port[2] = sw2;
 8
        assign in_port[3] = sw3;
 9
        assign in_port[4] = sw4;
10
11
     endmodule
     module out seg(in,out1,out0);
 2
        input [31:0] in;
 3
        output [6:0] out1,out0;
 4
 5
        reg [3:0] num1, num0;
 6
 7
        sevenseg display 1( num1, out1 );
 8
        sevenseg display_0( num0, out0 );
 9
10
        always @ (in)
11 ⊟
        begin
12
           num1 = (in / 10) % 10; //+位
13
           num0 = in % 10;
14
        end
     endmodule
15
1
     module sevenseg ( data, ledsegments);
 2
        input [3:0] data;
 3
 4
        output ledsegments;
 5
        reg [6:0] ledsegments;
 6
 7
        always @ (*)
 8
   case(data)
                 //gfe_dcba // 7 段 LED数码管的位段编号
 9
                 //654_3210 // DE1-SOC板上的信号位编号
10
              0: ledsegments = 7'b100 0000;
11
12
              1: ledsegments = 7'b111_1001;
              2: ledsegments = 7'b010_0100;
13
              3: ledsegments = 7'b011_0000;
14
              4: ledsegments = 7'b001_1001;
15
              5: ledsegments = 7'b001_0010;
16
              6: ledsegments = 7'b000_0010;
17
              7: ledsegments = 7'b111 1000;
18
              8: ledsegments = 7'b000_0000;
19
20
              9: ledsegments = 7'b001_0000;
              default: ledsegments = 7'b111_1111; //其他值时全灭。
21
22
           endcase
   endmodule
```

[图五] 输入/输出接口辅助代码

#### 3.5 设计时钟输入 clock.v

实验书上解释的挺清楚的,这个实验需要两个时钟信号 clk 和 mem\_clk,通过简单的逻辑~运算实现

【问题 2】 单周期 CPU 设计实验中除了一个基本的 clock 时钟信号外,为什么还设计有一个 2 倍频于 clock 信号、标记为 mem\_clk 的时钟信号?

【解答】这是每个指令周期内,对各逻辑功能部件的工作时间顺序进行控制的需要。

从单周期 CPU 的设计原理上,如果指令 ROM 和数据 RAM 都为异步器件,即只要收到地址就开始送出数据,则在实现中只需要一个 clock 时钟信号控制 PC 的变化、以及整条指令的执行时间(机器周期)就够了。

但在 DE1-SOC 实验板上 Altera 的 Cyclone V 系列 FPGA 器件中,只提供同步 ROM 和同步 RAM 宏模块。在【问题 1】的解答中所建立的同步 ROM 和同步 RAM, 其读写时序如图 1-13 和图 1-14 所示。

考察图 2-1-13 所示同步读时序,当同步 ROM 或 RAM 接收到数据地址时,不同于异步器件在经过一段组合电路的反应延迟后送出数据,同步器件需要等到同步时钟信号 clock 上升沿时才真正送出数据(这就可以使延迟时间不尽相同的多个器件在输出级达成一致)。



图 2-1-13. 同步 ROM 和同步 RAM 的"读"操作工作时序

```
module clock(clk, cpu_clk, mem_clk);
 2
 3
        input
                     clk;
 4
                     cpu_clk, mem_clk;
        output
 5
                     cpu_clk;
        reg
 6
 7
                     mem_clk = clk;
        assign
 8
        initial
 9
    begin
10
               cpu_clk <= 0;
11
            end
12
13
        always @(posedge clk)
14
    begin
15
               cpu_clk <= ~cpu_clk;
16
            end
17
     endmodule
18
```

[图七] clock. v 代码

3.6 绘制 sc\_computer.bdf 顶层模块接线图,在 pin planner 中完成 pin 脚分配



[图八] sc\_computer.bdf 接线图

#### 3.7 Modelsim 仿真

为了能够验证 modelsim 仿真结果的正确性,用了实验 2.3 中给的 mif 文件,并把自己的仿真结果和实验书中给出的结果对比,截取的是 pc 从 0x24 到 0x34 的部分,完全一致

(5) 针对 I/O 端口的一段测试例程代码: (sc\_instmem\_02.mif)

```
DEPTH = 64; % Memory depth and width are required %
WIDTH = 32; % Enter a decimal number %
ADDRESS_RADIX = HEX; % Address and value radixes are optional %
DATA_RADIX = HEX; % Enter BIN, DEC, HEX, or OCT; unless %
% otherwise specified, radixes = HEX %
CONTENT
BEGIN
```

| 0 : 20010050; % (00) main: | addi \$1, \$0, 01010000b | # address 50h | % |
|----------------------------|--------------------------|---------------|---|
| 1: 20020080; % (04)        | addi \$2, \$0, 10000000b | # address 80h | % |
| 2 : 20030084; % (08)       | addi \$3, \$0, 10000100b | # address 84h | % |
| 3 : 200400c0; % (0c)       | addi \$4, \$0, 11000000b | # address c0h | % |
| 4 : 200500c4; % (10)       | addi \$5, \$0, 11000100b | # address c4h | % |
| 5 : 20060055; % (14)       | addi \$6, \$0, 01010101b | # data 55h    | % |
| 6 : 200700aa; % (18)       | addi \$7, \$0, 10101010b | # data aah    | % |
| 7 : 200a0000; % (1c) loop: | addi \$10,\$0, 0         | # r10 = 0     | % |
| 8 · 200b0000 · % (20)      | addi \$11 \$0 0          | # r11 =       |   |



[图九] Modelsim 仿真所用代码(部分)及期望结果



「图十」Modelsim 仿真实际结果

3.8 编写测试代码并用 MIPS\_Compiler 中的 exe 编码 测试代码的意思就是从两个输入端口(5 根开关代表一个输入数)读取两个数(10 进制, 最大 31),并将加法计算过程显示到数字管上。生成的两个 mif 文件直接替换掉原先的

```
🔚 sc_instmem.mif🛚
 1 DEPTH = 16;
                           % Memory depth and width are required %
  2 \text{ WIDTH} = 32;
                           % Enter a decimal number %
  3 ADDRESS RADIX = HEX; % Address and value radixes are optional %
  4 DATA RADIX = HEX; % Enter BIN, DEC, HEX, or OCT; unless %
                        % otherwise specified, radixes = HEX %
  6 CONTENT
  7 BEGIN
 8 [0..F]: 00000000; % Range--Every address from 0 to 1F = 00000000 %
 10 1 : 3c000000;
                         % (04)
                                      lui $0, 0
                                    addi $1, $0, 0x80 # % addi $2, $0, 0x84 # % addi $3, $0, 0x88 # % addi $4, $0, 0xc0 # % addi $5, $0, 0xc4 # %
 11 2: 20010080;
                         % (08)
 12 3: 20020084;
                         용 (Oc)
 13 4: 20030088;
                         % (10)
 14 5 : 200400c0;
                         % (14)
 15 6: 200500c4;
                         % (18)
                                      lw $6, 0($4)
 16 8 : 8c860000;
                         % (20)
 17 9: 8ca70000;
                         % (24)
                                      lw $7, 0($5)
 18 A: 00c74020;
                         % (28)
                                      add $8, $6, $7
 19 B : ac260000;
                                      sw $6, 0($1)
                         % (2c)
                    % (30)
% (34)
% (38)
                                   sw $7, 0($2)
sw $8, 0($3)
 20 C: ac470000;
 21 D : ac680000;
                                      sw $8, 0($3)
 22 E: 08000007;
                                        j body
 23 END ;
```

[图十一] 经过编译生成的 sc\_instmem. mif 测试代码

3.9 将程序烧写到 DE1-SoC FPGA 实验板 前两个数是加数和被加数,第三个数是结果。扳动的开关 LED 灯会亮



[图十二] DE1-SoC 实验板结果示意图

数字部件设计

#### 四、实验中遇到的问题

#### 4.1. 编译错误

群文件提供的部分文件是过不了编译的,比较典型的就是 cla32.v 文件,由于在本次实验中并没有用到这个文件,我直接将其注释掉了;另一个是在 regfile.v 中,报了"不能在匿名块声明变量"的错,应该吧 integer i 移到外面去。还有一些自己漏分号之类的小问题。

```
module cla32 (pc, x1, x2, p4)
 2
         input [31:0] pc
 3
         input [31:0]
 4
 5
         output [31:0] p4
 6
 7
         assign p4 = pc + 32'b4;
 8
         assign adr = p4 + offset;
 9
10
     endmodule
     12021 Found 0 design units, including 0 entities, in source file sc datamem 2.v
     10170 Verilog HDL syntax error at cla32.v(2) near text "input"; expecting ";"
     12021 Found 0 design units, including 0 entities, in source file cla32.v
> 🕕
     12021 Found 1 design units, including 1 entities, in source file sevenseg.v
     12021 Found 1 design units, including 1 entities, in source file out seg.v
     12021 Found 1 design units, including 1 entities, in source file io to in port.v
> 🕕
> 🕕
     12021 Found 1 design units, including 1 entities, in source file sc instmem.v
     12021 Found 1 design units, including 1 entities, in source file sc datamem.v
14
         integer i;
15
16 ⊟
         always @(posedge clk or negedge clrn) begin
17 ⊟
         if (clrn == 0) begin
18
               //integer i;
19
               for (i=1; i<32; i=i+1)
20
                  register[i] <= 0;</pre>
21
            end else begin
               if ((wn != 0) \&\& (we == 1))
                                                  // write
22
23
                  register[wn] <= d;
24
            end
25
         end
```

[图十三] cla32. v 和 regfile. v 的编译错误

#### 4.2. pin 脚过度使用导致不够

wire

号(历史原因),使用 ModelSim 时就不需要了。

在最初给的文件中,sc\_computer.v 的 input 和 output 端口很多,导致了 pin 脚不够的问题 (大约用掉了 320+的 pin 脚,而 DE1-SoC 没有那么多端口) ,查阅实验指导书发现许多 标黄的 port 是可以删除的,这个问题就解决了。最后用了 200 个 pin 脚左右

```
10 module sc_computer (resetn, clock, mem_clk, mem_dataout, io_read_data,
11
           out_port0, out_port1, out_port2, in_port0, in_port1,
12
           led0, led1, led2, led3, led4, led5, led6, led7, led8, led9);
13
14
      /*input
                       clrn;
15
        output [31:0] pc,inst,aluout,memout;
16
        output
                       imem clk,dmem clk; */
17
                       resetn, clock, mem clk;
18
        input
19
        input [31:0] in port0, in port1;
20
        output [31:0] out port0, out port1, out port2;
21
        output [31:0] mem dataout;
22
        output [31:0] io_read_data;
 顶层代码:
```

module sc\_computer (resetn, clock, mem\_clk, pc, inst, aluout, memout, imem\_clk, dmem\_clk);

// 定义项层模块 sc\_computer,作为工程文件的顶层入口,如图 1-1 建立工程时指定。
input resetn,clock,mem\_clk;

// 定义整个计算机 module 和外界交互的输入信号,包括复位信号 resetn、时钟信号 clock、
// 以及一个频率是 clock 两倍的 mem\_clk 信号。注: resetn 是低电平 (neg) 有效信号。

// 这些信号都可以用作仿真验证时的输出观察信号。
output [31:0] pc, inst, aluout, memout;

// 模块用于仿真输出的观察信号。缺省为 wire 型。
output imem\_clk,dmem\_clk;

// 模块用于仿真输出的观察信号,用于观察验证指令 ROM 和数据 RAM 的读写时序。
wire [31:0] data; // 模块间互联传递数据或控制信息的信号线。

sc\_cpu cpu (clock,resetn,inst,memout,pc,wmem,aluout,data); // CPU module.
// 字例化了一个 CPII 模块、其内部又包含运算器 ATII 模块、控制器 CII 模块等。
注: 以上 module 中黃色标记的信号,是使用老版本 quartusII 直接进行仿真时需要外引的信

wmem; // 模块间互联传递数据或控制信息的信号线。

[图十四] sc computer. v 中端口过多导致的 pin 脚不足问题

#### 4.3. Modelsim 破解

因为下的 Modelsim 不是学生版是 SE 版本的,就找教程破解了一下。 大概就是补足了 LICENSE.TXT 文件,配置了一下环境变量。网上都有。

#### 4.4. MIPS 汇编语法错误

在自己用 MIPS 写简单的汇编生成 instmem.mif 和 datamem.mif 测试文件的时候出过这样的问题。0xc0/0xc4 是输入端口,0x80/0x84/0x88 是输出端口,实际上现在我也不知道为什么不能这样写,而先 addi 后再 lw 就能正确。



[图十五] MIPS 指令生成汇编错误示意图

#### 4.5. 实验上扳动无反应,数字管一直显示为0

这个错误出在我的 sc\_computer.v 把 clrn 作为 input 输入,却没有实际上的输入。解决办法 是将 clrn 声明为 wire,直接将 resetn 值赋给 clrn,反正也是一个时钟信号。现在实验板就 可以使用了



[图十六] 未赋值 clrn 引起实验板错误示意图

#### 五、实验感想

这个实验实际上还是挺难的。尽管上课我都听懂了,单周期那张图的逻辑我也能不怎么费力的理顺,尽管代码量很小,算来算去就是对着真值表抄一抄,但是一开始会比较迷茫,不知道该做什么。一开始的很长一段时间我想不清"要呈现出什么样的效果",秒表实验的时候我很清楚我要用数字管和按钮做出怎么样的效果,但在单周期 CPU 里我花了一段时间来弄明白这个问题,也反映出来 IO 这一块我学的不是很扎实,后来经过同学的帮助和老师上课的讲解总算是弄明白了,做出了可视化的想要的结果。

Modelsim 确实是很好用的,至少在仿真过后对于代码的逻辑都不用再特别担心了,之后都在考虑一些输入输出接口的问题,而有些同学在后期还要返工代码,实际上 verilog 的代码读起来稍微有点头疼,省去了返工代码的时间也是很好的一件事吧。

最近比较忙,这个实验也拖了一段时间才完成,最后能顺利完成,还是非常感谢同学助教和老师的帮助!