## 数字逻辑期末考试试题

- 1. 图 1 为一数码显示电路,图 2 为七段显示译码器输入端 DCBA 的数值与数码管显示图案之间的对应关系。试分析虚线框内电路的功能。 (共 17 分)要求:
  - 1) 写出你的学号尾号 N (十进制),用四位二进制数 (N₃N₂N₁N₀) 表示 N,则 N₃N₂N₁N₀=? (1分)

(注: 试卷中用到的所有 N 和 N<sub>2</sub>N<sub>2</sub>N<sub>1</sub>N<sub>6</sub>均为此处的值);

2) 填写表 1 所示的真值表;

(8分)

3) 写出该电路的功能;

(2分)

- 4)写出 Y<sub>3</sub>、Y<sub>2</sub>、Y<sub>1</sub>、Y<sub>6</sub>关于输入变量 X<sub>3</sub>、X<sub>2</sub>、X<sub>1</sub>、X<sub>6</sub>的表达式,写成编号形式的最小项之和式; (4分)
- 5) 为了使数码管显示你的学号尾号 N, 输入 X₂、X₂、X₁、X₀应为何值? (2分)



图 1



表1

| Х <sub>3</sub> | X <sub>2</sub> | X <sub>1</sub> | X <sub>o</sub> | Y <sub>3</sub> | Y <sub>2</sub> | <b>Y</b> <sub>1</sub> | Yo |
|----------------|----------------|----------------|----------------|----------------|----------------|-----------------------|----|
| 0              | 0              | 0              | 0              |                |                |                       |    |
| 0              | 0              | 0              | 1              |                |                |                       |    |
| 0              | 0              | 1              | 0              |                |                |                       |    |
| 0              | 0              | 1              | 1              |                |                |                       |    |
| 0              | 1              | 0              | 0              |                |                |                       |    |
| 0              | 1              | 0              | 1              |                |                |                       |    |
| 0              | 1              | 1              | 0              |                |                |                       |    |
| 0              | 1              | 1              | 1              |                |                |                       |    |
| 1              | 0              | 0              | 0              |                |                |                       |    |
| 1              | 0              | 0              | 1              |                |                |                       |    |
| 1              | 0              | 1              | 0              |                |                |                       |    |
| 1              | 0              | 1              | 1              |                |                |                       |    |
| 1              | 1              | 0              | 0              |                |                |                       |    |
| 1              | 1              | 0              | 1              |                |                |                       |    |
| 1              | 1              | 1              | 0              |                |                |                       |    |
| 1              | 1              | 1              | 1              |                |                |                       |    |

- 2. 经测试,当图 1 电路的输入信号 X<sub>3</sub>X<sub>2</sub>X<sub>1</sub>X<sub>6</sub>为 0100 时,数码管显示为 1。可以确认的是七段显示译码器发生故障,试分析并排除故障。 (共 13 分)要求:
  - 1) 试分析七段显示译码器的哪一个输出端发生了故障; (3分)
  - 2) 已知七段显示译码器的输出为高电平有效,试尝试设计一个替代电路以产生正确的译码信号。要求描述设计过程并画出电路图,可用器件仅有1个4-1数据选择器、2个非门和1个2-输入或门。其中4-1数据选择器的符号如图3所示。 (10分)



图 3 4-1 数据选择器

3. 某雷达站有 3 部雷达  $A \times B \times C$ ,其中雷达 A 和 B 的功耗相同,C 的功耗是 A 的 两倍。这些雷达由两台发电机 X 和 Y 供电,发电机 X 的最大输出功率等于雷 达 A 的功耗,发电机 Y 的最大输出功率是 X 的 3 倍。分别用变量 A、B、C 表 示雷达 A、B、C 的开机状态, 开机为逻辑"1", 反之为逻辑"0"; 用变量 X 和 Y 表示发电机 X 和 Y 的启停状态, 启动为逻辑"1", 反之为逻辑"0"。 设计一个逻辑电路,能够根据雷达的开关情况,以最节能的方式控制发电机 的启停。 (共20分)

## 要求:

- 1) 写出真值表: (4分)
- 2) 写出两台发电机工作状态的逻辑表达式并化简为最简与或式: (8分)
- 3) 仅用与非门实现该逻辑控制电路。 (8分)
- 4. 试分析图 4 所示序列信号发生器电路的功能。 (共19分) 要求:
  - 1) 写出这个序列信号发生器所产生序列的一个周期; (5分)
  - 2) 这是一个什么序列? 这个序列有什么特点? (5分)
  - 3) 用一片 74163 和两个 2-1 多路选择器设计一个电路, 使之产生与上述序 列相同的序列。74163 和 2-1 多路选择器的符号如图 5 所示。表 2 为 74163 的功能表。 (9分)



图 5 74163 (左) 和 2-1 数据选择器 (右)

表 2 74163 功能表

| No | 清除                 | 预置                 | 计数允许 |   | 时钟       | 功能              |  |
|----|--------------------|--------------------|------|---|----------|-----------------|--|
|    | $\overline{C}_{r}$ | $\overline{L}_{D}$ | P    | T | СК       | 功 能             |  |
| 1  | 0                  | ×                  | ×    | × | ×        | 同步清 0           |  |
| 2  | 1                  | 0                  | ×    | × | <b>†</b> | 同步置数            |  |
| 3  | 1                  | 1                  | 1    | 1 | <b>†</b> | 同步计数            |  |
| 4  | 1                  | 1                  | 0    | 1 | ×        | 保持              |  |
| 5  | 1                  | 1                  | ×    | 0 | ×        | 保持 <u>O</u> c=0 |  |

5. 设计一个移存型序列信号发生器,产生序列的一个周期为 10110。电路不要求自启动。 (共13分)

## 要求:

- 1)设计该电路需要几个 D 触发器构成移位寄存器? (3分)
- 2) 设移位寄存器的反馈输入端为  $S_R$ ,输出状态为  $Q_{n-1}$ ,… $Q_0$ ,n 为 D 触发器的个数。写出反馈方程  $S_R$ 的最简或与式; (5分)
- 3) 画出该电路的状态转换图,只画有效循环即可。 (5分)
- 6. 采用下降沿触发的 JK 触发器设计一个模 7 的计数器,输出状态 Q₂Q₁Q₀的顺序 为 001->010->100->011->111->101->110->001。要求电路最简且能自启动。 (共 18 分)

## 要求:

- 1) 写出驱动方程组和次态方程组; (7分)
- 2) 画出电路完整的状态转换图; (5分)
- 3) 画出电路的波形图,初态 Q₂=N₂,Q₁=N₁,Q₀=N₀。时钟信号为 CP。(还记得 N₂、N₁、N₀是什么吗?) (6分)