# UART 串行接口实验

## 1. 概述

在本实验中,我们将学习如何设计和使用UART串行接口。

## 2. 在RVfpgaSoC系统中添加UART硬件模块

启动Vivado,打开实验2的工程,如下图所示。



在"Project Manager"(项目管理)中选择"Add Sources"(添加源文件),在"Add Sources"(添加源文件)窗口中,单击"Add Directories"(添加目录),将uart目录添加到工程,如下图所示。



点击"Open Block Design"打开块设计,如下图所示,通过"Add Module"将wb\_uart\_wrapper模块添加到块设计。



将刚刚添加的wb\_uart\_wrapper\_0模块连接到块设计,连接完成后如下图所示。



然后,连接wb\_uart\_wrapper\_0模块的时钟和复位引脚。

最后,将uart\_top\_0模块的i\_uart\_rx和o\_uart\_tx引脚设置为外部引脚。

点击Validate Design,对设计的正确性进行校验。校验过程中如果出现警告,点击OK忽略。

点击Generate Block Design, 弹出对话框后选择Generate更新swerv\_soc\_wrapper文件。

根据更新后的swerv\_soc\_wrapper对rvfpga.sv文件进行修改,如下图所示,将216和217行的注释取消。

| 204     | .clk_0                 | (clk_core),       |
|---------|------------------------|-------------------|
| 205     | .rst_0                 | (~rst_core),      |
| 206     | .dmi_reg_rdata_0       | (dmi_reg_rdata),  |
| 207     | .dmi_reg_wdata_0       | (dmi_reg_wdata),  |
| 208     | $\cdot$ dmi_reg_addr_0 | (dmi_reg_addr ),  |
| 209     | .dmi_reg_en_0          | (dmi_reg_en ),    |
| 210     | .dmi reg wr en 0       | (dmi_reg_wr_en),  |
| 211     | .dmi hard reset 0      | (dmi hard reset), |
| 212 =// | .o flash sclk          | (flash sclk),     |
| 213 //  | .o flash cs n          | (o flash cs n),   |
| 214 //  | .o flash mosi          | (o flash mosi),   |
| 215 -// | i flash miso           | (i flash miso),   |
| 216     | .i uart rx             | (i uart rx),      |
| 217     | .o uart tx             | (cpu tx),         |
| 218     | .ram_awid              | (cpu.aw_id),      |
| 219     | .ram awaddr            | (cpu.aw addr),    |

最后,点击Generate Bitstream按键,生成bitstream文件。

## 3. 应用程序编译、调试和执行

### 3.1 创建RVfpga工程

打开VSCode,如果PlatformIO没有启动,点击左侧PlatformIO图标,然后点击"Open"打开PIO Home,按照实验3的步骤创建工程,如下图所示。



在platformio.ini文件中添加比特流(bitstream)文件的路径,并定义UART串口通信的波特率,修改后的 platformio.ini文件如下图所示。

```
★ 文件(F) 编辑(E) 选择(S) 查看(V) 转到(G) 运行(R) 终端(T) 帮助(H)
                                                            platformio.ini - example_uart_C - Visual Studio Code
                          ··· 🄯 PIO Home 🍑 platformio.ini 🗡
仚
     ∨ EXAMPLE_UART_C
                                blatformio.ini
      > .pio
                                   1 ; PlatformIO Project Configuration File
                                  2 ;
      > include
                                   3
                                          Build options: build flags, source filter
      > lib
                                     ; Upload options: custom upload port, speed and extra flags
      > src
                                   5
                                     ; Library options: dependencies, extra library storages
      > test
                                  6
                                      ; Advanced options: extra scripting
      .gitignore
      🌣 platformio.ini
                                     ; Please visit documentation for the other options and examples
                                      ; https://docs.platformio.org/page/projectconf.html
                                  9
                                  10
ð
                                     [env:swervolf_nexys]
                                 11
                                     platform = chipsalliance
                                      board = swervolf nexys
                                 13
                                      framework = wd-riscv-sdk
                                 14
                                 15
                                       monitor_speed = 115200
                                 16
                                 17
                                       board_build.bitstream_file = C:\workspace\Peripheral_course_2022\RVfpga_SoC\RVfpga_SoC.
                                 18
                                       runs\impl_1\rvfpga.bit
                                  19
                                  20
```

#### 3.2 编辑C程序

点击"File → New File",完成程序编辑后(代码如下所示),按"CTRL-S"将程序保存到工程src目录下,并且命名为uart demo.c。

```
#if defined(D_NEXYS_A7)
   #include <bsp_printf.h>
   #include <bsp_mem_map.h>
   #include <bsp_version.h>
#else
   PRE COMPILED MSG("no platform was defined")
#endif
#include <psp_api.h>
int main(void)
   int i;
   /* Initialize Uart */
   uartInit();
   while(1){
      /* Print "hello world" message on the serial output (be carrefoul not all
the printf formats are supported) */
      printfNexys("hello world\n");
      /* Delay */
      for (i=0;i<10000000;i++){};
   }
}
```

#### 3.3 运行调试程序

连接Nexys4 DDR开发板,按实验2的步骤对程序进行调试和运行,同时观察程序的运行情况。

程序开始运行后(必须等到程序开始运行后),单击PlatformIO窗口底部的串行监视器按钮



警告:如果在程序开始运行(并到达第一个临时断点)之前打开串行监视器,UART将出现问题,无法正常工作。



### 4. 动手实践

#### 4.1 RVfpga\_SoC硬件修改

将上面的RVfpga\_SoC工程复制,并重命名为RVfpga\_SoC\_uart。启动Vivado,打开刚刚复制的RVfpga\_SoC\_uart工程,如下图所示。



点击"Open Block Design"打开块设计,将前面添加的wb\_uart\_wrapper\_0模块删除。

点击"Add IP",添加一个AXI UART16550模块,如下图所示。



双击axi\_interconnect\_0模块,在互连模块上增加一个AXI的主端口,如下图所示。



点击"Add IP",再添加一个constant模块;然后双击该模块,按下图所示进行设置。



将axi\_uart16550\_0模块连接到axi\_interconnect\_0和constant模块,如下图所示。



将axi\_uart16550\_0模块的UART端口展开,然后将UART端口的sout输出引脚连接o\_uart\_tx外部引脚、sin输入引脚连接i\_uart\_rx外部引脚,同时连接axi\_interconnect\_0模块新增端口的时钟和复位引脚的连接,如下图所示。



打开"Address Editor",将axi\_uart16550\_0模块的地址设置为0x80110000,如下图所示。



点击Validate Design,对设计的正确性进行校验。校验过程中如果出现警告,点击OK忽略。

点击Generate Bitstream按键,生成bitstream文件。

#### 4.2 应用程序编译、调试和执行

创建RVfpga工程,在串口输出"hello world"。