#### B0911007Y-01/02 2020-2021学年春季学期

### 计算机组成原理实验

# 实验项目2 单周期处理器设计

2021年4月23日





### 0.1 实验目的



### □设计可运行MIPS指令子集的简易单周期功能型处理器

- 实现基于理想内存(Ideal Memory)的单周期MIPS处理器数据通路和控制单元
  - 深入理解处理器取指、译码、执行、访存、写回五个 处理阶段的逻辑功能
  - 理解MIPS指令格式,能够对照指令手册实现并调试自研简单 处理器
  - 初步掌握基于基准测试程序(benchmark)评测处理器 基本功能的测试方法

## 0.2 实验环境及工程框架









- 实现可支持45条指令执行的单周期MIPS处理器核
- 复用实验项目1中设计的通用寄存器堆(reg\_file.v)和算术逻辑单元(alu.v)等基本组件,并按需添加新组件
- 使用30个benchmark,测试单周期MIPS处理器核功能 (benchmark分为basic、medium和advanced三组)

### 0.3 实验项目进度安排





- □本次实验不设阶段提交
- □ 自4月30日上课时间起开始进行课堂验收
- □课堂验收截止: 5月21日下课时(18:59:59)
- □ 最终提交截止时间前(5月24日周一23:59:59) 需提交 完整RTL代码及实验报告

### 0.4 课堂验收要求



### □课堂验收要求

- 检查单周期MIPS处理器最终实现,在FPGA上执行benchmark的情况
- 检查单周期MIPS处理器的RTL代码
  - 对应单周期处理器电路结构图
  - 按指令格式和指令类型设计处理器译码逻辑
  - 组合逻辑必须使用assign 语句描述
  - 时序逻辑PC的Verilog HDL描述是否符合代码规范(包括复位信号使用、 赋值条件要互斥等要求)

### 实验项目接收



□实验项目个人远程仓库URL地址

https://gitlab.agileserve.org.cn:8001/<GitLab用户名>/prj2

- 例如,学生张三(zhangsan19@mails.ucas.ac.cn)的个人远程仓库地址: https://gitlab.agileserve.org.cn:8001/zhangsan19/prj2
- 如个人远程仓库在浏览器中无法打开,请联系助教老师
- □创建实验项目的个人本地仓库
  - 在虚拟机shell终端中执行git clone命令

cd && git clone ssh://git@gitlab.agileserve.org.cn:8082/<GitLab用户名>/prj2.git cd ~/prj2 && git submodule update --init flow

<GitLab用户名>替换为UCAS邮箱前缀

(例如: ssh://git@gitlab.agileserve.org.cn:8082/zhangsan19/prj0.git)

• 注意: 虚拟机此时需要连通互联网

### 内容大纲



- □实验要点讲解
  - 单周期MIPS处理器
  - MIPS处理器基准测试程序集(benchmarks)
- □实验操作流程
- □其他事项

## 1.1 需支持的45条MIPS指令





| 指令分类                   | 各阶段需完成的指令                                                                           |
|------------------------|-------------------------------------------------------------------------------------|
| 运算类指令(14条)             | addiu, addu, subu, and, andi,<br>nor, or, ori, xor, xori, slt, slti, sltu,<br>sltiu |
| 移位指令<br>(6条)           | sll, sllv, sra, srav, srl, srlv                                                     |
| 跳转类指令 (10条)            | bne, beq, bgez, bgtz, blez, bltz,<br>j, jal, jr, jalr                               |
| 访存类指令(12条)             | lb, lh, lw, lbu, lhu, lwl, lwr, sb, sh, sw, swl, swr                                |
| 数据移动及<br>立即数指令<br>(3条) | movn, movz, lui                                                                     |

- □ 指令的具体格式和详细含义请 参考指令手册
  - "The MIPS32 Instruction Set"
  - 已在SEP网站发布



MIPS32<sup>TM</sup> Architecture For Programmers Volume II: The MIPS32<sup>TM</sup> Instruction Set

Document Number: MD00086 Revision 0.95 March 12, 2001

MIPS Technologies, Inc. 1225 Charleston Road Mountain View, CA 94043-1353

## 指令手册阅读



- □ 在MIPS处理器手册中,有些指令的操作(Operation) 较为复杂,容易对指令理解造成困扰
  - 我们的实验只需实现指令的最简单操作语义,有关虚拟地址-物理地址转换(vAddr-pAddr)、特权(Privilege)、异常(Exception)、系统配置(Config)、指令模式(ISAMode)等内容无需考虑

#### JR指令

#### Operation:

```
I: temp ← GPR[rs]

I+1: if Config1<sub>CA</sub> = 0 then

PC ← temp

else

PC ← temp<sub>GPRLEN-1..1</sub> || 0

ISAMode ← temp<sub>0</sub>

endif
```

#### LH指令

#### Operation:

```
vAddr ← sign_extend(offset) + GPR[base]

if vAddr<sub>0</sub> ≠ 0 then
    SignalException(AddressError)

endif
(pAddr, CCA) ← AddressTranslation (vAddr, DATA, LOAD)
pAddr ← pAddr<sub>PSIZE-1...2</sub> || (pAddr<sub>1..0</sub> xor (ReverseEndian || 0))
memword ← LoadMemory (CCA, HALFWORD, pAddr, vAddr, DATA)
byte ← vAddr<sub>1..0</sub> xor (BigEndianCPU || 0)
GPR[rt] ← sign_extend(memword<sub>15+8*byte..8*byte</sub>)
```

# 1.2 单周期MIPS处理器接口定义





| 信号名               | I/O    | 说明                                                                                                                     |
|-------------------|--------|------------------------------------------------------------------------------------------------------------------------|
| rst               | Input  | 同步高电平复位信号                                                                                                              |
| clk               | Input  | 时钟                                                                                                                     |
| PC[31:0]          | Output | 程序计数器, 复位后初值为32'd0                                                                                                     |
| Instruction[31:0] | Input  | 从内存(Memory)中读取至处理器的指令                                                                                                  |
| Address[31:0]     | Output | 数据访存指令使用的内存地址                                                                                                          |
| MemWrite          | Output | 内存访问的写使能信号(高电平有效)                                                                                                      |
| Write_data[31:0]  | Output | 内存写操作数据                                                                                                                |
| Write_strb[3:0]   | Output | 内存写操作字节有效信号(支持32/16/8-bit内存写)<br>Write_strb[i] == 1表示<br>Write_data[8 × (i + 1) - 1:8 × i ]位会被写入<br>内存的对应地址(详见1.3.4小节) |
| MemRead           | Output | 内存访问的读使能信号(高电平有效)                                                                                                      |
| Read_data[31:0]   | Input  | 从内存中读取的数据                                                                                                              |

### 1.3 单周期MIPS处理器结构图







- 本次实验项目需实现图中绿色部分 (即指令内存Instruction memory和 数据内存Data memory之外的所有 逻辑电路)
- ALU及通用寄存器堆(图中 Registers)已在实验项目1中实现, 可直接修改复用
  - 某些指令需要在ALU中添加新的 操作,需修改ALU代码
- PC是一个寄存器(时序电路)
  - 复位有效时, PC寄存器的值为32'd0
  - 跳转目标地址使用一个单独加法器计 算(右上角)
- 结构图与表格输入输出端口信号名可 能有少量不符,原则上不影响理解
  - 若仍然有问题请联系助教老师

### 1.4.1 统一的指令和数据内存





#### □ 指令内存和数据内存(橙色标注)

- 逻辑上(结构图)为两个
- 物理上(RTL代码)可实现成一个
- 目前设置的内存容量为4KB, 按字节编址

#### □ 内存(Memory)在处理器外部, 需注意模块信号方向

- 例如: 处理器向外发送PC
  - PC是处理器的输出端口
- 又例如: 处理器从外部获得指令
  - Instruction是处理器的输入端口
- 同理可推导数据访存相关信号的 输入输出方向





# 1.4.2 理想内存 (Ideal Memory) 🚳





- □假设内存访问与寄存器访问具有相同的延时
  - 确保指令单周期处理
    - 读/写操作全部在一个时钟周期内完成
    - 同步写, 异步读

### □ 通过2读1写端口支持指令和数据访问

- 读端口1用于指令读,读端口2用于数据读
- 写端口用于数据写

#### □理想内存的RTL代码助教已写好

- 代码位置: flow/hardware/sources/hdl/ideal\_mem.v
- 己在flow/hardware/sources/hdl/mips\_cpu\_top.v中对理想内存进行实 例化,无需同学们进行任何操作

### 1.4.3 内存读写地址对齐



□本次实验项目及后续实验项目中, 内存读写地址(PC和Address)全部采用4-byte对齐的地址

- □对于访问半字(LH/SH)或字节(LB/SB)指令,需要根据地址的最低2-bit,计算4-byte内部的偏移量
  - Load类指令:对Read\_Data进行选择
  - Store类指令:设置正确的Write\_strb信号

## 1.4.4 内存Write strb信号使用







### 1.5 指令译码部分的逻辑设计



□译码逻辑要充分利用指令格式和指令分类

**工**不要像下图这样,每条指令单独译码,产生控制信号

```
assign RF_wen = (opcode == `SPECIAL)?( (Function == `ADDU || Function == `OR || Function == `SLT || Function == `SLL)?(1'b1):(1'b0) ):
               ( (opcode == `ADDIU || opcode == `LW || opcode == `SLL || opcode == `JAL || opcode == `LUI || opcode == `SLTI || opcode
assign wen = RF wen;
assign RF_waddr = (opcode == `SPECIAL)?( (Function == `ADDU || Function == `OR || Function == `SLT)?(rd):
               ( (Function == `SLL)?(rd):(5'b0)) ):
               ((opcode == `ADDIU || opcode == `LUI || opcode == `SLTI || opcode == `SLTIU || opcode == `LW)?(rt):
               ( (opcode == `JAL)?(5'd31):(5'b0)) );
assign waddr = RF_waddr;
assign RF_wdata = (opcode == `SPECIAL)?( (Function == `ADDU || Function == `OR || Function == `SLT)?(Result):(32'b0) ):
               ( (opcode == `ADDIU || opcode == `LUI || opcode == `SLTI || opcode == `SLL)?(Result):
               ( (opcode == `LW)?(Read_data):
               ( (opcode == `JAL)?(pcnext2):
               ( (opcode == `SLTIU)?({31'b0,CarryOut}):(32'b0) )) );
assign wdata = RF_wdata;
assign raddr1 = (opcode ==`SPECIAL)?( (Function == `ADDU || Function == `OR)?(rt):
               ( (Function == `SLT)?(rs):(5'b0)) ):
               ( (opcode == `SW || opcode == `LW)?(base):
               ( (opcode == `BNE || opcode == `BEQ)?(rt):(5'b0)));
```

### 1.5.1 如何设计指令译码逻辑(1)

### □什么是译码?

• 32-bit二进制指令串
-> 完成指令功能所需的
控制+数据信号

### □ 什么是控制信号?

处理器中主要部件的各 个输入端口的数据选择 信号及地址

#### □什么是数据信号?

• 指令中的立即数



### 1.5.1 如何设计指令译码逻辑(2)

### □处理器各阶段需要的控制信号

- 译码(ID): 寄存器堆读地址选择
- **执行(EX)**: ALU两个操作数选择、ALUop、地址计算部件的选择信号
- 内存访问(MEM): 内存读/写使能、读写地址选择、
   写数据(Write\_Data + Write\_strb)选择
- 写回(WB): 寄存器堆写地址与写数据选择、写使能wen
- PC寄存器更新:目标PC值的选择

### 1.5.1 如何设计指令译码逻辑(3)

□如何生成控制信号?

回通过指令格式和指令类型,找到不同指令间的共性特征

- ▶根据指令手册, 生成自己的<mark>译码表</mark>
- ▶根据译码表归纳出指令码与控制信号之间的关联

#### ❷逐个实现45条指令

▶没有充分使用不同指令的共性特征

### 1.5.2 指令译码表

| 指令类型           |            | 控制信号       |   |   |       |         |         |          |            |            |      |            |     |       |       |
|----------------|------------|------------|---|---|-------|---------|---------|----------|------------|------------|------|------------|-----|-------|-------|
| 相で失生           | 寄存器        | 8堆读        |   | А | VLU   |         |         | 内存访问     |            |            | 跳    | 转          | Ť   | 寄存器堆写 | i     |
|                | raddr<br>1 | raddr<br>2 | А | В | ALUop | Address | MemRead | MemWrite | Write_Data | Write_strb | 跳转地址 | 地址更新<br>条件 | wen | waddr | wdata |
| R-Type         |            |            |   |   |       |         |         |          |            |            |      |            |     |       |       |
| REGIMM         |            |            |   |   |       |         |         |          |            |            |      |            |     |       |       |
| J-Type         |            |            |   |   |       |         |         |          |            |            |      |            |     |       |       |
| I-Type<br>分支指令 |            |            |   |   |       |         |         |          |            |            |      |            |     |       |       |
| I-Type<br>运算指令 |            |            |   |   |       |         |         |          |            |            |      |            |     |       |       |
| I-Type<br>访存指令 |            |            |   |   |       |         |         |          |            |            |      |            |     |       |       |

- □ 根据每类指令的共性特征,在每一个表项中填写相应的Instruction字段
- □ 对表格中的地址和数据,除列出选择信号外,也可列出相应地址或数据的来源

# R-Type指令

- $\Box$  opcode[5:0] == 6'b000000
  - func[5] == 1'b1: 运算指令 (ALU控制信号)
  - func[5:3] == 3'b000: 移位指令(移位器控制信 号)
  - {func[5:3], func[1]} == 4'b0010: 跳转指令 (PC变化信号)
  - {func[5:3], func[1]} == 4'b0011: mov指令
- □ rs、rt、rd可直接作为寄存器 读写地址
- □ 写回数据根据不同功能进行 选择
  - mov指令需控制wen
  - jr指令不产生wen

| 指令    | opcode<br>(6-bit) | rs<br>(5-bit) | rt<br>(5-bit) | rd<br>(5-bit) | shamt<br>(5-bit) | func<br>(6-bit) |  |  |  |
|-------|-------------------|---------------|---------------|---------------|------------------|-----------------|--|--|--|
| 运算指   | 运算指令              |               |               |               |                  |                 |  |  |  |
| addu  |                   |               |               |               |                  | 100001          |  |  |  |
| subu  |                   |               |               |               |                  | 100011          |  |  |  |
| and   |                   |               |               |               |                  | 100100          |  |  |  |
| or    | 000000            | rs            | rt            | rd            | 00000            | 100101          |  |  |  |
| xor   | 000000            | 13            | 11            | l la          | 00000            | 100110          |  |  |  |
| nor   |                   |               |               |               |                  | 100111          |  |  |  |
| slt   |                   |               |               |               |                  | 101010          |  |  |  |
| sltu  |                   |               |               |               |                  | 101011          |  |  |  |
| 移位指向  | 移位指令              |               |               |               |                  |                 |  |  |  |
| sll   |                   |               |               |               |                  | 000000          |  |  |  |
| sra   |                   | 00000         | rt            | rd            | sa               | 000011          |  |  |  |
| srl   | 000000            |               |               |               |                  | 000010          |  |  |  |
| sllv  | 000000            |               | 11            |               |                  | 000100          |  |  |  |
| srav  |                   | rs            |               |               | 00000            | 000111          |  |  |  |
| srlv  |                   |               |               |               |                  | 000110          |  |  |  |
| 跳转指   | <b></b>           |               |               |               |                  |                 |  |  |  |
| jr    | 000000            | rs            | 00000         | 00000         | 00000            | 001000          |  |  |  |
| jalr  | 000000            | 15            | 00000         | rd            | 00000            | 001001          |  |  |  |
| mov指令 | <b>&gt;</b>       |               |               |               |                  |                 |  |  |  |
| movz  | 000000            |               | rt            | l             | 00000            | 001010          |  |  |  |
| movn  | 000000            | rs            | 11            | rd            | 00000            | 001011          |  |  |  |

### REGIMM类型指令



| 指令   | opcode<br>(6-bit) | rs<br>(5-bit) | rt<br>(5-bit) | imm (16-bit) |
|------|-------------------|---------------|---------------|--------------|
| bltz | 000001            | rs            | 00000         | offsot       |
| bgez | 000001            |               | 00001         | offset       |

- $\Box$  opcode[5:0] == 6'b000001
- □ rs作为寄存器读地址、另一个寄存器读地址可设置为0
- □ 执行阶段计算跳转目标地址及跳转条件
  - 跳转条件计算:产生ALU的操作数(rdata1、rdata2)及ALUop控制信号(SLT)
  - 目标地址计算:立即数offset送入地址加法器运算
- □ PC值更新
  - 根据ALU产生的标志位(Zero)及rt选择PC值

# J-Type指令



| 指令  | opcode<br>(6-bit) | Instr_index(26-bit) |  |  |  |  |
|-----|-------------------|---------------------|--|--|--|--|
| j   | 000010            | instr indov         |  |  |  |  |
| jal | 000011            | instr_index         |  |  |  |  |

- $\Box$  opcode[5:1] == 5'b00001
- □执行阶段计算PC变化值
- □ jal指令需要产生wen信号,写r31

# I-Type分支指令





| 指令   | opcode<br>(6-bit) | rs<br>(5-bit) | rt<br>(5-bit) | imm (16-bit) |
|------|-------------------|---------------|---------------|--------------|
| beq  | 0001 00           |               | v+            |              |
| bne  | 0001 01           | , no          | rt            | offoot       |
| blez | 0001 10           | rs            | 00000         | offset       |
| bgtz | 0001 11           |               | 00000         |              |

- $\Box$  opcode[5:2] == 4'b0001
- □ rs、rt作为寄存器读地址
- □ 执行阶段计算跳转目标地址及跳转条件
  - 跳转条件计算: 产生ALU的操作数(rdata1、rdata2)及ALUop控制信号(SUB: beq/bne; SLT: blez/bgtz)
  - 目标地址计算:立即数offset送入地址加法器运算
- □ PC值更新
  - 根据ALU产生的标志位(Zero)及opcode[1:0]选择PC值

# I-Type计算指令





| 指令    | opcode<br>(6-bit) | rs<br>(5-bit) | rt<br>(5-bit) | imm (16-bit) |
|-------|-------------------|---------------|---------------|--------------|
| addiu | 001001            |               |               |              |
| lui   | 001111            |               |               |              |
| andi  | 001100            |               |               |              |
| ori   | 001101            | rs            | rt            | imm          |
| xori  | 001110            |               |               |              |
| slti  | 001010            |               |               |              |
| sltiu | 001011            |               |               |              |

- $\Box$  opcode[5:3] == 3'b001
- □ rs作为寄存器读地址,rt作为寄存器写地址(wen无条件有效)
- □ 执行阶段产生ALU操作数(rdata1、立即数),并根据opcode[3:0]产生ALUop 控制信号
  - 需要和R-Type计算指令一起来考虑ALUop的编码方法(1.5.3小节)

# I-Type内存读指令





| 指令  | opcode<br>(6-bit) | base<br>(5-bit) | rt<br>(5-bit) | imm (16-bit) |
|-----|-------------------|-----------------|---------------|--------------|
| lb  | 100 000           |                 |               |              |
| lh  | 100 001           |                 |               |              |
| lw  | 100 011           |                 |               |              |
| lbu | 100 100           | base            | rt            | offset       |
| lhu | 100 101           |                 |               |              |
| lwl | 100 010           |                 |               |              |
| lwr | 100 110           |                 |               |              |

- □ rt作为寄存器读写地址
- □ 执行阶段产生ALU操作数及ALUop(ADD)控制信号来计算内存地址
- □ 根据opcode[2:0]和ALU输出的地址值计算字节掩码mask,用mask选择要写入rt寄存器的字节数据

# I-Type内存写指令





| 指令  | opcode<br>(6-bit) | base<br>(5-bit) | rt<br>(5-bit) | imm (16-bit) |
|-----|-------------------|-----------------|---------------|--------------|
| sb  | 101 000           |                 |               |              |
| sh  | 101 001           |                 |               |              |
| SW  | 101 011           | base            | rt            | offset       |
| swl | 101 010           |                 |               |              |
| swr | 101 110           |                 |               |              |

- ☐ MemWrite = opcode[5] & opcode[3]
- □ rt作为寄存器读地址
- □ 执行阶段产生ALU操作数及ALUop(ADD)控制信号来计算内存地址
- □ 根据opcode[2:0]和ALU输出的地址值计算Write\_strb

# 1.5.3 ALUop编码





| R-Type<br>指令 | func<br>(6-bit) | ALUop<br>(3-bit) | ALUop编码                          | opcode<br>(6-bit) | I-Type<br>指令 | ALUop编码                     |
|--------------|-----------------|------------------|----------------------------------|-------------------|--------------|-----------------------------|
| add          | 10 00 00        | 010              |                                  | 001 0 00          | addi         | ADD: opcode[2:1] == 2'b00   |
| addu         | 10 00 01        | 010              | ADD/SUB: func[3:2] == 2'b00      | 001 0 01          | addiu        | ALUop = {opcode[1], 2'b10}  |
| sub          | 10 00 10        | 110              | ALUop = {func[1], 2'b10}         |                   |              |                             |
| subu         | 10 00 11        | 110              |                                  |                   |              |                             |
| and          | 10 01 00        | 000              |                                  | 001 1 00          | andi         | 逻辑运算: opcode[2] == 1'b1     |
| or           | 10 01 01        | 001              | 逻辑运算: func[3:2] == 2'b01         | 001 1 01          | ori          | ALUop = {opcode[1], 1'b0,   |
| xor          | 10 01 10        | 100              | ALUop = {func[1], 1'b0, func[0]} | 001 1 10          | xori         | opcode[0]}                  |
| nor          | 10 01 11        | 101              |                                  | 001 1 11          | lui          | 非运算类指令, 需单独处理               |
| slt          | 10 10 10        | 111              | 比较运算: func[3:2] == 2'b10         | 001 0 10          | slti         | 比较运算: opcode[2:1] == 2'b01  |
| sltu         | 10 10 11        | 011              | ALUop = {~func[0], 2'b11}        | 001 0 11          | sltiu        | ALUop = {~opcode[0], 2'b11} |

• 新增3个ALUop,分别对应XOR、 NOR和SLTU操作(表格中橙色字)

# 1.5.4 移位运算部件与op编码





□可设计一个单独的移位运算部件模块,处理所有移位指令

| R-Type指<br>令 | func<br>(6-bit) | Shiftop<br>(2-bit) | Shiftop编码           |
|--------------|-----------------|--------------------|---------------------|
| sll          | 000 0 00        | 左移                 |                     |
| sllv         | 000 1 00        | 00                 | Shiftop = func[1:0] |
| sra          | 000 0 11        | 算数<br>- 右移         | func[2]用于选择         |
| srav         | 000 1 11        | 11                 | 移位长度来自立即            |
| srl          | 000 0 10        | <br> 逻辑<br>  右移    | 数还是寄存器              |
| srlv         | 000 1 10        | 10                 |                     |

### 1.6 转移指令的处理



- □ 实现单周期跳转指令(如beq)时,可以把指令手册中当前周期 (左图I:)和下一周期(左图I+1:)的操作都合并到当前周期(I:)
- □ 单周期处理器实验中,测试程序在编译时通过编译选项,在跳转类指令后固定放置一条nop空指令(不会被执行的指令)
  - **跳转条件成立:**下一周期会直接执行跳转目标地址上的指令 (如左图中的<main+0xcc>)
  - 跳转条件不成立: 下一周期直接执行nop后的一条指令

Format: BEQ rs, rt, offset

#### Purpose:

To compare GPRs then do a PC-relative conditional branch

Description: if rs = rt then branch

#### Operation:

```
148: 24820278 addiu v0,a0,632

14c: 00621021 addu v0,v1,v0

150: 8c420000 lw v0,0(v0)

154: 10a20006 beq a1,v0,170 <main+0xcc>

158: 00000000 nop
```

### 内容大纲



- □实验要点讲解
  - 单周期MIPS处理器
  - MIPS处理器基准测试程序集(包含30个benchmarks)
- □实验操作流程
- □注意事项

### 1.7 benchmark简介





|   | Basic组 |        | Medium组 |       | Advanced组 |              |
|---|--------|--------|---------|-------|-----------|--------------|
|   | 序列号    | 名称     | 序列号     | 名称    | 序列号       | 名称           |
|   | 01     | memcpy | 02      | sum   | 14        | shuixianhua  |
| _ | 阶      | 段T     | 03      | mov-c | 15        | sub-longlong |
|   | ופו    |        | 04      | fib   | 16        | bit          |

□ 位于本地仓库flow/benchmark 目录下,存在三个分别以basic, medium和advanced命名的子目录

□ 各benchmark的简单功能描述请查 阅本地仓库的README.md文件

|      | 序列号 | 名称          | 序列号 | 名称            |
|------|-----|-------------|-----|---------------|
|      | 02  | sum         | 14  | shuixianhua   |
| l    | 03  | mov-c       | 15  | sub-longlong  |
| l    | 04  | fib         | 16  | bit           |
| l    | 05  | add         | 17  | recursion     |
|      | 06  | if-else     | 18  | fact          |
| l    | 07  | pascal      | 19  | add-longlong  |
| l    | 08  | quick-sort  | 20  | shift         |
|      | 09  | select-sort | 21  | wanshu        |
| l    | 10  | max         | 22  | goldbach      |
|      | 11  | min         | 23  | leap-year     |
| l    | 12  | switch      | 24  | prime         |
|      | 13  | bubble-sort | 25  | mul-longlong  |
| 阶段II |     |             | 26  | load-store    |
|      | В   | J 12211     | 27  | to-lower-case |
|      |     |             | 28  | movsx         |
|      |     |             | 29  | matrix-mul    |
|      |     |             | 30  | unalign       |

阶段III

## 实验项目提供的benchmark相关文件



#### 反汇编指令序列文件(\*.S)格式举例



注意:指令助记符可能和指令手册有出入,此时请以指令码为准确定指令功能

241a0001 **(f)**17400002
00000000
fffffffff
24040000
24050064
ac8400c8
24840004

仿真测试激励文件(\*.mem)格式

• 提取可执行文件的代码段(.text)
数据段(.data)、未初始化数据
段(.bss)等,以十六进制文本格
式,按地址偏移存放,并在仿真
时被自动加载到理想内存中

## benchmark可执行程序基本执行流程



## 内容大纲



- □实验要点讲解
- □实验操作流程
- □其他事项

### 实验流程









### 2.1.1 设计输入 — 要编写的RTL代码

- □ MIPS处理器相关逻辑代码放在~/prj2目录
  - alu.v 复用实验项目1中设计的ALU模块
  - @ mips\_cpu.v MIPS处理器核顶层模块
  - @ reg\_file.v 复用实验项目1中设计的reg\_file模块
  - ® shifter.v 新增加的移位运算单元模块
- □ 请将实验项目1中已设计好的alu.v和 reg\_file.v拷贝到上述目录
  - alu.v可参考PPT第1.5.3小节进行修改
- □ 需实现移位运算部件模块shifter.v, 并在mips\_cpu.v中进行模块实例化
  - 实现方法可参考PPT第1.5.4小节

| 信号名          | I/O    | 说明      |
|--------------|--------|---------|
| A[31:0]      | Input  | 需要移位的数据 |
| B[31:0]      | Input  | 移位长度    |
| Shiftop[1:0] | Input  | 移位器操作类型 |
| Result[31:0] | Output | 移位器输出结果 |

#### mips\_cpu.v的输入输出端口

```
module mips_cpu(
    input rst,
    input clk,

output reg [31:0] PC,
    input [31:0] Instruction,

output [31:0] Address,
    output MemWrite,
    output [31:0] Write_data,
    output [3:0] Write_strb,

input [31:0] Read_data,
    output MemRead

);
```

// TODO: PLEASE ADD YOUT CODE BELOW

endmodule

### 2.1.3 设计输入 — 代码提交



□ 每次修改代码后,需要手动把修改提交(commit)到本地仓库

cd ~/prj2 git add <拷贝或修改的.v文件名> git commit -m "commit message"

· commit message需要按具体情况进行替换(每个commit message务必充分描述本次代码修改的目的、内容、预期达到的效果等信息)

## 2.2 触发全自动开发运行流程



□ 在完成一个阶段的代码修改后(包含一次或多次代码提交 Commits),可将代码推送到云平台,触发自动开发运行流程 cd ~/prj2 && git push origin master

- □ 在虚拟机Web浏览器中打开GitLab上个人远程仓库查看进展
  - https://gitlab.agileserve.org.cn:8001/<GitLab用户名>/prj2
  - 必做: 代码语法错误的查看方法与之前实验项目一致,不再赘述
  - 必做: 行为仿真(bhv\_sim)出错时的操作详见2.3.1小节
  - **必做**: 检查逻辑综合(run\_syn)报告,确认设计没有组合逻辑环(combinational loop) (2.3.2小节)
  - 选做: 检查逻辑综合(run\_syn)产生的时序报告,分析并修改代码中的组合逻辑长路径(5月7日详细介绍)
  - 必做: 查看FPGA部署运行结果(2.4小节)

### 2.3.1 行为仿真

□ 云平台自动开启30个benchmark 的行为仿真任务(如右图)

- □ 可按照从上往下的顺序,找到 第一个错误的仿真任务开始调试
  - 每个行为仿真任务的命名方式为 <序号\_benchmark名>\_bhv\_sim
  - 所有benchmark的序号和名称可查看 PPT的1.7小节

### 2.3.1.1 查看某个仿真任务的错误信息

- □ 仿真testbench会在每个时钟上升沿判定指令执行的正确性
  - PC寄存器值是否正确
  - 寄存器堆写使能信号(RF\_wen)、写地址(RF\_waddr)和写数据(RF\_wdata)是否正确设置
  - 内存读写地址(Address)、写使能信号(MemWrite)、写数据 (Write\_data)和字节有效信号(Write\_strb)是否正确设置

### 2.3.1.2 查看某个仿真任务的错误波形

cd ~/prj2/flow && make HW\_ACT=wav\_chk HW\_VAL=<序号\_benchmark名> Cl\_RUN=y vivado\_prj && cd ~/prj2

- HW\_VAL举例: 01\_memcpy, 09\_select-sort, 17\_recursion ...
- 需要保证虚拟机可以上网
- 可按需在波形中添加要观察的信号,添加信号后不要忘记保存

□ 如在波形中添加了新的信号(未添加新信号时可忽略),需要在关闭Vivado后,执行如下操作重新开始仿真cd ~/prj2git add waveform/behav.wcfggit commit -m "behav.wcfg: Add xxx signal and remove xxx signal in waveform"

(其中xxx需替换为自己添加/删除的信号名)

git push origin master

### 2.3.1.3 仿真调试说明 (1)

#### □ PC寄存器值出错举例

Error: at 330ns.

Yours: PC = 0x00000040

Reference: PC = 0x0000003c

Please check assignment of PC at previous cycle.

第一行指示PC值比较错误发生的仿真时间

Yours: 同学们代码中PC寄存器的输出值 Reference: 当前周期应该得到的PC值



PC寄存器值在330ns的周期出现错误,请思考如下问题后查看波形,定位处理器逻辑错误:

- 错误值在哪一个周期被写入PC寄存器?
- 错误值在哪一个周期被计算出来?

### 2.3.1.3 仿真调试说明 (2)

### □内存写操作出错举例

用于计算Write\_data中实际要写入内存

Reference: Address = 0x0000008c, Write\_strb = 0xf, (Write\_data & 0xffffffff) = 0x000000001

标明当前周期 Write\_data值有误



Write\_data的值在 410ns出错,这个值 在哪一个周期 被计算出来?

#### □寄存器写操作出错举例

Error: at 230ns.

Yours: RF\_waddr = 09, (RF\_wdata & 0x00000ffff) = 0x000000000

Reference: RF\_waddr = 09, (RF\_wdata & 0x0000ffff) = 0x00000ffff

说明当前周期RF\_wdata值有误

用于计算RF\_wdata中实际要写入寄存器的有效位,此例中为低16-bit

### 2.3.1.3 仿真调试说明 (3)

- □内存读/写使能(MemRead/MemWrite)或 寄存器写使能信号(RF\_wen)错误
  - 写内存(st类)指令执行时,MemRead或RF\_wen拉高
  - 读内存(ld类)指令执行时,MemWrite或RF\_wen拉低
  - 寄存器类指令执行时,MemRead或MemWrite拉高
  - 跳转指令(如bne指令)执行时,三个使能信号有一个或多个拉高(如下图提示信息)

```
Error: at 530ns.

Yours: MemWrite = 0, RF_wen = 1, MemRead = 0

Reference: MemWrite = 0, RF_wen = 0, MemRead = 0
```

□ 如出现该类型错误,说明指令译码逻辑存在问题,应对照错误原因及时修正

### 2.3.2 检查设计中是否包含组合逻辑环

- □ 当设计中存在组合逻辑环时,run\_syn不会报错,也没有警告
  - 需要手工检查相应的报告内容
- □ 在GitLab网站上打开run\_syn的报告内容,搜索"9. checking loops"





☑ 无组合逻辑环

路径中的基本单元名都是Vivado产生的 并不能和代码中定义的变量名完全一致 但可看出与Verilog源代码中变量名的关联

🗷 存在组合逻辑环(举例)

### 2.4 查看FPGA全自动运行结果



- □ bit\_gen运行时间一般较长,请耐心等待
- □ 查看FPGA运行结果请点击上图右侧的 "fpga\_eval"按钮
- □ 这两部分一般不会出错,如出错请及时 与助教联系

```
Completed FPGA configuration
Evaluating basic benchmark suite...
Launching memcpy benchmark...
Hit good trap
pass 1 / 1
Evaluating medium benchmark suite...
Launching sum benchmark...
Hit good trap
Launching mov-c benchmark...
Launching bubble-sort benchmark...
Hit good trap
pass 12 / 12
Evaluating advanced benchmark suite...
Launching shuixianhua benchmark...
Hit good trap
Launching sub-longlong benchmark...
Hit good trap
Launching bit benchmark...
Launching unalign benchmark...
Hit good trap
pass 17 / 17
All benchmark evaluations passed
```

### 2.5 在虚拟机中生成原理图



cd ~/prj2/flow && make HW\_ACT=sch\_gen CI\_RUN=y vivado\_prj && cd ~/prj2

- □ 启动Vivado生成原理图(Schematics)
- □ 原理图PDF文件位于flow/hardware/vivado\_out/rtl\_chk目录

### 内容大纲



- □实验要点讲解
- □实验操作流程
- □其他事项

### PRJ2课堂验收要求



- 实验态度端正,完成代码编写和上板测试,可得基准成绩40分
  - 查看GitLab个人远程仓库的代码提交记录、开发运行日志等
- 2. 其他检查要点 (满分50分)
  - 组合逻辑必须用assign语句描述(+15分)
  - 时序逻辑PC的描述符合代码规范(包括复位信号使用、赋值条件互斥等, +15分)
  - 按指令格式和指令类型设计处理器译码逻辑(+10分)
  - 代码对应单周期处理器电路结构图(+10分)
- 3. 同学对RTL代码及实验内容的思考(满分10分,助教按沟通情况打分)
- 4. 同学需根据助教建议修改代码,并在实验报告中进行说明。 助教会根据课堂验收记录,检查最终提交代码修改情况
- 5. 如果明显抄袭0分记录(对代码完全说不清楚的,疑似抄袭)

### 实验项目2最终完整推送

- □个人远程仓库的master分支中需包括
  - 所有.v文件的最新修改
  - 实验报告(本地提交方法下一页介绍)
- □ 推送方法 cd ~/prj2 && git push origin master
- □ 截止时间—2021/5/24(周一) 23:59:59 (NO EXTENSION!)
  - git push时间晚于截止时间的,一律视为"未提交"
  - 助教以提交时远程仓库master分支的最终状态作为评分依据

### 实验报告



□ 将实验报告的PDF版本放入个人虚拟机本地仓库的主目录,命名规则为 "学号-prj2.pdf" (例如2019K8009929000-prj2.pdf),具体操作:

拷贝PDF文件到~/prj2

cd ~/prj2 && git add xxxx-prj2.pdf && git commit -m "Update project report"

- □ PDF文件大小尽量控制在5MB以内
- □ 实验报告内容中不必详细描述实验过程, 但我们鼓励你在报告中描述如下内容:
  - 你遇到的问题和对这些问题的思考
  - 或者你的其它想法,例如实验心得,对提供帮助的同学的感谢等
  - 对实验内容扩展的想法及建议
- □ 更新的实验报告模板已在SEP网站发布,请重新下载后编辑修改

# Q & A?



