# Laboratorium 4 Układ FPGA

Łukasz Kwinta, Kacper Kozubowski, Ida Ciepiela $_{\rm maj~2024}$ 

## Spis treści

| 1        | Cel zadania                                    | 3           |
|----------|------------------------------------------------|-------------|
| <b>2</b> | Czym są układy FPGA?                           | 3           |
| 3        | Realizacja                                     | 4           |
| 4        | Rozwiązanie 4.1 Moduł dzielnika częstotliwości | 6<br>8<br>9 |
| 5        | Zastosowania układów FPGA                      | 16          |
| 6        | Wnioski                                        | 17          |

#### 1 Cel zadania

Celem laboratorium było zaprogramowanie układu FPGA tak aby wyświetlał animację poruszających się segmentów na obrzeżach wyświetlaczy 7 segmentowych. Należało również, zaimplementować prostą funkcjonalność obejmującą zmianę prędkości i kierunku ruchu świetlnego odcinka, przy pomocy znajdujących się na płytce przycisków.

## 2 Czym są układy FPGA?

FPGA (Field-Programmable Gate Array) to rodzaj układu logicznego, który można programować po jego wyprodukowaniu. W przeciwieństwie do tradycyjnych układów ASIC (Application-Specific Integrated Circuit), które są zaprojektowane do wykonywania jednego konkretnego zadania i nie mogą być zmieniane po wyprodukowaniu, FPGA oferują elastyczność i możliwość wielokrotnego programowania. Kluczowym aspektem takiego układu jest matryca programowalnych bloków logicznych i konfigurowalnych połączeń.

Bloki logiczne to podstawowe jednostki wykonujące logikę i arytmetykę. Każdy blok zawiera programowalne elementy, takie jak bramki logiczne, multiplexery, oraz przerzutniki, które można konfigurować do wykonywania różnych funkcji. Natomiast, sieć połączeń umożliwia łączenie tych bloków w dowolny sposób.

Dzięki takiej konstrukcji układy FPGA można dostosować do różnych zastosowań, co czyni je niezwykle wszechstronnymi w inżynierii cyfrowej.



Rysunek 2.1: Przykładowy schemat układu FPGA

## 3 Realizacja

Do napisania programu na układ FPGA, spełniającego warunki zadania, wykorzystaliśmy język opisu sprzętu Verilog, a także oprogramowanie Vivado ML Edition od firmy Xilinx. Dostarczone przez nas rozwiązanie zostało przygotowane na płytkę Nexys-A7 50T.



Rysunek 3.1: Wykorzystana płytka z układem FPGA

### 4 Rozwiązanie



Rysunek 4.1: Schemat blokowy rozwiązania

#### 4.1 Moduł dzielnika częstotliwości

Aby w łatwy sposób zmieniać prędkość animacji, zdecydowaliśmy się na zastosowanie modułu dzielnika częstotliwości. Moduł przyjmuje na wejściu zegar systemowy oraz rejestr oznaczający obecny okres zegara wyjściowego. Następnie zlicza on takty zegara systemowego i gdy licznik dojdzie do zadanej wartości, zmienia stan zegara wyjściowego na przeciwny.

```
// module clock_divider(
   input integer clock_period,
   input wire clk,

   output reg divided_clock
);

initial
   divided_clock <= 0;

longint counter_value = 0;</pre>
```

```
// zliczamy zadany okres zegara (ilość cykli zegara wejściowego), i gdy
15
     // doliczymy do konca zmieniamy stan spowolnionego zegara na przeciwny
16
     always@ (posedge clk)
17
     begin
18
          if (counter_value >= clock_period)
19
              begin
20
                   divided_clock <= ~divided_clock;</pre>
21
                   counter_value <= 0;</pre>
22
23
              end
          else
24
25
              begin
                   divided_clock <= divided_clock;</pre>
26
                   counter_value <= counter_value + 1;</pre>
27
28
              end
29
      end
30
      endmodule
31
```

Poniżej przedstawiamy przykładową symulację działania tego modułu. Okres zegara został ustawiony na wartość 5 co oznacza, że zegar wyjściowy jest 5 razy wolniejszy od zegara systemowego



Rysunek 4.2: Symulacja działania modułu clock\_divider

#### 4.2 Moduł filtrujący przyciski

Aby uniknąć efektu drgania styków przycisków, zdecydowaliśmy się na zastosowanie modułu filtrującego wejście przycisków. Działa on na bardzo prostej zasadzie zlicza on ilość cykli zegara systemowego w których przycisk jest w stanie wysokim wciśnięty. Gdy ilość cykli przekroczy zadaną wartość, przycisk uznawany jest za wciśnięty. Każdy stan niski pomiędzy kolejnymi resetuje licznik. Długość odliczania można ustawić poprzez parametr DEBOUNCE\_TIME przy instancjonowaniu modułu.

```
// modult filtrujący przyciski
module debounce #(parameter DEBOUNCE_TIME = 1000 * 100) (
    input wire clk,
    input wire button_physical,

output reg button_active
);

// ustawiamy początkowy stan przycisku na 0
initial
button_active = 0;
```

```
12
     integer btn_clock_cycles_counter = 0;
13
14
     // zliczamy zadaną ilość cykli zegara
15
     // jeśli w którymś cyklu przycisk będzie w stanie niskimi,
16
     // resetujemy licznik wartości
17
     always@ (posedge clk)
18
     begin
19
         if (button_physical == 1)
20
^{21}
             begin
                   btn_clock_cycles_counter <= btn_clock_cycles_counter + 1;</pre>
22
                   if (btn_clock_cycles_counter >= DEBOUNCE_TIME)
                       button_active <= 1;</pre>
             end
          else
26
27
                   btn_clock_cycles_counter <= 0;</pre>
28
                   button_active <= 0;</pre>
29
30
31
32
      end
33
     endmodule
34
```

Poniżej przedstawiamy przykładową symulację działania tego modułu. Ilość wymaganych cykli zegara w których przycisk musi być w stanie wysokim została ustawiona na niewielką wartość 10 aby dobrze zilustrować działanie modułu. W rzeczywistości wartość ta musi być znacznie większa. Zasymulowany został również sztuczny szum jaki powstałby przy naciśnięciu fizycznego przycisku.



Rysunek 4.3: Symulacja działania modułu debounce

#### 4.3 Moduł sterujący wyświetlaczami

Aby wyświetlać wiele segmentów wielu wyświetlaczach 7 segmentowych na raz, musieliśmy zaimplementować moduł sterujący wyświetlaczami. Moduł ten odświeża wyświetlacze z zadaną częstotliwością po kolei, tak aby stworzyć wrażenie, że wiele wyświetlaczy aktywnych jest w jednym czasie.



Rysunek 4.4: Schemat podpięcia wyświetlaczy do układu FPGA

Zabieg ten musieliśmy zastosować gdyż wszystkie wyświetlacze mają wspólne katody segmentów co oznacza, że przy aktywacji anody wielu wyświetlaczy w jednym czasie, będą one wyświetlać te same segmenty.

```
module displays_driver #(parameter REFERESH_PERIOD = 100 * 1000)(
         input wire clk,
         // rejestr wejściowy określający stan wszystkich wyświetlaczy
         input reg [7:0] display [7:0],
         // wyjscia steujace wyswietlaczami
         // stan niski na danym indeksie aktywuje dany wyswietlacz
         output reg [7:0] sseg_anodes,
10
         11
         // | DP | CG | CF | CE | CD | CC | CB | CA
12
         // stan niski na danym indeksie aktywuje dany segment na wszystkich aktywnych wyswietlaczach
13
         output reg [7:0] sseg_cathodes
14
    );
15
16
     initial
17
18
        sseg_anodes <= '1;</pre>
19
         sseg_cathodes <= '1;</pre>
20
21
22
    reg refresh_clk; //1 khz refresh clock
23
     clock_divider clk_div (
24
         .clock_period(REFERESH_PERIOD),
25
         .clk(clk),
26
         .divided_clock(refresh_clk)
27
    ):
28
29
     reg [3:0] display_number = 0;
30
31
     always@ (posedge refresh_clk)
32
     begin
33
         sseg_anodes = '1;
         sseg_anodes[display_number] <= 0;</pre>
         sseg_cathodes <= 8'(~display[display_number]);</pre>
37
         display_number = display_number + 1;
38
         if (display_number >= `DISPLAY_COUNT)
39
             display_number <= 0;</pre>
40
     end
41
42
     endmodule
43
```

#### 4.4 Właściwy moduł generujący animację

Główny moduł całego programu. Definiuje użyteczne makra, obsługuje wszystkie inne moduły przekazując im odpowiednie argumenty, przyjmuje i obsługuje sygnały wejściowe z przycisków oraz kontroluje wyświetlanie animacji. Dzięki odpowiednio zaimplementowanej logice możliwe jest wywołanie animacji na dowolnej liczbie liniowo ułożonych wyświetlaczy, po zmianie jednego parametru.

```
`timescale 1ns / 1ps // tylko dla symulacji
     // Przydatne makra dla wyswietlaczow
     `define SEGMENT A MASK 8'(1 << 0)
      define SEGMENT B MASK 8'(1 << 1)
     `define SEGMENT_C_MASK 8'(1 << 2)
     define SEGMENT_D_MASK 8'(1 << 3)
     `define SEGMENT_E_MASK 8'(1 << 4)
     `define SEGMENT_F_MASK 8'(1 << 5)
     `define SEGMENT_G_MASK 8'(1 << 6)
10
     `define SEGMENT_DOT_MASK 8'(1 << 7)
11
     `define DISPLAY_CLEAR 'O
12
     `define DISPLAY_ALL '1
13
     define DISPLAY_REFRESH_FREQUENCY (100 * 1000 / 8) // częstotliwość odświeżania ekranów = 0,125kHz
     `define START_ANIMATION_PERIOD (1000*100*1000 / 4) // okres startowy = 0,25s
     `define MAX_ANIMATION_PERIOD 1000*100*1000*100 // maks okres = 100s
17
     `define MIN_ANIMATION_PERIOD 1
18
19
     `define DISPLAY_COUNT 8 // liczba wykorzystywanych wyświetlaczy
20
21
     `define MAX_SNAKE_LENGTH (`DISPLAY_COUNT*2 + 3)
22
     `define START_SNAKE_LENGTH 1
23
     `define MIN_SNAKE_LENGTH 1
24
25
26
     /* Definicja modułu z wejsciami i wyjsciami zdefiniowanymi w pliku .xdc */
27
     module led_animation(
28
         // wejscia przycisków
29
         input wire btn_freq_up,
30
         input wire btn_freq_dn,
31
         input wire btn_dir,
32
         input wire len_up,
33
         input wire len_dn,
         input wire clk, // zegar systemowy 100Mhz
         // wyjscia steujace wyswietlaczami
38
         // stan niski na danym indeksie aktywuje dany wyswietlacz
         output reg [7:0] sseg_anodes,
40
41
         42
43
         // stan niski na danym indeksie aktywuje dany segment na wszystkich aktywnych wyswietlaczach
44
         output reg [7:0] sseg_cathodes,
45
46
         // wyjscie sterujace ledem
47
         output wire clk_led
48
     );
49
50
51
     initial
52
     begin
         sseg_cathodes <= '1;</pre>
53
54
         sseg_anodes <= '1;</pre>
55
56
57
     // startowy okres spowolnionego zegara
     longint clock_period = `START_ANIMATION_PERIOD;
     // użycie modułu spowalniającego zegar
```

```
reg divided_clk;
      assign clk_led = divided_clk;
      clock_divider clk_div (
          .clock_period(clock_period),
          .clk(clk),
          .divided_clock(divided_clk)
66
      );
67
68
      reg [7:0] display [7:0];
69
      displays_driver display_driver (
70
          .clk(clk),
71
          .display(display),
72
          .sseg_anodes(sseg_anodes),
73
          .sseg_cathodes(sseg_cathodes)
74
      );
75
      defparam display_driver.REFERESH_PERIOD = `DISPLAY_REFRESH_FREQUENCY;
76
77
78
      // definicja kierunku poruszania sie segmentu
      enum {LEFT, RIGHT} dir = RIGHT;
79
80
      localparam num_of_segments = (4 + `DISPLAY_COUNT * 2);
81
82
      integer curr_state = 0;
      integer curr_display = 0;
      // robimy cykliczną kolejkę do przechowywania informacji o zaświeconych segmentach
      integer snake[0:num_of_segments][0:1];
      integer head = `START_SNAKE_LENGTH - 1;
      integer tail = 0;
88
89
      integer length = `START_SNAKE_LENGTH;
90
      integer old_length = `START_SNAKE_LENGTH;
91
92
      integer i;
93
      initial begin
94
          for (i = 0; i < num_of_segments; i = i + 1)</pre>
95
              begin
96
                   snake[i][0] = -1;
97
                   snake[i][1] = 0;
98
99
              end
          for (i = 0; i < `DISPLAY_COUNT; i = i + 1)</pre>
100
              display[i] = `DISPLAY_CLEAR;
101
102
103
      // przejście na kolejny segment
      always@ (posedge divided_clk)
          if (dir == RIGHT)
              curr_state = (curr_state + 1);
108
109
              curr_state = (curr_state - 1);
110
111
          if (curr_state < 0)</pre>
112
              curr_state = num_of_segments + curr_state;
113
114
          else if (curr_state > num_of_segments - 1)
115
              curr_state = curr_state - num_of_segments;
116
      end
117
118
      always@ (posedge divided_clk)
119
120
          if (old_length > length)
121
```

```
122
              begin
                  display[snake[tail][0]] = display[snake[tail][0]] - 2**(snake[tail][1]);
                  tail = tail + 1;
                  old_length = old_length - 1;
126
                   if (tail == num_of_segments)
127
                       tail = 0;
128
                  display[snake[tail][0]] = display[snake[tail][0]] - 2**(snake[tail][1]);
129
130
          else if (old_length < length)</pre>
131
              begin
132
                  tail = tail - 1;
133
                  old_length = old_length + 1;
134
                  if (tail < 0)
135
                       tail = num_of_segments - 1;
136
137
              end
138
139
          else if (snake[tail][0] != -1) // gasimy ogon
140
141
                  display[snake[tail][0]] = display[snake[tail][0]] - 2**(snake[tail][1]);
142
              end
143
          // uaktualnienie wskaźników
144
          tail = tail + 1;
145
          head = head + 1;
146
          if (head == num_of_segments)
              head = 0;
          if (tail == num_of_segments)
149
              tail = 0;
150
151
          snake[head][0] = curr_display;
152
153
          if (curr_display == 0) // obsługa prawego wyświetlacza
154
              begin
155
                  snake[head][1] = curr_state;
156
                  display[0] = display[0] + 2**curr_state;
157
158
                  if ((dir == LEFT && curr_state == 0) || (dir == RIGHT && curr_state == 3))
159
                       curr_display = curr_display + 1;
160
161
              end
162
          else if (curr_display == (`DISPLAY_COUNT - 1)) // obsługa lewego wyświetlacza
                   snake[head][1] = (curr_state - (`DISPLAY_COUNT - 1) < 6 ? curr_state - (`DISPLAY_COUNT - 1) : 0);</pre>
                  display[`DISPLAY_COUNT - 1] = display[`DISPLAY_COUNT - 1] + 2**(curr_state - (`DISPLAY_COUNT - 1) < 6
                                                                                      ? curr_state - (`DISPLAY_COUNT - 1) : 0);
                   if ((dir == LEFT && curr_state == (`DISPLAY_COUNT + 2))
169
                        || (dir == RIGHT && curr_state == (`DISPLAY_COUNT + 5)))
170
                       curr_display = curr_display - 1;
172
173
          else if (curr_state > 3 && curr_state < (`DISPLAY_COUNT + 2)) // obsługa dolnych segmentów
174
              begin
175
                  snake[head][1] = 3;
176
                  display[curr_display] = display[curr_display] + 2**3;
177
178
                   if (dir == RIGHT)
179
                       curr_display = (curr_display + 1) & (`DISPLAY_COUNT - 1);
180
181
                   else
182
```

```
curr_display = (curr_display - 1) & (`DISPLAY_COUNT - 1);
183
184
          else // obsługa górnych segmentów
185
              begin
186
                   snake[head][1] = 0;
187
                   display[curr_display] = display[curr_display] + 2**0;
188
189
                   if (dir == RIGHT)
190
                       curr_display = (curr_display - 1) & (`DISPLAY_COUNT - 1);
191
192
                   else
193
                       curr_display = (curr_display + 1) & (`DISPLAY_COUNT - 1);
194
195
              end
196
      end
197
198
199
200
      // użycie modułu filtrującego zakłócenia przycisków
      reg button_dir_active, button_freq_up_active, button_freq_dn_active, button_len_dn_active, button_len_up_active;
      debounce dir_debounce (
202
          .clk(clk),
203
          .button_physical(btn_dir),
204
          .button_active(button_dir_active)
205
      );
206
207
      debounce freq_up_debounce (
208
          .clk(clk),
209
          .button_physical(btn_freq_up),
210
          .button_active(button_freq_up_active)
211
      );
212
213
      debounce freq_dn_debounce (
214
          .clk(clk),
215
          .button_physical(btn_freq_dn),
216
          .button_active(button_freq_dn_active)
217
218
      );
219
220
      debounce len_dn_debounce (
          .clk(clk),
           .button_physical(len_dn),
           .button_active(button_len_dn_active)
224
      );
225
      debounce len_up_debounce (
226
227
          .button_physical(len_up),
228
          .button_active(button_len_up_active)
229
      );
230
231
      reg button_freq_up_old = 0;
232
      reg button_freq_dn_old = 0;
233
      reg button_dir_old = 0;
234
      reg button_len_up_old = 0;
235
      reg button_len_dn_old = 0;
236
237
      reg button_freq_up_raise = 0;
238
      reg button_freq_dn_raise = 0;
239
      reg button_dir_raise = 0;
240
241
      reg button_len_up_raise = 0;
242
      reg button_len_dn_raise = 0;
```

```
// blok wykrywający narastające stanu przyciku poprzez porównanie starej wartości z nową wartością
      always@ (posedge clk)
245
      begin
246
           if (button_freq_up_active != button_freq_up_old && button_freq_up_active == 1)
247
               button_freq_up_raise <= 1;</pre>
248
249
           if (button_freq_dn_active != button_freq_dn_old && button_freq_dn_active == 1)
250
               button_freq_dn_raise <= 1;</pre>
251
252
           if (button_dir_active != button_dir_old && button_dir_active == 1)
253
               button_dir_raise <= 1;</pre>
254
255
           if (button_len_up_active != button_len_up_old && button_len_up_active == 1)
256
               button_len_up_raise <= 1;</pre>
257
258
259
           if (button_len_dn_active != button_len_dn_old && button_len_dn_active == 1)
               button_len_dn_raise <= 1;</pre>
261
           if (button_freq_up_raise == 1)
               if (clock_period > `MIN_ANIMATION_PERIOD)
                    clock_period <= clock_period >> 1;
265
           if (button_freq_dn_raise == 1)
266
               if (clock_period < `MAX_ANIMATION_PERIOD)</pre>
267
                    clock_period <= clock_period << 1;</pre>
268
269
           if (button_dir_raise == 1)
270
               if(dir == LEFT) dir <= RIGHT;</pre>
271
                                 dir <= LEFT;</pre>
               else
272
273
           if (button_len_up_raise == 1)
274
               if (length < `MAX_SNAKE_LENGTH)</pre>
275
                   length <= length + 1;</pre>
276
277
           if (button_len_dn_raise == 1)
278
               if (length > `MIN_SNAKE_LENGTH)
                    length <= length - 1;</pre>
           button_freq_dn_old <= button_freq_dn_active;</pre>
           button_freq_up_old <= button_freq_up_active;</pre>
           button_dir_old <= button_dir_active;</pre>
285
           button_len_up_old <= button_len_up_active;</pre>
286
           button_len_dn_old <= button_len_dn_active;</pre>
287
           button_freq_up_raise = 0;
288
           button_freq_dn_raise = 0;
289
           button_dir_raise = 0;
290
           button_len_up_raise = 0;
291
           button_len_dn_raise = 0;
292
      end
293
294
      endmodule
295
```

#### 4.5 Plik ograniczeń fizycznych

Aby przygotowany przez nas program działał poprawnie, musieliśmy przypisać wejścia i wyjścia do określonych fizycznych lokalizacji na wykorzystywanym układzie FPGA. W tym celu utworzyliśmy plik zawierający wszystkie konieczne mapowania. Kody potrzebnych nam pinów pozyskaliśmy z instrukcji zapewnionej przez producenta płytki Nexys-a7.

```
### Plik zawierający informacje wiążące fizyczne wyprowadzenia układu
    ### z nazwami używanymi w kodzie
    ## Przypisanie zegara systemowego o częstotliwości 100Mhz (okres 10.00 ns)
    create_clock -add -name sys_clk_pin -period 10.00 -waveform {0 5} [get_ports { clk }];
    ## Przypisanie przyciskow których będziemy używać
10
    11
    12
    #IO_L9P_T1_DQS_14 Sch=btnc
13
    #IO_L9P_T1_DQS_14 Sch=btnc
14
    #IO_L9P_T1_DQS_14 Sch=btnc
15
16
    ## Przypisanie wyprowadzen do wyświetlacza 7 segmentowego – jako, <mark>ż</mark>e segmenty są aktywne w stanie niskim
17
    ## musimy wysterować wszystkie nawet nieużywane segmenty aby ustawić stan wysoki na segmentach które nie powinny
18
    ## się świecić
19
20
21
    # Segment A
    set_property -dict { PACKAGE_PIN T10 IOSTANDARD LVCMOS33 } [get_ports { sseg_cathodes[0] }]; #IO_L24N_T3_A00_D16_14 Sch=ca
22
    set_property -dict { PACKAGE_PIN R10 IOSTANDARD LVCMOS33 } [get_ports { sseg_cathodes[1] }]; #IO_25_14 Sch=cb
    set_property -dict { PACKAGE_PIN K16 IOSTANDARD LVCMOS33 } [get_ports { sseg_cathodes[2] }]; #IO_25_15 Sch=cc
26
    set_property -dict { PACKAGE_PIN K13 IOSTANDARD LVCMOS33 } [get_ports { sseg_cathodes[3] }]; #IO_L17P_T2_A26_15 Sch=cd
28
    # Segment E
29
    set_property -dict { PACKAGE_PIN P15 IOSTANDARD LVCMOS33 } [get_ports { sseg_cathodes[4] }]; #IO_L13P_T2_MRCC_14 Sch=ce
30
    # Segment F
31
    set_property -dict { PACKAGE_PIN T11 IOSTANDARD LVCMOS33 } [get_ports { sseg_cathodes[5] }]; #IO_L19P_T3_A10_D26_14 Sch=cf
32
    # Segment G
33
    set_property -dict { PACKAGE_PIN L18 IOSTANDARD LVCMOS33 } [get_ports { sseg_cathodes[6] }]; #IO_L4P_TO_D04_14 Sch=cg
34
    # Kropka
35
    set_property -dict { PACKAGE_PIN H15 IOSTANDARD LVCMOS33 } [get_ports { sseg_cathodes[7] }]; #IO_L19N_T3_A21_VREF_15 Sch=dp
36
37
38
    # Aktywacja 1 wyświetlacz 1 (1 od prawej)
    set_property -dict { PACKAGE_PIN J17 IOSTANDARD LVCMOS33 } [get_ports { sseg_anodes[0] }]; #IO_L23P_T3_F0E_B_15 Sch=an[0]
39
40
    # Aktywacja 2 wyswietlacza
    set_property -dict { PACKAGE_PIN J18 IOSTANDARD LVCMOS33 } [get_ports { sseg_anodes[1] }]; #IO_L23N_T3_FWE_B_15 Sch=an[1]
41
42
    # Aktywacja 3 wyswietlacza
43
    set_property -dict { PACKAGE_PIN T9 IOSTANDARD LVCMOS33 } [get_ports { sseg_anodes[2] }]; #IO_L24P_T3_A01_D17_14 Sch=an[2]
44
    # Aktywacja 4 wyswietlacza
    set_property -dict { PACKAGE_PIN J14 IOSTANDARD LVCMOS33 } [get_ports { sseg_anodes[3] }]; #IO_L19P_T3_A22_15 Sch=an[3]
45
    # Aktywacja 5 wyswietlacza
    set_property -dict { PACKAGE_PIN P14 IOSTANDARD LVCMOS33 } [get_ports { sseg_anodes[4] }]; #IO_L8N_T1_D12_14 Sch=an[4]
    # Aktywacja 6 wyswietlacza
    set_property -dict { PACKAGE_PIN T14 IOSTANDARD LVCMOS33 } [get_ports { sseg_anodes[5] }]; #IO_L14P_T2_SRCC_14 Sch=an[5]
```

```
# Aktywacja 7 wyswietlacza
set_property -dict { PACKAGE_PIN K2 IOSTANDARD LVCMOS33 } [get_ports { sseg_anodes[6] }]; #IO_L23P_T3_35 Sch=an[6]
# Aktywacja 8 wyswietlacza
set_property -dict { PACKAGE_PIN U13 IOSTANDARD LVCMOS33 } [get_ports { sseg_anodes[7] }]; #IO_L23N_T3_AO2_D18_14 Sch=an[7]
## Przypisanie leda wizualizującego obecną częstotliwość spowolnionego zegara
set_property -dict { PACKAGE_PIN H17 IOSTANDARD LVCMOS33 } [get_ports { clk_led ] }]; #IO_L18P_T2_A24_15 Sch=led[0]

## Przypisanie leda wizualizującego obecną częstotliwość spowolnionego zegara
```

## 5 Zastosowania układów FPGA

Układy FPGA znajdują szerokie zastosowanie w wielu dziedzinach, dzięki swojej elastyczności, wydajności i możliwości szybkiej rekonfiguracji. Poniżej przedstawiamy kilka przykładów:

- Są wykorzystywane w routerach, switchach i bramkach sieciowych do szybkiego przetwarzania pakietów danych.
- Wykorzystywane są w urządzeniach audio, sprzęcie muzycznym, systemach obróbki obrazu oraz w systemach medycznych, takich jak USG czy MRI
- Układy FPGA są używane do sterowania silnikami, czujnikami, systemami wizyjnymi oraz w systemach kontroli jakości w procesach produkcyjnych.
- FPGA są wykorzystywane w systemach ADAS (Advanced Driver Assistance Systems) do przetwarzania danych z czujników, takich jak kamery, radar czy lidar, oraz do szybkiego podejmowania decyzji na podstawie analizy otoczenia pojazdu.
- W samochodach autonomicznych FPGA są również stosowane do bezpiecznego sterowania systemami napędowymi i hamulcowymi.

Jak widać Zastosowania układów FPGA są niezwykle różnorodne i stale się rozwijają dzięki zmniejszającym się kosztom produkcji i dostęp do tej technologi.

#### 6 Wnioski

Podczas realizacji laboratorium z układów FPGA zdobyliśmy praktyczne doświadczenie w programowaniu i konfigurowaniu tego typu układów. Wykorzystanie języka Verilog oraz narzędzia Vivado ML Edition od Xilinx dało nam cenną wiedzę w obszarze programowania sprzętu.

Praca nad projektem pozwoliła nam zrozumieć układy FPGA oraz ich elastyczność w zakresie programowania. Ponadto, zdaliśmy sobie sprawę z ich licznych praktycznych zastosowań w otaczającym nas świecie i zrozumieliśmy jak wielki potencjał skrywa ta niepozorna technologia.