# Laboratorium 4 Układ FPGA

Łukasz Kwinta, Kacper Kozubowski, Ida Ciepiela $_{\rm maj~2024}$ 

## Spis treści

| 1 | Cel zadania                                                                                                                                                                                | 3  |
|---|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|
| 2 | Czym są układy FPGA?                                                                                                                                                                       | 3  |
| 3 | Realizacja                                                                                                                                                                                 | 4  |
| 4 | Rozwiązanie 4.1 Moduł dzielnika częstotliwości 4.2 Moduł filtrujący przyciski 4.3 Moduł sterujący wyświetlaczami 4.4 Właściwy moduł generujący animację 4.5 Moduł sterujący wyświetlaczami | 7  |
| 5 | Zastosowania układów FPGA                                                                                                                                                                  | 15 |
| 6 | Wnioski                                                                                                                                                                                    | 15 |

#### 1 Cel zadania

Celem laboratorium było zaprogramowanie układu FPGA tak aby wyświetlał animację poruszających się segmentów na obrzeżach wyświetlaczy 7 segmentowych. Należało również, zaimplementować prostą funkcjonalność obejmującą zmianę prędkości i kierunku ruchu świetlnego odcinka, przy pomocy znajdujących się na płytce przycisków.

## 2 Czym są układy FPGA?

FPGA (Field-Programmable Gate Array) to rodzaj układu logicznego, który można programować po jego wyprodukowaniu. W przeciwieństwie do tradycyjnych układów ASIC (Application-Specific Integrated Circuit), które są zaprojektowane do wykonywania jednego konkretnego zadania i nie mogą być zmieniane po wyprodukowaniu, FPGA oferują elastyczność i możliwość wielokrotnego programowania. Kluczowym aspektem takiego układu jest matryca programowalnych bloków logicznych i konfigurowalnych połączeń.

Bloki logiczne to podstawowe jednostki wykonujące logikę i arytmetykę. Każdy blok zawiera programowalne elementy, takie jak bramki logiczne, multiplexery, oraz przerzutniki, które można konfigurować do wykonywania różnych funkcji. Natomiast, sieć połączeń umożliwia łączenie tych bloków w dowolny sposób.

Dzięki takiej konstrukcji układy FPGA można dostosować do różnych zastosowań, co czyni je niezwykle wszechstronnymi w inżynierii cyfrowej.



Rysunek 2.1: Przykładowy schemat układu FPGA

## 3 Realizacja

Do napisania programu na układ FPGA, spełniającego warunki zadania, wykorzystaliśmy język opisu sprzętu Verilog, a także oprogramowanie Vivado ML Edition od firmy Xilin. Dostarczone przez nas rozwiązanie zostało przygotowane na płytkę Nexys-A7 50T.



Rysunek 3.1: Wykorzystana płytka z układem FPGA

### 4 Rozwiązanie



Rysunek 4.1: Schemat blokowy rozwiązania

#### 4.1 Moduł dzielnika częstotliwości

Aby w łatwy sposób zmieniać prędkość animacji, zdecydowaliśmy się na zastosowanie modułu dzielnika częstotliwości. Moduł przyjmuje na wejściu zegar systemowy oraz rejestr oznaczający obecny okres zegara wyjściowego. Następnie zlicza on takty zegara systemowego i gdy licznik dojdzie do zadanej wartości, zmienia stan zegara wyjściowego na przeciwny.

```
// module clock_divider(
   input integer clock_period,
   input wire clk,

   output reg divided_clock
);

initial
   divided_clock <= 0;

longint counter_value = 0;</pre>
```

```
// zliczamy zadany okres zegara (ilość cykli zegara wejściowego), i gdy
     // doliczymy do konca zmieniamy stan spowolnionego zegara na przeciwny
16
     always@ (posedge clk)
17
     begin
18
          if (counter_value >= clock_period)
19
              begin
20
                   divided_clock <= ~divided_clock;</pre>
21
                   counter_value <= 0;</pre>
22
23
              end
          else
24
25
              begin
                   divided_clock <= divided_clock;</pre>
26
                   counter_value <= counter_value + 1;</pre>
27
28
              end
29
      end
30
      endmodule
31
```

#### 4.2 Moduł filtrujący przyciski

Aby uniknąć efektu drgania styków przycisków, zdecydowaliśmy się na zastosowanie modułu filtrującego wejście przycisków. Działa on na bardzo prostej zasadzie zlicza on ilość cykli zegara systemowego w których przycisk jest w stanie wysokim - wciśnięty. Gdy ilość cykli przekroczy zadaną wartość, przycisk uznawany jest za wciśnięty. Każdy stan niski pomiędzy kolejnymi resetuje licznik. Długość odliczania można ustawić poprzez parametr DEBOUNCE\_TIME przy instancjonowaniu modułu.

```
// moduł filtrujący przyciski
     module debounce #(parameter DEBOUNCE_TIME = 1000 * 100) (
         input wire clk,
         input wire button_physical,
         output reg button_active
6
     ):
     // ustawiamy początkowy stan przycisku na 0
10
     initial
11
         button_active = 0;
12
     integer btn_clock_cycles_counter = 0;
13
     // zliczamy zadaną ilość cykli zegara
     // jeśli w którymś cyklu przycisk będzie w stanie niskimi,
     // resetujemy licznik wartości
17
     always@ (posedge clk)
18
19
20
        if (button_physical == 1)
21
            begin
                  btn_clock_cycles_counter <= btn_clock_cycles_counter + 1;</pre>
22
                  if (btn_clock_cycles_counter >= DEBOUNCE_TIME)
23
                      button_active <= 1;</pre>
24
            end
25
```

```
26  else
27  begin
28  btn_clock_cycles_counter <= 0;
29  button_active <= 0;
30  end
31
32  end
33
4  endmodule</pre>
```

#### 4.3 Moduł sterujący wyświetlaczami

Aby wyświetlać wiele segmentów wielu wyświetlaczach 7 segmentowych na raz, musieliśmy zaimplementować moduł sterujący wyświetlaczami. Moduł ten odświeża wyświetlacze z zadaną częstotliwością po kolei, tak aby stworzyć wrażenie, że wiele wyświetlaczy aktywnych jest w jednym czasie.



Rysunek 4.2: Schemat podpięcia wyświetlaczy do układu FPGA

Zabieg ten musieliśmy zastosować gdyż wszystkie wyświetlacze mają wspólne katody segmentów co oznacza, że przy aktywacji anody wielu wyświetlaczy w jednym czasie, będą one wyświetlać te same segmenty.

```
module displays_driver #(parameter REFERESH_PERIOD = 100 * 1000)(
        input wire clk,
        // rejestr wejściowy określający stan wszystkich wyświetlaczy
        input reg [7:0] display [7:0],
        // wyjscia steujace wyswietlaczami
        // stan niski na danym indeksie aktywuje dany wyswietlacz
        output reg [7:0] sseg_anodes,
10
            1 3
                                                 2
11
        // | DP | CG | CF | CE | CD | CC
                                                     / CB / CA
12
        // stan niski na danym indeksie aktywuje dany segment na wszystkich aktywnych wyswietlaczach
```

```
output reg [7:0] sseg_cathodes
14
     );
15
16
     initial
17
     begin
18
          sseg_anodes <= '1;</pre>
19
          sseg_cathodes <= '1;</pre>
20
21
22
     reg refresh_clk; //1 khz refresh clock
23
     clock_divider clk_div (
24
          .clock_period(REFERESH_PERIOD),
25
          .clk(clk),
26
          .divided_clock(refresh_clk)
27
     );
28
29
     reg [3:0] display_number = 0;
30
31
     always@ (posedge refresh_clk)
32
33
          sseg_anodes = '1;
          sseg_anodes[display_number] <= 0;</pre>
35
          sseg_cathodes <= 8'(~display[display_number]);</pre>
36
37
          display_number = display_number + 1;
38
          if (display_number >= `DISPLAY_COUNT)
39
              display_number <= 0;</pre>
40
     end
41
42
     endmodule
43
```

#### 4.4 Właściwy moduł generujący animację

Główny moduł całego programu. Definiuje użyteczne makra, obsługuje wszystkie inne moduły przekazując im odpowiednie argumenty, przyjmuje i obsługuje sygnały wejściowe z przycisków oraz kontroluje wyświetlanie animacji. Dzięki odpowiednio zaimplementowanej logice możliwe jest wywołanie animacji na dowolnej liczbie liniowo ułożonych wyświetlaczy, po zmianie jednego parametru.

```
`timescale 1ns / 1ps // tylko dla symulacji
     // Przydatne makra dla wyswietlaczow
     `define SET_ACTIVE(mask) 8'(~mask)
     `define SEGMENT_A_MASK 8'(1 << 0)
     `define SEGMENT_B_MASK 8'(1 << 1)
     `define SEGMENT_C_MASK 8'(1 << 2)
     `define SEGMENT D MASK 8'(1 << 3)
     `define SEGMENT E MASK 8'(1 << 4)
10
     define SEGMENT F MASK 8'(1 << 5)
11
     `define SEGMENT_G_MASK 8'(1 << 6)
12
     `define SEGMENT_DOT_MASK 8'(1 << 7)
13
     `define DISPLAY_CLEAR 'O
14
     `define DISPLAY_ALL '1
```

```
16
     'define START_ANIMATION_PERIOD (100 * 1000 / 8) // maks okres = 0,25s
17
     `define MAX_ANIMATION_PERIOD 1000*100*1000*100 // maks okres = 100s
18
     `define MIN_ANIMATION_PERIOD 1
19
20
     `define DISPLAY_COUNT 8 // liczba wykorzystywanych wyœwietlaczy
21
22
     `define MAX SNAKE LENGTH (`DISPLAY COUNT*2 + 3)
23
     `define START_SNAKE_LENGTH 1
24
     `define MIN_SNAKE_LENGTH 1
25
26
     /* Definicja modu³u z wejsciami i wyjsciami zdefiniowanymi w pliku .xdc */
28
     module led_animation(
29
         // wejscia przycisków
30
         input wire btn_freq_up,
31
         input wire btn_freq_dn,
32
         input wire btn_dir,
33
         input wire len_up,
34
         input wire len_dn,
35
36
         input wire clk, // zegar systemowy 100Mhz
37
38
         // wyjscia steujace wyswietlaczami
39
         // stan niski na danym indeksie aktywuje dany wyswietlacz
40
         output reg [7:0] sseg_anodes,
41
42
         43
         // | DP | CG | CF | CE | CD | CC | CB | CA
44
         // stan niski na danym indeksie aktywuje dany segment na wszystkich aktywnych wyswietlaczach
45
         output reg [7:0] sseg_cathodes,
46
47
48
         // wyjscie sterujace ledem
49
         output wire clk_led
     );
     initial
         sseg_cathodes <= '1;</pre>
54
         sseg_anodes <= '1;</pre>
55
56
57
     // startowy okres spowolnionego zegara
58
     longint clock_period = 1000*100*1000 / 4;
59
60
     // u¿ycie modu³u spowalniaj¹cego zegar
61
     reg divided_clk;
62
     assign clk_led = divided_clk;
63
     clock_divider clk_div (
64
         .clock_period(clock_period),
65
         .clk(clk),
66
         .divided_clock(divided_clk)
67
     );
68
69
     reg [7:0] display [7:0];
70
     displays_driver display_driver (
         .clk(clk),
         .display(display),
         .sseg_anodes(sseg_anodes),
         .sseg_cathodes(sseg_cathodes)
75
     );
```

```
defparam display_driver.REFERESH_PERIOD = `START_ANIMATION_PERIOD;
      // definicja kierunku poruszania sie segmentu
      enum {LEFT, RIGHT} dir = RIGHT;
80
82
      localparam num_of_segments = (4 + `DISPLAY_COUNT * 2);
      integer curr_state = 0;
83
      integer curr_display = 0;
84
      // robimy cykliczn¹ kolejkê do przechowywania informacji o zazwieconych segmentach
86
      integer snake[0:num_of_segments][0:1];
87
      integer head = `START_SNAKE_LENGTH - 1;
88
      integer tail = 0;
89
90
      integer length = `START_SNAKE_LENGTH;
91
      integer old_length = `START_SNAKE_LENGTH;
92
93
94
      integer i;
95
      initial begin
96
          for (i = 0; i < num_of_segments; i = i + 1)</pre>
                   snake[i][0] = -1;
99
                   snake[i][1] = 0;
              end
          for (i = 0; i < `DISPLAY_COUNT; i = i + 1)</pre>
              display[i] = `DISPLAY_CLEAR;
102
      end
103
104
      // przejæcie na kolejny segment
105
      always@ (posedge divided_clk)
106
      begin
107
          if (dir == RIGHT)
108
              curr_state = (curr_state + 1);
109
110
              curr_state = (curr_state - 1);
111
112
          if (curr_state < 0)</pre>
113
              curr_state = num_of_segments + curr_state;
114
115
          else if (curr_state > num_of_segments - 1)
116
117
              curr_state = curr_state - num_of_segments;
      always@ (posedge divided_clk)
          if (old_length > length)
123
              begin
                   display[snake[tail][0]] = display[snake[tail][0]] - 2**(snake[tail][1]);
124
125
                   tail = tail + 1;
126
                   old_length = old_length - 1;
127
                   if (tail == num_of_segments)
128
129
                   display[snake[tail][0]] = display[snake[tail][0]] - 2**(snake[tail][1]);
130
              end
131
          else if (old_length < length)</pre>
132
              begin
133
                  tail = tail - 1;
134
                   old_length = old_length + 1;
135
                   if (tail < 0)
136
137
                       tail = num_of_segments - 1;
```

```
end
138
          else if (snake[tail][0] != -1) // gasimy ogon
                  display[snake[tail][0]] = display[snake[tail][0]] - 2**(snake[tail][1]);
142
              end
143
144
          // uaktualnienie wskaŸników
145
          tail = tail + 1;
146
          head = head + 1;
147
          if (head == num_of_segments)
148
              head = 0:
149
          if (tail == num_of_segments)
150
              tail = 0;
151
152
          snake[head][0] = curr_display;
153
154
155
          if (curr_display == 0) // obs³uga prawego wyœwietlacza
156
              begin
157
                  snake[head][1] = curr_state;
158
                  display[0] = display[0] + 2**curr_state;
                  if ((dir == LEFT && curr_state == 0) || (dir == RIGHT && curr_state == 3))
                       curr_display = curr_display + 1;
              end
163
          else if (curr_display == (`DISPLAY_COUNT - 1)) // obs 3uga lewego wywwietlacza
164
165
                  snake[head][1] = (curr_state - (`DISPLAY_COUNT - 1) < 6 ? curr_state - (`DISPLAY_COUNT - 1) : 0);</pre>
166
                  display[`DISPLAY_COUNT - 1] = display[`DISPLAY_COUNT - 1] + 2**(curr_state - (`DISPLAY_COUNT - 1) < 6
167
                                                                                      ? curr_state - (`DISPLAY_COUNT - 1) : 0);
168
169
                  if ((dir == LEFT && curr_state == (`DISPLAY_COUNT + 2))
170
                        || (dir == RIGHT && curr_state == (`DISPLAY_COUNT + 5)))
171
                       curr_display = curr_display - 1;
172
173
              end
174
          else if (curr_state > 3 && curr_state < (`DISPLAY_COUNT + 2)) // obs³uga dolnych segmentów
175
176
              begin
                   snake[head][1] = 3;
177
                  display[curr_display] = display[curr_display] + 2**3;
178
                  if (dir == RIGHT)
                       curr_display = (curr_display + 1) & (`DISPLAY_COUNT - 1);
                       curr_display = (curr_display - 1) & (`DISPLAY_COUNT - 1);
185
          else // obs³uga górnych segmentów
186
              begin
187
                  snake[head][1] = 0;
188
                  display[curr_display] = display[curr_display] + 2**0;
189
190
191
                       curr_display = (curr_display - 1) & (`DISPLAY_COUNT - 1);
192
193
                  else
194
                       curr_display = (curr_display + 1) & (`DISPLAY_COUNT - 1);
195
196
              end
197
      end
198
```

```
199
200
      // u¿ycie modu³u filtruj¹cego zak³ócenia przycisków
201
      reg button_dir_active, button_freq_up_active, button_freq_dn_active, button_len_dn_active, button_len_up_active;
202
      debounce dir_debounce (
203
           .clk(clk).
204
           .button_physical(btn_dir),
205
           .button_active(button_dir_active)
206
207
      );
208
209
      debounce freq_up_debounce (
           .clk(clk),
           .button_physical(btn_freq_up),
           .button_active(button_freq_up_active)
213
214
      debounce freq_dn_debounce (
215
           .clk(clk),
216
           .button_physical(btn_freq_dn),
217
           .button_active(button_freq_dn_active)
218
      );
219
220
      debounce len_dn_debounce (
221
           .clk(clk),
222
           .button_physical(len_dn),
223
           .button_active(button_len_dn_active)
224
225
      ):
226
227
      debounce len_up_debounce (
228
           .clk(clk),
229
           .button_physical(len_up),
230
           .button_active(button_len_up_active)
231
      );
232
      reg button_freq_up_old = 0;
      reg button_freq_dn_old = 0;
      reg button_dir_old = 0;
      reg button_len_up_old = 0;
236
      reg button_len_dn_old = 0;
237
238
      reg button_freq_up_raise = 0;
239
      reg button_freq_dn_raise = 0;
240
      reg button_dir_raise = 0;
241
      reg button_len_up_raise = 0;
242
      reg button_len_dn_raise = 0;
243
244
      // blok wykrywaj'cy narastaj'ce stanu przyciku poprzez porównanie starej wartosci z now' wartoæci'
245
      always@ (posedge clk)
246
      begin
247
           \  \  \  \  \text{if (button\_freq\_up\_active != button\_freq\_up\_old \&\& button\_freq\_up\_active == 1)} \\
248
               button_freq_up_raise <= 1;</pre>
249
250
          if (button_freq_dn_active != button_freq_dn_old && button_freq_dn_active == 1)
251
               button_freq_dn_raise <= 1;</pre>
252
253
          if (button_dir_active != button_dir_old && button_dir_active == 1)
               button_dir_raise <= 1;</pre>
           if (button_len_up_active != button_len_up_old && button_len_up_active == 1)
               button_len_up_raise <= 1;</pre>
```

```
if (button_len_dn_active != button_len_dn_old && button_len_dn_active == 1)
260
               button_len_dn_raise <= 1;</pre>
261
262
           if (button_freq_up_raise == 1)
263
               if (clock_period > `MIN_ANIMATION_PERIOD)
264
                    clock_period <= clock_period >> 1;
265
266
           if (button_freq_dn_raise == 1)
267
               if (clock_period < `MAX_ANIMATION_PERIOD)</pre>
268
                    clock_period <= clock_period << 1;</pre>
269
270
           if (button_dir_raise == 1)
271
               if(dir == LEFT) dir <= RIGHT;</pre>
272
               else
                                 dir <= LEFT;</pre>
273
274
           if (button_len_up_raise == 1)
               if (length < `MAX_SNAKE_LENGTH)</pre>
                    length <= length + 1;</pre>
           if (button_len_dn_raise == 1)
               if (length > `MIN_SNAKE_LENGTH)
                     length <= length - 1;</pre>
281
282
           button_freq_dn_old <= button_freq_dn_active;</pre>
283
           button_freq_up_old <= button_freq_up_active;</pre>
284
           button_dir_old <= button_dir_active;</pre>
285
           button_len_up_old <= button_len_up_active;</pre>
286
           button_len_dn_old <= button_len_dn_active;</pre>
287
288
           button_freq_up_raise = 0;
289
           button_freq_dn_raise = 0;
290
           button_dir_raise = 0;
291
           button_len_up_raise = 0;
292
           button_len_dn_raise = 0;
293
294
      end
295
296
       endmodule
```

#### 5 Zastosowania układów FPGA

Układy FPGA znajdują szerokie zastosowanie w wielu dziedzinach, dzięki swojej elastyczności, wydajności i możliwości szybkiej rekonfiguracji. Poniżej przedstawiamy kilka przykładów:

- Są wykorzystywane w routerach, switchach i bramkach sieciowych do szybkiego przetwarzania pakietów danych.
- Wykorzystywane są w urządzeniach audio, sprzęcie muzycznym, systemach obróbki obrazu oraz w systemach medycznych, takich jak USG czy MRI
- Układy FPGA są używane do sterowania silnikami, czujnikami, systemami wizyjnymi oraz w systemach kontroli jakości w procesach produkcyjnych.
- FPGA są wykorzystywane w systemach ADAS (Advanced Driver Assistance Systems) do przetwarzania danych z czujników, takich jak kamery, radar czy lidar, oraz do szybkiego podejmowania decyzji na podstawie analizy otoczenia pojazdu.
- W samochodach autonomicznych FPGA są również stosowane do bezpiecznego sterowania systemami napędowymi i hamulcowymi.

Jak widać Zastosowania układów FPGA są niezwykle różnorodne i stale się rozwijają dzięki zmniejszającym się kosztom produkcji i dostęp do tej technologi.

#### 6 Wnioski

Podczas realizacji laboratorium z układów FPGA zdobyliśmy praktyczne doświadczenie w programowaniu i konfigurowaniu tego typu układów. Wykorzystanie języka Verilog oraz narzędzia Vivado ML Edition od Xilinx dało nam cenną wiedzę w obszarze programowania sprzętu.

Praca nad projektem pozwoliła nam zrozumieć układy FPGA oraz ich elastyczność w zakresie programowania. Ponadto, zdaliśmy sobie sprawę z ich licznych praktycznych zastosowań w otaczającym nas świecie i zrozumieliśmy jak wielki potencjał skrywa ta niepozorna technologia.