# Laboratorium 4 Układ FPGA

Łukasz Kwinta, Kacper Kozubowski, Ida Ciepiela $_{\rm maj~2024}$ 

## Spis treści

| 1 | Cel zadania                                    | 3  |
|---|------------------------------------------------|----|
| 2 | Czym są układy FPGA?                           | 3  |
| 3 | Realizacja                                     | 4  |
| 4 | Rozwiązanie 4.1 Moduł dzielnika częstotliwości | 8  |
| 5 | Zastosowania układów FPGA                      | 15 |
| 6 | Wnioski                                        | 15 |

#### 1 Cel zadania

Celem laboratorium było zaprogramowanie układu FPGA tak aby wyświetlał animację poruszających się segmentów na obrzeżach wyświetlaczy 7 segmentowych. Należało również, zaimplementować prostą funkcjonalność obejmującą zmianę prędkości i kierunku ruchu świetlnego odcinka, przy pomocy znajdujących się na płytce przycisków.

## 2 Czym są układy FPGA?

FPGA (Field-Programmable Gate Array) to rodzaj układu logicznego, który można programować po jego wyprodukowaniu. W przeciwieństwie do tradycyjnych układów ASIC (Application-Specific Integrated Circuit), które są zaprojektowane do wykonywania jednego konkretnego zadania i nie mogą być zmieniane po wyprodukowaniu, FPGA oferują elastyczność i możliwość wielokrotnego programowania. Kluczowym aspektem takiego układu jest matryca programowalnych bloków logicznych i konfigurowalnych połączeń.

Bloki logiczne to podstawowe jednostki wykonujące logikę i arytmetykę. Każdy blok zawiera programowalne elementy, takie jak bramki logiczne, multiplexery, oraz przerzutniki, które można konfigurować do wykonywania różnych funkcji. Natomiast, sieć połączeń umożliwia łączenie tych bloków w dowolny sposób.

Dzięki takiej konstrukcji układy FPGA można dostosować do różnych zastosowań, co czyni je niezwykle wszechstronnymi w inżynierii cyfrowej.



Rysunek 2.1: Przykładowy schemat układu FPGA

## 3 Realizacja

Do napisania programu na układ FPGA, spełniającego warunki zadania, wykorzystaliśmy język opisu sprzętu Verilog, a także oprogramowanie Vivado ML Edition od firmy Xilinx. Dostarczone przez nas rozwiązanie zostało przygotowane na płytkę Nexys-A7 50T.



Rysunek 3.1: Wykorzystana płytka z układem FPGA

### 4 Rozwiązanie



Rysunek 4.1: Schemat blokowy rozwiązania

#### 4.1 Moduł dzielnika częstotliwości

Aby w łatwy sposób zmieniać prędkość animacji, zdecydowaliśmy się na zastosowanie modułu dzielnika częstotliwości. Moduł przyjmuje na wejściu zegar systemowy oraz rejestr oznaczający obecny okres zegara wyjściowego. Następnie zlicza on takty zegara systemowego i gdy licznik dojdzie do zadanej wartości, zmienia stan zegara wyjściowego na przeciwny.

```
// module clock_divider(
   input integer clock_period,
   input wire clk,

   output reg divided_clock
);

initial
   divided_clock <= 0;

longint counter_value = 0;</pre>
```

```
// zliczamy zadany okres zegara (ilość cykli zegara wejściowego), i gdy
     // doliczymy do konca zmieniamy stan spowolnionego zegara na przeciwny
16
     always@ (posedge clk)
17
     begin
18
          if (counter_value >= clock_period)
19
              begin
20
                   divided_clock <= ~divided_clock;</pre>
21
                   counter_value <= 0;</pre>
22
23
              end
          else
24
25
              begin
                   divided_clock <= divided_clock;</pre>
26
                   counter_value <= counter_value + 1;</pre>
27
28
              end
29
      end
30
      endmodule
31
```

#### 4.2 Moduł filtrujący przyciski

Aby uniknąć efektu drgania styków przycisków, zdecydowaliśmy się na zastosowanie modułu filtrującego wejście przycisków. Działa on na bardzo prostej zasadzie zlicza on ilość cykli zegara systemowego w których przycisk jest w stanie wysokim - wciśnięty. Gdy ilość cykli przekroczy zadaną wartość, przycisk uznawany jest za wciśnięty. Każdy stan niski pomiędzy kolejnymi resetuje licznik. Długość odliczania można ustawić poprzez parametr DEBOUNCE\_TIME przy instancjonowaniu modułu.

```
// moduł filtrujący przyciski
     module debounce #(parameter DEBOUNCE_TIME = 1000 * 100) (
         input wire clk,
         input wire button_physical,
         output reg button_active
6
     ):
     // ustawiamy początkowy stan przycisku na 0
10
     initial
11
         button_active = 0;
12
     integer btn_clock_cycles_counter = 0;
13
     // zliczamy zadaną ilość cykli zegara
     // jeśli w którymś cyklu przycisk będzie w stanie niskimi,
     // resetujemy licznik wartości
17
     always@ (posedge clk)
18
19
20
        if (button_physical == 1)
21
            begin
                  btn_clock_cycles_counter <= btn_clock_cycles_counter + 1;</pre>
22
                  if (btn_clock_cycles_counter >= DEBOUNCE_TIME)
23
                      button_active <= 1;</pre>
24
            end
25
```

#### 4.3 Moduł sterujący wyświetlaczami

Aby wyświetlać wiele segmentów wielu wyświetlaczach 7 segmentowych na raz, musieliśmy zaimplementować moduł sterujący wyświetlaczami. Moduł ten odświeża wyświetlacze z zadaną częstotliwością po kolei, tak aby stworzyć wrażenie, że wiele wyświetlaczy aktywnych jest w jednym czasie.



Rysunek 4.2: Schemat podpięcia wyświetlaczy do układu FPGA

Zabieg ten musieliśmy zastosować gdyż wszystkie wyświetlacze mają wspólne katody segmentów co oznacza, że przy aktywacji anody wielu wyświetlaczy w jednym czasie, będą one wyświetlać te same segmenty.

```
module displays_driver #(parameter REFERESH_PERIOD = 100 * 1000)(
   input wire clk,
3
```

```
// rejestr wejściowy określający stan wszystkich wyświetlaczy
         input reg [7:0] display [7:0],
 6
         // wyjscia steujace wyswietlaczami
         // stan niski na danym indeksie aktywuje dany wyswietlacz
         output reg [7:0] sseg_anodes,
9
10
                       6 | 5 | 4 | 3 | 2 | 1 | 0
11
         // | DP | CG | CF | CE | CD | CC | CB | CA
12
         // stan niski na danym indeksie aktywuje dany segment na wszystkich aktywnych wyswietlaczach
13
         output reg [7:0] sseg_cathodes
14
     );
15
16
     initial
17
     begin
18
19
         sseg_anodes <= '1;</pre>
         sseg_cathodes <= '1;</pre>
20
21
22
     reg refresh_clk; //1 khz refresh clock
23
     clock_divider clk_div (
24
         .clock_period(REFERESH_PERIOD),
25
         .clk(clk),
26
         .divided_clock(refresh_clk)
27
     );
28
29
     reg [3:0] display_number = 0;
30
31
     always@ (posedge refresh_clk)
32
     begin
33
         sseg_anodes = '1;
34
         sseg_anodes[display_number] <= 0;</pre>
35
         sseg_cathodes <= 8'(~display[display_number]);</pre>
36
37
         display_number = display_number + 1;
38
         if (display_number >= `DISPLAY_COUNT)
39
40
             display_number <= 0;</pre>
41
     end
42
     endmodule
```

#### 4.4 Właściwy moduł generujący animację

Główny moduł całego programu. Definiuje użyteczne makra, obsługuje wszystkie inne moduły przekazując im odpowiednie argumenty, przyjmuje i obsługuje sygnały wejściowe z przycisków oraz kontroluje wyświetlanie animacji. Dzięki odpowiednio zaimplementowanej logice możliwe jest wywołanie animacji na dowolnej liczbie liniowo ułożonych wyświetlaczy, po zmianie jednego parametru.

```
'timescale 1ns / 1ps // tylko dla symulacji

// Przydatne makra dla wyswietlaczow

define SEGMENT_A_MASK 8'(1 << 0)

define SEGMENT_B_MASK 8'(1 << 1)
```

```
`define SEGMENT_C_MASK 8'(1 << 2)
     `define SEGMENT_D_MASK 8'(1 << 3)
     `define SEGMENT_E_MASK 8'(1 << 4)
     `define SEGMENT_F_MASK 8'(1 << 5)
     `define SEGMENT_G_MASK 8'(1 << 6)
10
      define SEGMENT DOT MASK 8'(1 << 7)
11
      define DISPLAY CLEAR '0
12
      define DISPLAY_ALL '1
13
14
     define DISPLAY_REFRESH_FREQUENCY (100 * 1000 / 8) // częstotliwość odświeżania ekranów = 0,125kHz
15
      define START_ANIMATION_PERIOD (1000*100*1000 / 4) // okres startowy = 0,25s
16
      define MAX_ANIMATION_PERIOD 1000*100*1000*100 // maks okres = 100s
17
     `define MIN_ANIMATION_PERIOD 1
18
19
     `define DISPLAY_COUNT 8 // liczba wykorzystywanych wyświetlaczy
20
^{21}
22
     `define MAX_SNAKE_LENGTH (`DISPLAY_COUNT*2 + 3)
23
     `define START_SNAKE_LENGTH 1
     `define\ MIN\_SNAKE\_LENGTH\ 1
24
25
     /* Definicja modułu z wejsciami i wyjsciami zdefiniowanymi w pliku .xdc */
27
     module led_animation(
28
         // wejscia przycisków
29
         input wire btn_freq_up,
30
         input wire btn_freq_dn,
31
         input wire btn_dir,
32
         input wire len_up,
33
         input wire len_dn,
34
35
         input wire clk, // zegar systemowy 100Mhz
36
37
         // wyjscia steujace wyswietlaczami
38
         // stan niski na danym indeksie aktywuje dany wyswietlacz
39
         output reg [7:0] sseg_anodes,
40
         42
         // | DP | CG | CF | CE | CD | CC | CB | CA
43
         // stan niski na danym indeksie aktywuje dany segment na wszystkich aktywnych wyswietlaczach
         output reg [7:0] sseg_cathodes,
47
         // wyjscie sterujace ledem
48
         output wire clk_led
     );
49
50
51
     begin
52
         sseg_cathodes <= '1;</pre>
53
         sseg_anodes <= '1;
54
     end
55
56
     // startowy okres spowolnionego zegara
57
     longint clock_period = `START_ANIMATION_PERIOD;
58
59
     // użycie modułu spowalniającego zegar
60
     reg divided_clk;
61
     assign clk_led = divided_clk;
62
     clock_divider clk_div (
63
         .clock_period(clock_period),
         .clk(clk),
65
         .divided_clock(divided_clk)
```

```
);
67
68
      reg [7:0] display [7:0];
69
      displays_driver display_driver (
70
          .clk(clk),
71
          .display(display),
72
           .sseg_anodes(sseg_anodes),
73
           .sseg_cathodes(sseg_cathodes)
74
      ):
75
      defparam display_driver.REFERESH_PERIOD = `DISPLAY_REFRESH_FREQUENCY;
76
77
      // definicja kierunku poruszania sie segmentu
78
      enum {LEFT, RIGHT} dir = RIGHT;
79
80
      localparam num_of_segments = (4 + `DISPLAY_COUNT * 2);
81
82
      integer curr_state = 0;
83
      integer curr_display = 0;
      // robimy cykliczną kolejkę do przechowywania informacji o zaświeconych segmentach
      integer snake[0:num_of_segments][0:1];
      integer head = `START_SNAKE_LENGTH - 1;
      integer tail = 0;
88
89
      integer length = `START_SNAKE_LENGTH;
90
      integer old_length = `START_SNAKE_LENGTH;
91
92
      integer i;
93
      initial begin
94
          for (i = 0; i < num_of_segments; i = i + 1)</pre>
95
              begin
96
                   snake[i][0] = -1;
97
                   snake[i][1] = 0;
98
              end
99
          for (i = 0; i < `DISPLAY_COUNT; i = i + 1)</pre>
100
              display[i] = `DISPLAY_CLEAR;
101
102
103
      // przejście na kolejny segment
104
105
      always@ (posedge divided_clk)
          if (dir == RIGHT)
108
              curr_state = (curr_state + 1);
109
              curr_state = (curr_state - 1);
110
111
          if (curr_state < 0)</pre>
112
              curr_state = num_of_segments + curr_state;
113
114
          else if (curr_state > num_of_segments - 1)
115
              curr_state = curr_state - num_of_segments;
116
      end
117
118
      always@ (posedge divided_clk)
119
120
          if (old_length > length)
121
122
              begin
                   display[snake[tail][0]] = display[snake[tail][0]] - 2**(snake[tail][1]);
123
124
125
                   tail = tail + 1;
                   old_length = old_length - 1;
                   if (tail == num_of_segments)
```

```
tail = 0;
                  display[snake[tail][0]] = display[snake[tail][0]] - 2**(snake[tail][1]);
              end
          else if (old_length < length)</pre>
131
132
                  tail = tail - 1;
133
                  old_length = old_length + 1;
134
                  if (tail < 0)
135
                       tail = num_of_segments - 1;
136
137
138
          else if (snake[tail][0] != -1) // gasimy ogon
139
              begin
140
                  display[snake[tail][0]] = display[snake[tail][0]] - 2**(snake[tail][1]);
141
142
              end
143
144
          // uaktualnienie wskaźników
145
          tail = tail + 1:
146
          head = head + 1;
147
          if (head == num_of_segments)
              head = 0;
          if (tail == num_of_segments)
149
              tail = 0;
          snake[head][0] = curr_display;
153
          if (curr_display == 0) // obsługa prawego wyświetlacza
              begin
155
                  snake[head][1] = curr_state;
156
                  display[0] = display[0] + 2**curr_state;
157
158
                  if ((dir == LEFT && curr_state == 0) || (dir == RIGHT && curr_state == 3))
159
                       curr_display = curr_display + 1;
160
161
              end
162
          else if (curr_display == (`DISPLAY_COUNT - 1)) // obsługa lewego wyświetlacza
163
164
                  snake[head][1] = (curr_state - (`DISPLAY_COUNT - 1) < 6 ? curr_state - (`DISPLAY_COUNT - 1) : 0);</pre>
165
                  display[`DISPLAY_COUNT - 1] = display[`DISPLAY_COUNT - 1] + 2**(curr_state - (`DISPLAY_COUNT - 1) < 6
166
                                                                                      ? curr_state - (`DISPLAY_COUNT - 1) : 0);
167
                  if ((dir == LEFT && curr_state == (`DISPLAY_COUNT + 2))
                        || (dir == RIGHT && curr_state == (`DISPLAY_COUNT + 5)))
                       curr_display = curr_display - 1;
              end
          else if (curr_state > 3 && curr_state < (`DISPLAY_COUNT + 2)) // obsługa dolnych segmentów
              begin
                  snake[head][1] = 3;
176
                  display[curr_display] = display[curr_display] + 2**3;
178
                   if (dir == RIGHT)
179
                       curr_display = (curr_display + 1) & (`DISPLAY_COUNT - 1);
180
181
                  else
182
                       curr_display = (curr_display - 1) & (`DISPLAY_COUNT - 1);
183
              end
184
          else // obsługa górnych segmentów
185
186
              begin
                  snake[head][1] = 0;
187
                  display[curr_display] = display[curr_display] + 2**0;
```

```
189
                   if (dir == RIGHT)
190
                       curr_display = (curr_display - 1) & (`DISPLAY_COUNT - 1);
191
192
                   else
193
                       curr_display = (curr_display + 1) & (`DISPLAY_COUNT - 1);
194
               end
195
196
      end
197
198
199
      // użycie modułu filtrującego zakłócenia przycisków
200
      reg button_dir_active, button_freq_up_active, button_freq_dn_active, button_len_dn_active, button_len_up_active;
      debounce dir_debounce (
203
           .clk(clk),
           .button_physical(btn_dir),
204
           .button_active(button_dir_active)
205
206
207
      debounce freq_up_debounce (
208
           .clk(clk),
209
           .button_physical(btn_freq_up),
210
           .button_active(button_freq_up_active)
211
      );
212
213
      debounce freq_dn_debounce (
214
           .clk(clk),
215
           .button_physical(btn_freq_dn),
216
217
           .button_active(button_freq_dn_active)
218
      );
219
220
      debounce len_dn_debounce (
221
          .clk(clk),
222
           .button_physical(len_dn),
           .button_active(button_len_dn_active)
      );
225
      debounce len_up_debounce (
226
          .clk(clk),
227
          .button_physical(len_up),
228
           .button_active(button_len_up_active)
229
      );
230
231
      reg button_freq_up_old = 0;
232
      reg button_freq_dn_old = 0;
233
      reg button_dir_old = 0;
234
      reg button_len_up_old = 0;
235
      reg button_len_dn_old = 0;
236
237
      reg button_freq_up_raise = 0;
238
      reg button_freq_dn_raise = 0;
239
      reg button_dir_raise = 0;
240
      reg button_len_up_raise = 0;
241
      reg button_len_dn_raise = 0;
242
243
      // blok wykrywający narastające stanu przyciku poprzez porównanie starej wartosci z nową wartością
      always@ (posedge clk)
245
      begin
          if (button_freq_up_active != button_freq_up_old && button_freq_up_active == 1)
               button_freq_up_raise <= 1;</pre>
248
```

```
if (button_freq_dn_active != button_freq_dn_old && button_freq_dn_active == 1)
250
               button_freq_dn_raise <= 1;</pre>
251
252
           if (button_dir_active != button_dir_old && button_dir_active == 1)
253
               button_dir_raise <= 1;</pre>
254
255
           if (button_len_up_active != button_len_up_old && button_len_up_active == 1)
256
               button_len_up_raise <= 1;</pre>
257
258
           if (button_len_dn_active != button_len_dn_old && button_len_dn_active == 1)
259
               button_len_dn_raise <= 1;</pre>
260
261
           if (button_freq_up_raise == 1)
262
               if (clock_period > `MIN_ANIMATION_PERIOD)
263
                    clock_period <= clock_period >> 1;
264
265
           if (button_freq_dn_raise == 1)
               if (clock_period < `MAX_ANIMATION_PERIOD)</pre>
                    clock_period <= clock_period << 1;</pre>
           if (button_dir_raise == 1)
               if(dir == LEFT) dir <= RIGHT;</pre>
                                 dir <= LEFT;</pre>
           if (button_len_up_raise == 1)
               if (length < `MAX_SNAKE_LENGTH)</pre>
275
                    length <= length + 1;</pre>
276
277
           if (button_len_dn_raise == 1)
278
               if (length > `MIN_SNAKE_LENGTH)
279
                     length <= length - 1;</pre>
280
281
           button_freq_dn_old <= button_freq_dn_active;</pre>
282
           button_freq_up_old <= button_freq_up_active;</pre>
283
           button_dir_old <= button_dir_active;</pre>
284
           button_len_up_old <= button_len_up_active;</pre>
           button_len_dn_old <= button_len_dn_active;</pre>
           button_freq_up_raise = 0;
           button_freq_dn_raise = 0;
           button_dir_raise = 0;
291
           button_len_up_raise = 0;
292
           button_len_dn_raise = 0;
293
294
      endmodule
295
```

#### 5 Zastosowania układów FPGA

Układy FPGA znajdują szerokie zastosowanie w wielu dziedzinach, dzięki swojej elastyczności, wydajności i możliwości szybkiej rekonfiguracji. Poniżej przedstawiamy kilka przykładów:

- Są wykorzystywane w routerach, switchach i bramkach sieciowych do szybkiego przetwarzania pakietów danych.
- Wykorzystywane są w urządzeniach audio, sprzęcie muzycznym, systemach obróbki obrazu oraz w systemach medycznych, takich jak USG czy MRI
- Układy FPGA są używane do sterowania silnikami, czujnikami, systemami wizyjnymi oraz w systemach kontroli jakości w procesach produkcyjnych.
- FPGA są wykorzystywane w systemach ADAS (Advanced Driver Assistance Systems) do przetwarzania danych z czujników, takich jak kamery, radar czy lidar, oraz do szybkiego podejmowania decyzji na podstawie analizy otoczenia pojazdu.
- W samochodach autonomicznych FPGA są również stosowane do bezpiecznego sterowania systemami napędowymi i hamulcowymi.

Jak widać Zastosowania układów FPGA są niezwykle różnorodne i stale się rozwijają dzięki zmniejszającym się kosztom produkcji i dostęp do tej technologi.

#### 6 Wnioski

Podczas realizacji laboratorium z układów FPGA zdobyliśmy praktyczne doświadczenie w programowaniu i konfigurowaniu tego typu układów. Wykorzystanie języka Verilog oraz narzędzia Vivado ML Edition od Xilinx dało nam cenną wiedzę w obszarze programowania sprzętu.

Praca nad projektem pozwoliła nam zrozumieć układy FPGA oraz ich elastyczność w zakresie programowania. Ponadto, zdaliśmy sobie sprawę z ich licznych praktycznych zastosowań w otaczającym nas świecie i zrozumieliśmy jak wielki potencjał skrywa ta niepozorna technologia.