# Laboratorium 4 Układ FPGA

Łukasz Kwinta, Kacper Kozubowski, Ida Ciepiela $_{\rm maj~2024}$ 

## Spis treści

| 1 | Cel zadania                                    | 3 |
|---|------------------------------------------------|---|
| 2 | Czym są układy FPGA?                           | 3 |
| 3 | Realizacja                                     | 4 |
| 4 | Rozwiązanie 4.1 Moduł dzielnika częstotliwości | 7 |
| 5 | Zastosowania układów FPGA                      | 9 |
| 6 | Wnioski                                        | g |

#### 1 Cel zadania

Celem laboratorium było zaprogramowanie układu FPGA tak aby wyświetlał animację poruszających się segmentów na obrzeżach wyświetlaczy 7 segmentowych. Należało również, zaimplementować prostą funkcjonalność obejmującą zmianę prędkości i kierunku ruchu, świetlnego odcinka, przy pomocy znajdujących się na płytce przycisków.

### 2 Czym są układy FPGA?

FPGA (Field-Programmable Gate Array) to rodzaj układu logicznego, który można programować po jego wyprodukowaniu. W przeciwieństwie do tradycyjnych układów ASIC (Application-Specific Integrated Circuit), które są zaprojektowane do wykonywania jednego konkretnego zadania i nie mogą być zmieniane po wyprodukowaniu, FPGA oferują elastyczność i możliwość wielokrotnego programowania. Kluczowym aspektem takiego układu jest matryca programowalnych bloków logicznych i konfigurowalnych połączeń.

Bloki logiczne to podstawowe jednostki wykonujące logikę i arytmetykę. Każdy blok zawiera programowalne elementy, takie jak bramki logiczne, multiplexery, oraz przerzutniki, które można konfigurować do wykonywania różnych funkcji. Natomiast, sieć połączeń umożliwia łączenie tych bloków w dowolny sposób.

Dzięki takiej konstrukcji układy FPGA można dostosować do różnych zastosowań, co czyni je niezwykle wszechstronnymi w inżynierii cyfrowej.

### 3 Realizacja

Do napisania programu na układ FPGA, spełniającego warunki zadania, wykorzystaliśmy język opisu sprzętu Verilog, a także oprogramowanie Vivado ML Edition od firmy Xilin. Dostarczone przez nas rozwiązanie zostało przygotowane na płytkę Nexys-A7 50T.



Rysunek 3.1: Wykorzystana płytka z układem FPGA

### 4 Rozwiązanie



Rysunek 4.1: Schemat blokowy rozwiązania

#### 4.1 Moduł dzielnika częstotliwości

Aby w łatwy sposób zmieniać prędkość animacji, zdecydowaliśmy się na zastosowanie modułu dzielnika częstotliwości. Moduł przyjmuje na wejściu zegar systemowy oraz rejestr oznaczający obecny okres zegara wyjściowego. Następnie zlicza on takty zegara systemowego i gdy licznik dojdzie do zadanej wartości, zmienia stan zegara wyjściowego na przeciwny.

```
// module clock_divider(
   input integer clock_period,
   input wire clk,

   output reg divided_clock
);

initial
   divided_clock <= 0;

longint counter_value = 0;</pre>
```

```
// zliczamy zadany okres zegara (ilość cykli zegara wejściowego), i gdy
     // doliczymy do konca zmieniamy stan spowolnionego zegara na przeciwny
16
     always@ (posedge clk)
17
     begin
18
          if (counter_value >= clock_period)
19
              begin
20
                   divided_clock <= ~divided_clock;</pre>
21
                   counter_value <= 0;</pre>
22
23
              end
          else
24
25
              begin
                   divided_clock <= divided_clock;</pre>
26
                   counter_value <= counter_value + 1;</pre>
27
28
              end
29
      end
30
      endmodule
31
```

#### 4.2 Moduł filtrujący przyciski

Aby uniknąć efektu drgania styków przycisków, zdecydowaliśmy się na zastosowanie modułu filtrującego wejście przycisków. Działa on na bardzo prostej zasadzie zlicza on ilość cykli zegara systemowego w których przycisk jest w stanie wysokim wciśnięty. Gdy ilość cykli przekroczy zadaną wartość, przycisk uznawany jest za wciśnięty. Każdy stan niski pomiędzy kolejnymi resetuje licznik. Długość odliczania można ustawić poprzez parametr DEBOUNCE\_TIME przy instancjonowaniu modułu.

```
// moduł filtrujący przyciski
     module debounce #(parameter DEBOUNCE_TIME = 1000 * 100) (
         input wire clk,
         input wire button_physical,
         output reg button_active
6
     ):
     // ustawiamy początkowy stan przycisku na 0
10
     initial
11
         button_active = 0;
12
     integer btn_clock_cycles_counter = 0;
13
     // zliczamy zadaną ilość cykli zegara
     // jeśli w którymś cyklu przycisk będzie w stanie niskimi,
     // resetujemy licznik wartości
17
     always@ (posedge clk)
18
19
20
        if (button_physical == 1)
21
            begin
                  btn_clock_cycles_counter <= btn_clock_cycles_counter + 1;</pre>
22
                  if (btn_clock_cycles_counter >= DEBOUNCE_TIME)
23
                      button_active <= 1;</pre>
24
            end
25
```

```
26  else
27  begin
28  btn_clock_cycles_counter <= 0;
29  button_active <= 0;
30  end
31
32  end
33  end
34  endmodule</pre>
```

#### 4.3 Moduł sterujący wyświetlaczami

Aby wyświetlać wiele segmentów wielu wyświetlaczach 7 segmentowych na raz, musieliśmy zaimplementować moduł sterujący wyświetlaczami. Moduł ten odświeża wyświetlacze z zadaną częstotliwością po kolei, tak aby stworzyć wrażenie, że wiele wyświetlaczy aktywnych jest w jednym czasie.



Rysunek 4.2: Schemat podpięcia wyświetlaczy do układu FPGA

Zabieg ten musieliśmy zastosować gdyż wszystkie wyświetlacze mają wspólne katody segmentów co oznacza, że przy aktywacji anody wielu wyświetlaczy w jednym czasie, będą one wyświetlać te same segmenty.

```
module displays_driver #(parameter REFERESH_PERIOD = 100 * 1000)(
        input wire clk,
        // rejestr wejściowy określający stan wszystkich wyświetlaczy
        input reg [7:0] display [7:0],
        // wyjscia steujace wyswietlaczami
        // stan niski na danym indeksie aktywuje dany wyswietlacz
        output reg [7:0] sseg_anodes,
10
            1 3
                                                 2
11
        // | DP | CG | CF | CE | CD | CC
                                                     / CB / CA
12
        // stan niski na danym indeksie aktywuje dany segment na wszystkich aktywnych wyswietlaczach
```

```
output reg [7:0] sseg_cathodes
     );
15
16
     initial
17
     begin
18
          sseg_anodes <= '1;</pre>
19
          sseg_cathodes <= '1;</pre>
20
     end
21
22
     reg refresh_clk; //1 khz refresh clock
23
     clock_divider clk_div (
24
          .clock_period(REFERESH_PERIOD),
25
          .clk(clk),
26
          .divided_clock(refresh_clk)
27
     );
28
29
30
     reg [3:0] display_number = 0;
31
     always@ (posedge refresh_clk)
          sseg_anodes = '1;
          sseg_anodes[display_number] <= 0;</pre>
35
          sseg_cathodes <= 8'(~display[display_number]);</pre>
36
37
          display_number = display_number + 1;
38
          if (display_number >= `DISPLAY_COUNT)
39
              display_number <= 0;</pre>
40
     end
41
42
     endmodule
43
```

- 4.4 Właściwy moduł generujący animację
- 5 Zastosowania układów FPGA
- 6 Wnioski