# Universidad de Buenos Aires Facultad de Ingeniería

## 86.07 - Laboratorio de microprocesadores

## TP INTEGRADOR

Berard, Lucia Magdalena 101213 - lberard@fi.uba.ar

1er cuatrimestre de 2021

En el siguiente trabajo práctico consiste en estudiar la carga y descarga en condensadores. Se utilizan conceptos de PWM, timers, conversores analógicos-digitales y comunicación con el puerto serie.

## Índice

| 1. | Introducción                                            | 2                                    |
|----|---------------------------------------------------------|--------------------------------------|
| 2. | Desarrollo 2.1. Conexión y configuración de los puertos | 2<br>2<br>2<br>2<br>3<br>3<br>4<br>4 |
| 3. | Resultados                                              | 5                                    |
| 4. | Conclusiones                                            | 6                                    |
| 5. | Anexo 5.1. Código principal                             | 6<br>9                               |
|    | 5.3. Bibliografía                                       | 9                                    |



## 1. Introducción

## 2. Desarrollo

## 2.1. Conexión y configuración de los puertos

Se utilizó un capacitor de 10uF y una resistencia de 220  $\Omega$  para armar el circuito RC y se conectó de la siguiente forma:



Figura 1: Diagrama esquemático

## 2.2. Programa

#### 2.2.1. Generar con FAST PWM una señal de 50 Hz con un DC de $50\,\%$

La frecuencia mínima a la que se puede llegar con la señal es de aproximadamente 61 Hz dado que la frecuencia de trabajo del Arduino UNO es de 16 MHz, el prescaler máximo del Timer es 1024, y que el Timer puede contar desde 0 hasta 255.

Se generó un clock de 15625 y para lograr una señal de 50Hz habria que contar hasta aproximadamente 312, el problema es que solo se puede contar hasta 255. Por eso la mínima es 61 Hz.

Para generar esta frecuencia se configuraron los registrs TCCR0A y TCCR0B, se inicializo en cero el timer y se configuro el duty cycle de la siguiente manera:

```
configPWM:
              ;Fast PWM
2
                                  R16, (1<<COMOA1) | (1<<WGMO0) | (1<<WGMO1) | (1<<WGMO2) ;10000011
             ldi
             \operatorname{out}
                                   TCCROA, R16
4
              ;Prescaler en 1024
5
                                   R16, (1<<CS02) | (1<<CS00);00000101
             ldi
                                   TCCROB, R16
             out
              :Timer en cero
8
             clr
                                  R16
                                   TCNTO, R16
             out
10
11
              ;Duty Cicle del 50%
             ldi
                                   R16, 126
12
                                  OCROA, R16
13
             out
```

#### TCCR0A - Timer/Counter Control Register A

| Bit           | 7      | 6      | 5      | 4      | 3 | 2   | 1     | 0     |        |
|---------------|--------|--------|--------|--------|---|-----|-------|-------|--------|
| 0x24 (0x44)   | COM0A1 | COM0A0 | сомов1 | сомов0 | - | = : | WGM01 | WGM00 | TCCR0A |
| Read/Write    | R/W    | R/W    | R/W    | R/W    | R | R   | R/W   | R/W   |        |
| Initial Value | 0      | 0      | 0      | 0      | 0 | 0   | 0     | 0     |        |

#### TCCR0B - Timer/Counter Control Register B

| Bit           | 7     | 6     | 5 | 4 | 3     | 2    | 1    | 0    |        |
|---------------|-------|-------|---|---|-------|------|------|------|--------|
| 0x25 (0x45)   | FOC0A | FOC0B | - | - | WGM02 | CS02 | CS01 | CS00 | TCCR0B |
| Read/Write    | W     | W     | R | R | R/W   | R/W  | R/W  | R/W  | •      |
| Initial Value | 0     | 0     | 0 | 0 | 0     | 0    | 0    | 0    |        |



#### OCR0A - Output Compare Register A



The Output Compare Register A contains an 8-bit value that is continuously compared with the counter value (TCNT0). A match can be used to generate an Output Compare interrupt, or to generate a waveform output on the OC0A pin.

### 2.2.2. Verificar la frecuencia generada con el modo de captura del timer 1

Se configuró el timer 1 en modo normal, con prescaler 1024 y flanco ascendente y la interrupcion del timer 1 por captura configurando el registro TIMSK1 :

```
configTimer1
ldi     R16,((1<<ICES1) | (1<<CS10) | (1<<CS12))
sts     TCCR1B, R16
ret

configINT_Timer1
ldi     R16,(1<<ICIE1)
sts     TIMSK1, R16
ret</pre>
```

En cuanto al resto de las interrupciones se las configuró de la siguiente manera:

```
habilitarINTRecep:
    ;Modifico UCSROB para habilitar las interrupciones por recepcion
2
             lds
                                 R16. UCSROB
3
                                 R16, (1<<RXCIEO) ;0b10000000
             sbr
                                 UCSROB, R16
             sts
5
         ret
6
    configINTO:
             ldi
                                 R16, @0 ; (1<<ISCOO)
             sts
                                 EICRA, R16
10
11
             ; Habilito interrupcion
12
             ldi
                                 R16, (1<<INTO); o INTFO?
                                 EIMSK, R16
             out
13
14
             :Borro flags
                                 R16, (1<<INTFO)
             ldi
15
                                 EIFR. R16
16
             out
         ret
```

#### 2.2.3. Armar un circuito RC y Adquirir con el ADC valores de voltaje sobre el capacitor, VC.

En el PIN de salida de la señal PWM se conectó una resistencia en serie con un capacitor para hacer un circuito RC, y entre ellos se conectó el conversor AD, como se puede observar en la Figura 1.

Como se trabaja con una frecuencia de 61 Hz, un semiperíodo de la señal PWM sera de aproximadamente 8.2 ms, por lo que se eligieron valores de resistencia y capacitancia de tal forma que la constante  $\tau$  entre en el semiperiodo y se pueda observar la carga y descarga del capacitor. Los valores elegidos fueron 220  $\Omega$  y 10 uF.

$$\tau = RC = 2,2ms$$

por lo que  $5\tau$  estara en el orden de los 11ms.

Para configurar el ADC se modificaron los registros ADMUX y ADCSRA.

```
configADC:
             ;Registro de salida a la izquierda y configuro la entrada ADCO
             ldi
                                R16, 0b01100000
                                                         ;(1<<ADLAR) | (1<<REFSO)
3
             sts
                                ADMUX, R16
5
6
    initADC:
             ;Habilito el ADC, el inicio de la conversion y un prescaler de 128 para el clock interno
             ldi
                                R16, Ob11100111; (1<<ADEN) | (1<<ADSC) | (1<<ADPS2) | (1<<ADPS1) | (1<<ADPS0)
                                ADCSRA, R16
10
             sts
11
```



#### ADMUX - ADC Multiplexer Selection Register

| Bit           | 7     | 6     | 5     | 4  | 3    | 2    | 1    | 0    |       |
|---------------|-------|-------|-------|----|------|------|------|------|-------|
| (0x7C)        | REFS1 | REFS0 | ADLAR | -0 | MUX3 | MUX2 | MUX1 | MUX0 | ADMUX |
| Read/Write    | R/W   | R/W   | R/W   | R  | R/W  | R/W  | R/W  | R/W  |       |
| Initial Value | 0     | 0     | 0     | 0  | 0    | 0    | 0    | 0    |       |

#### ADCSRA - ADC Control and Status Register A

| Bit           | 7    | 6    | 5     | 4    | 3    | 2     | 1     | 0     |        |
|---------------|------|------|-------|------|------|-------|-------|-------|--------|
| (0x7A)        | ADEN | ADSC | ADATE | ADIF | ADIE | ADPS2 | ADPS1 | ADPS0 | ADCSRA |
| Read/Write    | R/W  | R/W  | R/W   | R/W  | R/W  | R/W   | R/W   | R/W   |        |
| Initial Value | 0    | 0    | 0     | 0    | 0    | 0     | 0     | 0     |        |

## 2.2.4. Transmitir por vía serial los valores obtenidos a una PC

```
configSerialPort:
2
            ;Habilito transmision y recepcion
                               R16, (1<<TXENO) | (1<<RXENO) ;0b00001000
            ldi
3
                                UCSROB, R16
5
            ; Asincronico, sin paridad y 8 bits de datos
6
            ldi
                                R16, (1<<UCSZ00) | (1<<UCSZ01) ;0b00000110
                                UCSROC, R16
            sts
            ;Configuro Baud rate
10
            clr
11
                                R16
                                UBRROH, R16
12
            sts
                                R16, BPS
            ldi
13
                                UBRROL, R16
14
            sts
15
```

## 2.3. Diagramas



Figura 2: Diagrama en bloques





Figura 3: Diagrama de flujo

## 3. Resultados



Figura 4: Mensaje serial: Transmision de los datos

Se utilizó el lenguaje de programación Python para graficar los valores obtenidos:





Figura 5: Carga y descarga del capacitor

## 4. Conclusiones

Si bien se logró obtener y analizar la curva de carga y descarga del capacitor, se tuvo problemas en la verificación de la frecuencia y el duty cycle generados. Para verificarla la señal generada se conectó el pin de salida del PWM al pin de INTO para poder tener flancos consecutivos y mediante el modo de captura del Timer1 poder detectarlo de la siguiente manera:

- Primer captura: se guarda el contador del Timer1
- Segunda captura: se compara el contador del Timer1 con el de la primera captura para verificar Duty Cvcle
- Tercera captura: se compara nuevamente para verificar el período de la señal y por consecuencia su frecuencia.

En comparación a los trabajos prácticos anteriores, no se utilizaron macros en este trabajo ya que se consideró que no era necesario. Las macros se las podria considerar como una "metainstruccion de assembler", es decir algo que se asemeja a una instruccion a la cual se le pueden ingresar parametros pero en realidad es un conjunto de instrucciones. En cambio las rutinas serían como "funciones" que logran la legibilidad del codigo y permiten la iteración y repetición de instrucciones. De esa forma el programa ocupa menos memoria.

## 5. Anexo

## 5.1. Código principal

```
.equ FCPU = 16*10^6 ; frecuencia de oscilacion 16MHz
     .equ BAUD = 9600
     .equ BPS = 103 ;((FCPU/16/BAUD) - 1)
     .def count = R17
5
     .include "m328Pdef.inc"
6
     :Interrupciones-----
     .org 0x0016
            rjmp transmitir
10
11
12
     .org 0x0000
13
             rjmp config
14
     .org INT_VECTORS_SIZE
15
16
                               Configuracion de los puertos, timer e interrupciones
18
19
20
```



```
; Inicializo el Stack Pointer
21
            rcall initSP
23
            ; PORTB pin 0: (puerto 8 arduino) ICP1
24
                              DDRB, 0
25
            ;PORTD pin 6: (puerto 6 arduino) PWM
26
27
            sbi
                               DDRD. 6
            ;PORTC pin 0: (puerto A0 arduino) Entrada analogica ADC
28
                               DDRC, 0
29
            cbi
30
             ;PORTD pin 2: (puerto 2 arduino) Entrada INTO
                               DDRD, 2
            cbi
31
            ; PORTB pin 1: Activa int por captura
32
            ;sbi PORTB, 1
33
34
            ;PWM: Fast PWM, Prescaler en 1024, Duty Cicle del 50%
35
36
            rcall configPWM
37
            ;Timer1 Modo normal, prescaler 1024, flanco ascendente
            rcall configTimer1
39
40
            ;Timer1 interrupcion por captura
41
            ;rcall configINT_Timer1
42
43
            ; Puerto serie: BaudRate, Velocidad normal, habilito transmision y recepcion.
44
45
            ;Asincronico, sin paridad y 8 bits de datos
46
            rcall configSerialPort
47
            ;ADC: Registro de salida a la izquierda y configuro la entrada ADCO
48
49
            rcall configADC
50
51
            ;ADC: Habilito ADC, inicio, prescaler de 128 y deshabilito el buffer de la entrada
            rcall initADC
52
53
            ;Interrupcion: Cualquier cambio en el PIN activa la interrupción, habilito y borro flags
            ;rcall configINTO
55
56
            ;Activo interrupciones globales
            sei
58
59
                                                             Programa
60
61
62
    transmitir:
           lds
                                R16, UCSROA
63
                        R16. UDREO
64
            sbrs
                        transmitir
65
            rjmp
66
                               R16, ADCH
67
            lds
68
            sts
                                UDRO, R16
                               transmitir
69
            jmp
70
71
                                                             Rutinas
72
    ; Inicializacion del Stack Pointer-----
74
75
    initSP:
            ldi
                                R16, HIGH(RAMEND)
76
                                SPH, R16
77
            out
                               R16, LOW(RAMEND)
78
            ldi
                               SPL, R16
            out
79
80
            ret
81
82
83
    configPWM:
            ;Fast PWM
84
                                R16, (1<<COMOA1) | (1<<WGMO0) | (1<<WGMO1) | (1<<WGMO2) ;10000011
            ldi
85
            out
                                TCCROA, R16
87
            ;Prescaler en 1024
                               R16, (1<<CS02) | (1<<CS00) ;00000101
            ldi
88
            out
                               TCCROB, R16
            ;Timer en cero
90
91
            clr
                               R.16
                                TCNTO, R16
92
            out
            ;Duty Cicle del 50%
93
94
            ldi
                                R16, 126
            out
                                OCROA, R16
95
            ret
96
```



```
97
     ; Configuracion Timer-----
98
99
     configTimer1:
                              R16, (1<<ICES1) | (1<<CS10) | (1<<CS12) ;0b01000101
100
            ldi
                              TCCR1B, R16
            sts
101
102
            ret
103
     configINT_Timer1:
104
                              R16,(1<<ICIE1) ;0b00100000
105
            ldi
106
            sts
                              TIMSK1, R16
            ret
107
     :Puerto serie-----
108
     configSerialPort:
109
110
111
            ; {\it Habilito}\ transmision\ y\ recepcion
            ldi
                              R16, (1<<TXENO) | (1<<RXENO) ;0b00001000
112
                              UCSROB, R16
113
            sts
114
            ;Asincronico, sin paridad y 8 bits de datos
115
                              R16, (1<<UCSZ00) | (1<<UCSZ01) ;0b00000110
            ldi
116
                              UCSROC, R16
117
            sts
118
119
            ; Configuro Baud rate
            clr
120
121
            sts
                              UBRROH, R16
122
            ldi
                              R16, BPS
                              UBRROL, R16
            sts
123
124
            ret
125
    habilitarINTRecep:
126
127
     ; {\it Modifico~UCSROB~para~habilitar~las~interrupciones~por~recepcion}
                              R16, UCSROB
128
                              R16, (1<<RXCIEO) ;0b10000000
129
            sbr
            sts
                              UCSROB, R16
130
            ret
131
132
     ; ADC-----
133
     configADC:
134
            ; Registro de salida a la izquierda y configuro la entrada ADCO
135
            ldi
                              R16, 0b01100000
                                                 ; (1<<ADLAR) / (1<<REFSO)
136
                              ADMUX, R16
            sts
137
138
            ret
139
     initADC:
140
            ; Habilito el ADC, el inicio de la conversion y un prescaler de 128 para el clock interno
141
                              R16, Ob11100111; (1<<ADEN) | (1<<ADSC) | (1<<ADPS2) | (1<<ADPS1) | (1<<ADPS0)
            ldi
142
                              ADCSRA, R16
143
            sts
144
145
146
     ;Interrupcion-----
     configINTO:
147
                              R16, (1<<ISC00)
           ldi
148
                              EICRA, R16
149
            ; Habilito interrupcion
150
                              R16, (1<<INTO) ; o INTFO?
151
            ldi
                              EIMSK, R16
152
            out
            ;Borro flags
153
                              R16, (1<<INTFO)
154
            ldi
            out
                              EIFR, R16
155
156
            ret
157
                                                          Mensajes
158
159
160
     Mensaje_error:
161
162
            .db "Error en Frecuencia o Duty Cycle", 0
163
     Mensaje_verificacion:
            .db "Frecuencia y Duty Cycle correctos", 0
164
165
```



## 5.2. Repositorio Github

 $\verb|https://github.com/fiuba-labo-de-micro-miercoles/2021_1c_trabajos\_practicos-lmberard/tree/master/TP_INTEGRADOR|$ 

## 5.3. Bibliografía

- AVR Datasheet
- AVR Manual de instrucciones
- Esquemático Arduino UNO



Figura 6: Esquemático Arduino UNO