

## H2821E硬件指南 (小熊派修订版)

Version 1.0 2025年5月6日



## 目 录

### 目录

| H2821E 硬件指南 | 1  |
|-------------|----|
| 目 录         | 2  |
| 1封装与管脚      | 4  |
| 1.1 封装与管脚分布 | 4  |
| 1.2 管脚描述    | 5  |
| 1.3 通用接口复用表 | 9  |
| 2 电性能参数     | 12 |
| 2.1 电流参数    | 12 |
| 2.2 极限参数    | 12 |
| 2.3 工作条件    | 13 |
| 2.4 IO 电气参数 | 14 |
| 2.5 上下电时序   | 15 |
| 3 原理图设计     | 17 |
| 3.1 最小系统    | 17 |
| 3.2 电源设计    | 17 |
| 3.3 时钟设计    | 21 |
| 3.4 开关机复位   | 23 |
| 3.5 调测加载    | 24 |
| 3.6 射频      | 24 |
| 3.7 接口设计    | 26 |
| 3.8 NC 管脚处理 | 31 |
| 3.9 电磁兼容设计  | 31 |
| 4 PCB设计     | 32 |
| 4.1 PCB 叠层  | 32 |
| 4.2 器件布局    | 32 |
| 4.3 PCB 走线  | 33 |
| 4.4 地处理     | 35 |
| 4.5 PCB 仿真  | 36 |
| 5 热设计参考     | 38 |
| 5.1 芯片结温要求  | 38 |
| 5.2 封装热阻    | 39 |
| 6 焊接工艺参考    | 40 |
| 6.1 焊球材料    | 40 |
| 6.2 包装与存储   | 40 |
| 6.3 装配条件    | 40 |
| 7 关键器件选型    | 41 |



| 8接口时序           | 44        |
|-----------------|-----------|
| 8.1 UART接口      |           |
| 8.2 12S接口       | 45        |
| 8.3 I2C接口       | 48        |
| 8.4 SPI 接口      | 52        |
| 8.5 QDEC 接口     | 53        |
| 8.6 KEY_SCAN 接口 | 54        |
| 8.7 PWM 接口      | 55        |
| 8.8 PDM 接口      | 55        |
| 8.9 USB接口       | 56        |
| A 4克内2万         | <b>57</b> |



# **1** 封装与管脚

## 1.1 封装与管脚分布

## 1.1.1 封装尺寸

图1-1 QFN 封装尺寸







| 封装    | A    | A1   | A3  | b    | D,E | D2,E<br>2 | е   | К   | L    |      |
|-------|------|------|-----|------|-----|-----------|-----|-----|------|------|
| QFN48 | 0.80 | 0.00 | 0.2 | 0.15 | 6   | 4.50      | 0.4 | 0.2 | 0.35 | Min. |
| (6×6) | 0.85 | 0.02 |     | 0.20 |     | 4.60      |     |     | 0.40 | Nom  |
|       | 0.90 | 0.05 |     | 0.25 |     | 4.70      |     |     | 0.45 | Max. |

## 1.1.2 管脚分布

管脚分布如图 1-2 所示。



图1-2 QFN 封装管脚分布



## 1.2 管脚描述

本小节描述 SLE01 的各个管脚,包括模拟、射频、地、数字管脚等。

## 1.2.1 管脚类型说明

管脚 I类型如表 1-1 所示。

表1-1 管脚 I/O 类型和电平类型说明

| 类型               | 说明              |  |  |  |
|------------------|-----------------|--|--|--|
| I, O, IO         | 普通输入、输出、输入输出端口。 |  |  |  |
| l <sub>PU</sub>  | 带有内部上拉的输入端口。    |  |  |  |
| lpD              | 带有内部下拉的输入端口。    |  |  |  |
| Iana             | 输入端口。           |  |  |  |
| O <sub>ANA</sub> | 输出端口。           |  |  |  |
| IORF             | 输入输出端口。         |  |  |  |
| Ірми. Орми       | 输入、输出端口。        |  |  |  |



## 1.2.2 模拟管脚

模拟专用管脚, 32M 晶体管脚为专用时钟接口, 其他模拟接口和 GPIO 口做复用, 包括 USB、NFC、32k 晶体、 ADC 等, 如表 1-2 所示。

表1-2 模拟管脚列表

| 管脚名称         | 管脚序号      | 管脚类型             | 电压<br>(V) | 描述        |
|--------------|-----------|------------------|-----------|-----------|
| XC1          | 34        | IANA             | 0.75~0.9  | 32M 晶体输入。 |
| XC2          | 35        | O <sub>ANA</sub> | 0.75~0.9  | 32M 晶体输出。 |
| P0.09/NFC1   | 11        | IANA             | 1~3.6     | NFC 天线。   |
| P0.10/NFC2   | 12        | IANA             | 1~3.6     | NFC 天线。   |
| P0.07/USB_DM | 9         | IOANA            | 3.3       | USB 接口。   |
| P0.08/USB_DP | 10        | IOANA            | 3.3       | USB 接口。   |
| P0.25/O32M   | 37        | O <sub>ANA</sub> | 1         | 32M 模拟输出。 |
| P0.XX/AIN0~7 | 4~7、40~43 | IANA             | <1.5      | ADC 输入管脚。 |

## 1.2.3 RF 管脚

RF 管脚列表如表 1-3 所示。

表1-3 RF 管脚列表

| 管脚名称 | 管脚序号 | 管脚类型             | 电压<br>(V) | 描述                      |
|------|------|------------------|-----------|-------------------------|
| ANT  | 30   | IO <sub>RF</sub> | -         | 射频输入/输出管脚,频率<br>2.4GHz。 |

## 1.2.4 电源管脚

电源管脚如表 1-4 所示。



表1-4 电源管脚列表

| 管脚名称    | 管脚序<br>号 | 管脚类型             | 电压<br>(V) | 描述                    |
|---------|----------|------------------|-----------|-----------------------|
| DEC1    | 1        | Орми             | 1.1       | 内部 LDO 输出端口,内核供电。     |
| VDDIO1  | 13       | Ірми             | 1.8~3.6   | P0.11~P0.24 参考电源输入端口。 |
| DEC2    | 32       | Орми             | 1.1       | 内部 LDO 输出端口。          |
| DEC3    | 33       | Орми             | 1.0       | 时钟电源输出。               |
| VDD2    | 36       | I <sub>PMU</sub> | 1.8~3.6   | 系统供电输入。               |
| MIC_LDO | 44       | O <sub>PMU</sub> | 1.1~3.3   | LDO 输出, 用于 MIC 等供电。   |
| DEC4    | 46       | Орми             | 1.1       | 内部供电输入。               |
| DCC     | 47       | О <sub>РМ</sub>  | VDD       | BUCK 输出。              |
| VDD1    | 48       | I <sub>PMU</sub> | 1.8~3.6   | 系统供电输入。               |

## 1.2.5 地管脚

GND 管脚如表 1-5 所示。

表1-5 地管脚列表

| 管脚名称 | 管脚序号 | 描述  |
|------|------|-----|
| VSS  | 31   | 射频地 |
| VSS  | 45   | 电源地 |

## 1.2.6 数字管脚

数字管脚如表 1-6 所示。



表1-6 数字管脚列表

| 及 I-0 奴于自脚列。     |    |     |         |       |                  |
|------------------|----|-----|---------|-------|------------------|
| 管脚名称             | 管脚 | 管脚类 | 电压 (V)  | 默认态   | 描述               |
|                  | 序号 | 型   |         |       |                  |
| P0.00/XL1        | 2  | Ю   | 1.8~3.6 | mode0 | 数字 IO 均可独立配置     |
| P0.01/XL2        | 3  | Ю   | 1.8~3.6 | mode0 | 输入、输出、上拉、        |
| P0.02/AIN0       | 4  | Ю   | 1.8~3.6 | mode0 | 下拉等,详细参考         |
| P0.03/AIN1       | 5  | Ю   | 1.8~3.6 | mode0 | "3.7.1 GPIO 接口"。 |
| P0.04/AIN2       | 6  | Ю   | 1.8~3.6 | mode0 |                  |
| P0.05/AIN3       | 7  | Ю   | 1.8~3.6 | mode0 |                  |
| P0.06            | 8  | Ю   | 1.8~3.6 | mode0 |                  |
| P0.07/USB_D<br>M | 9  | Ю   | 1.8~3.6 | mode0 |                  |
| P0.08/USB_DP     | 10 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.09/NFC1       | 11 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.10/NFC2       | 12 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.11            | 14 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.12            | 15 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.13            | 16 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.14            | 17 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.15            | 18 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.16            | 19 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.17            | 20 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.18            | 21 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.19            | 22 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.20            | 23 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.21/nRESET     | 24 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.22            | 27 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.23            | 28 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.24            | 29 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.25/O32M       | 37 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.26            | 38 | Ю   | 1.8~3.6 | mode0 |                  |
| P0.27            | 39 | Ю   | 1.8~3.6 | mode0 |                  |



| 管脚名称       | 管脚序号 | 管脚类<br>型 | 电压 (V)  | 默认态   | 描述 |
|------------|------|----------|---------|-------|----|
| P0.28/AIN4 | 40   | Ю        | 1.8~3.6 | mode0 |    |
| P0.29/AIN5 | 41   | Ю        | 1.8~3.6 | mode0 |    |
| P0.30/AIN6 | 42   | Ю        | 1.8~3.6 | mode0 |    |
| P0.31/AIN7 | 43   | Ю        | 1.8~3.6 | mode0 |    |
| SWDCLK     | 25   | I        | 1.8~3.6 | 专用    |    |
| SWDIO      | 26   | Ю        | 1.8~3.6 | 专用    |    |

## 1.3 通用接口复用表

通用接口复用,芯片支持部分功能全路由设计, 具体如表 1-7 所示。

表1-7 管脚复用表

| Group  | 模拟复用   | 数字复用(固定)   | 全路由[1]                     |     |
|--------|--------|------------|----------------------------|-----|
| GPIO0  | -      | XL1        | 1、SPI0_RXD                 | 2、  |
| GPIO1  | -      | XL2        | SPI0_TXD                   |     |
| GPIO2  | AIN0   | -          | 3、SPI0_SCLK                | 4、  |
| GPIO3  | AIN1   | -          | SPI0_CS0                   | 6、  |
| GPIO4  | AIN2   | -          | 5、SPI0_CS1<br>SPI1_RXD     | ο,  |
| GPIO5  | AIN3   | -          | 7、SPI1_TXD                 | 8、  |
| GPIO6  | -      | -          | SPI1_CS0                   |     |
| GPIO7  | USB_DM | -          | 9、SPI1_CS1<br>SPI1_CLK     | 10、 |
| GPIO8  | USB_DP | -          | _                          | 12、 |
| GPIO9  | NFC1   | -          | 11、SPI2_RXD<br>SPI2_TXD    | 12, |
| GPIO10 | NFC2   | -          | 13、SPI2_CS0                | 14、 |
| GPIO11 | -      | 高速 SPI_TXD | SPI2_CS1                   | 16、 |
| GPIO12 | -      | 高速 SPI_RXD | 15、SPI2_CLK<br>UART_L0_RXD | 10, |



| Group  | 模拟复用 | 数字复用(固定)   | 全路由[1]                             |
|--------|------|------------|------------------------------------|
| GPIO13 | -    | 高速 SPI_CS  | 17、UART_L0_TXD                     |
| GPIO14 | -    | 高速 SPI_CLK | 18、UART_L1_RTS<br>19、UART_L1_TXD   |
| GPIO15 | -    | -          | 20、UART_L1_CTS                     |
| GPIO16 | -    | -          | 21、UART_L1_RXD                     |
| GPIO17 | -    | -          | 22、UART_H0_CTS                     |
| GPIO18 | -    | -          | 23、UART_H0_RTS                     |
| GPIO19 | -    | -          | 24、UART_H0_RXD                     |
| GPIO20 | -    | -          | 25、UART_H0_TXD                     |
| GPIO21 | -    | -          | 26、I2C0_CLK                        |
| GPIO22 | -    | -          | 27、I2C0_DATA 28、                   |
| GPIO23 | -    | -          | I2C1_CLK                           |
| GPIO24 | -    | -          | 29、I2C1_DATA 30、<br>QDEC_A         |
| GPIO25 | O32M | -          | 31, QDEC B 32,                     |
| GPIO26 | -    | -          | LED_OUT                            |
| GPIO27 | -    | -          | 33、DMIC_DIN 34、                    |
| GPIO28 | AIN4 | -          | DMIC_CLK                           |
| GPIO29 | AIN5 | -          | 35、I2S_SCLK 36、<br>I2S_WS          |
| GPIO30 | AIN6 | -          | 37、I2S_DOUT 38、                    |
| GPIO31 | AIN7 | -          | I2S_DIN                            |
|        |      |            | 39、I2S_MCLK 40、<br>PWM0            |
|        |      |            | 41、PWM1 42、PWM2                    |
|        |      |            | 43、PWM3 44、PWM4                    |
|        |      |            | 45、PWM5 46、PWM6                    |
|        |      |            | 47、PWM7 48、PWM8                    |
|        |      |            | 49、PWM9 50、PWM10                   |
|        |      |            | 51、PWM11 52、<br>KEY_SCAN_BIR[0:31] |
|        |      |            | 53、pluse_capture 54、 extlna_rx_en  |



| Group | 模拟复用 | 数字复用(固定) | 全路由[1]                     |     |
|-------|------|----------|----------------------------|-----|
|       |      |          | 55、bt_active<br>bt_freq    | 56、 |
|       |      |          | 57、wlan_active reserved    | 58、 |
|       |      |          | 59、bt_wifi_sw<br>reserved  | 60、 |
|       |      |          | 61、reserved<br>bt_status   | 62、 |
|       |      |          | 63、reserved reserved       | 64、 |
|       |      |          | 65、extlna_ctrl<br>reserved | 66、 |
|       |      |          | 67、reserved bt_fem_rx_en   | 68、 |
|       |      |          | 69、bt_fem_tx_en reserved   | 70、 |

#### 🗀 说明

【1】:"全路由"代表所列数字功能可复用于任意 GPIO 管脚。

【2】:"模拟复用","数字复用(固定)",代表该功能下,管脚不可更改。



# 2 电性能参数

## 2.1 电流参数

表2-1 电源等设计

| 管脚名称    | 管脚序号 | 管脚类型             | 电压 (V)  | 电流参考 (mA) |
|---------|------|------------------|---------|-----------|
| DEC1    | 1    | O <sub>PMU</sub> | 1.1     | 100       |
| VDDIO1  | 13   | Ірми             | 1.8~3.6 | 100       |
| DEC2    | 32   | O <sub>PMU</sub> | 1.1     | 100       |
| DEC3    | 33   | Орми             | 1.0     | 100       |
| VDD2    | 36   | Ірми             | 1.8~3.6 | 100       |
| MIC_LDO | 44   | Орми             | 1.1~3.3 | 100       |
| DEC4    | 46   | Ірми             | 1.1     | 150       |
| DCC     | 47   | Орми             | VDD     | 150       |
| VDD1    | 48   | Ірми             | 1.8~3.6 | 300       |

#### 🗀 说明

"电流参考 (mA)"代表走线宽度以此做约束,非实际电流值。

## 2.2 极限参数

## 须知

芯片处于极限参数下,可保证一段时间不会发生永久损伤。长期处于极限参数条件下可能带来器件可靠性问题。

#### 表2-2 极限参数

| 参数   |     | 最小值  | 最大值 | 单位 |
|------|-----|------|-----|----|
| 供电电压 | VDD | -0.3 | 3.9 | V  |



|                    | VSS               | -            | 0                                              | V                  |
|--------------------|-------------------|--------------|------------------------------------------------|--------------------|
| I/O 管脚             | V <sub>I/O</sub>  | -0.3         | V <sub>I/O</sub> +0.3                          | V                  |
| NFC 天线口电 INFC1/2 - |                   | TBD          | mA                                             |                    |
| 流                  | VNFC1/2           | -            | 3.9                                            | V                  |
| RF 接口              | RF 最<br>大输入<br>功率 | -            | 10                                             | dBm                |
| 环境参数<br>QFN 48     | 存储温度              | -40          | 125                                            | °C                 |
|                    | MSL               | -            | 2                                              | -                  |
|                    | ESD<br>HBM        | -            | <ul><li>数字管脚: 2</li><li>RF 管脚: 2</li></ul>     | kV                 |
|                    | ESD<br>CDM        | -            | <ul><li>数字管脚: 500</li><li>RF 管脚: 300</li></ul> | V                  |
| Flash 存储器          | 寿命                | 10000        | -                                              | Write/erase cycles |
|                    | 保持时               | 10 year/25°C | -                                              | -                  |

#### 🗀 说明

极限工作环境参数仅用于评估,不用于实际应用。

## 2.3 工作条件

表2-3 建议工作条件

| 参数              | 符号                | 最小值  | Nor. | 最大值 | 单位 |
|-----------------|-------------------|------|------|-----|----|
| 供电电压            | VDD               | 1.8  | 3.3  | 3.6 | V  |
| 输入供电上升时间 0~1.7V | t <sub>RVDD</sub> | 0.01 | -    | 20  | ms |
| 环境温度            | TA                | -40  | 25   | 85  | °C |



## 2.4 IO 电气参数

典型 IO 口电气特性如表 2-4 所示。

#### 表2-4 IO DC/AC 特性

| 参数     | 标识                  | 最小值                  | 典型值 | 最大值                  | 单位 |
|--------|---------------------|----------------------|-----|----------------------|----|
| I/O 电压 | V <sub>IO</sub> [1] | 1.8                  | 3.3 | 3.6                  | V  |
| 输入高电平  | VIH                 | 0.65×V <sub>IO</sub> | -   | V <sub>IO</sub> +0.3 | V  |
| 输入低电平  | VIL                 | -0.3                 | -   | 0.25×V <sub>IO</sub> | V  |
| 输出高电平  | V <sub>OH</sub>     | 0.65×V <sub>IO</sub> | -   | -                    | ٧  |
| 输出低电平  | VoL                 | -                    | -   | 0.45                 | V  |
| 驱动电流   | I <sub>OH</sub> [2] | 8                    | -   | 32                   | mA |

| 参数    | 标识                  | 最小值 | 典型值 | 最大值   | 单位 |
|-------|---------------------|-----|-----|-------|----|
| 驱动电流  | I <sub>OL</sub> [2] | 5   | -   | 18    | mA |
| 驱动电流  | I <sub>OH</sub> [3] | 2   | -   | 10    | mA |
| 驱动电流  | I <sub>OL</sub> [3] | 3   | -   | 12    | mA |
| 输入电容  | C <sub>IN</sub>     | -   | 3   | -     | pF |
| 输入漏电流 | ILEAK               | -   | -   | 0.125 | μΑ |
| 输入漏电流 | Infc_leak           | -   | -   | -     | μА |
| 上拉电阻  | R <sub>PU</sub>     | 49  | -   | 85    | kΩ |
| 下拉电阻  | R <sub>PD</sub>     | 47  | -   | 102   | kΩ |

#### 🗀 说明

【1】:芯片同时支持两种 IO 口电压,包括 VDD2、VDDIO1。

【2】: 3.3V 下常温 25℃, 典型值。 【3】: 1.8V 下常温 25℃, 典型值。

电压上、下冲示意图如图 2-1 所示,参数要求如表 2-5 所示。



图2-1上、下冲示意图



表2-5 电压上下冲参数表

| 参数  | 上冲                    | 下冲                    | 单位 |
|-----|-----------------------|-----------------------|----|
| Vos | V <sub>IO</sub> +0.3  | -0.3                  | V  |
| tos | Min (0.2×Tclk or 5ns) | Min (0.2×Tclk or 5ns) | ns |

## 2.5 上下电时序

- VDD 在位电压满足上电要求,一般>1.7V,芯片即自动上电。
- 系统供电, 内部 RC 32K 时钟打开。
- 从 VDD 上电 44ms 左右, BUCK 等供电打开, 射频供电跟随 BUCK。
- 1.5ms 后内核供电打开
- 8.2ms 后, XO 供电打开, XO 开始起振,起振完成后,可观测的上电流程结束。
- 后续通过串口打印可判断芯片是否已经正常启动

典型上电时序如图 2-2 所示, 图中时间仅代表先后顺序。

图2-2 正常上电时序图



#### ● 异常下电



上电启动中的异常, 正常工作中的异常, 下电过程中的异常、待机中的异常及其他异常时, PMU 相关寄存器复位, 电源同一时刻下电。

#### ● 复位上下电

- 芯片提供复位管脚用于复位。
- 复位功能任意 GPIO 口可配, 但是必须在软件启动后才可以打开。
- 硬件 Watchdog 也会触发下电重启动作,Watchdog 上电即使能, 软件可关 闭。

#### 图2-3 复位重启时序图





# 3 原理图设计

## 3.1 最小系统

最小系统包括主芯片、电源电容、功率电感、上电复位、晶体和射频匹配等外围。 图3-1 最小系统图



## 3.2 电源设计

本章节描述电源框图、电源规格、电源的安全保护方案等。

## 3.2.1 电源概述

外部供电通过 VDD1、VDD2、VDDIO1 三个管脚供电。芯片内部生成各模块电源。典



#### 型供电拓扑结构如图 3-2 所示。

- VDD1 用于内部 BUCK 等输入; VDD2 用于内部 LDO 等输入; VDDIO1 给内部一部分 GPIO 做参考电压,同时用作 USB PHY 的供电。
- MIC\_LDO 为输出管脚,支持 LDO 输出和 Load Switch 输出, Load Switch 模式下,其输出电压和 VDD2 保持一致。
- MIC\_LDO 给内部 EFUSE 供电,在 EFUSE 写的情况下,此电压须在 2.5V 以上,需要写 EFUSE 的场景下,必须确保输入电压 2.8V 以上,且 MIC\_LDO 输出电容在位。
- 部分内部供电有独立管脚外置电容,如 DEC1、DEC2、DEC3 等。
- 深睡模式下, AON 电源由 SYSLDO 提供;工作态下, AON 电源由内部 CLDO 提供。

#### 图3-2 芯片电源拓扑结构



## 3.2.2 电路设计

表3-1 电源等设计

| 管脚名称   | 管脚编号 | 管脚类型            | 电压 (V)  | 原理图        |
|--------|------|-----------------|---------|------------|
| DEC1   | 1    | О <sub>РМ</sub> | 1.1     | 输出电容 1μF   |
| VDDIO1 | 13   | Ірми            | 1.8~3.6 | 输入电容 100nF |
| DEC2   | 32   | Орми            | 1.1     | 输出电容 4.7μF |



| DEC3    | 33 | Орми | 1.0     | 输出电容 1μF   |
|---------|----|------|---------|------------|
| VDD2    | 36 | Ірми | 1.8~3.6 | 输入电容 1μF   |
| MIC_LDO | 44 | Орми | 1.1~3.3 | 输出电容 2.2μF |



| 管脚名称 | 管脚编号 | 管脚类型              | 电压 (V)  | 原理图                                            |
|------|------|-------------------|---------|------------------------------------------------|
| DEC4 | 46   | I <sub>PMU</sub>  | 1.1     | 与 DCC 输出电容复用                                   |
| DCC  | 47   | Орми              | VDD     | <ul><li>輸出电感 2.2µH</li><li>● 电容 10µF</li></ul> |
| VDD1 | 48   | I <sub>РМ</sub> U | 1.8~3.6 | 输入电容 4.7μF                                     |

## 3.2.3 电源模式

芯片支持 BUCK 和 LDO 两种模式供电:

- BUCK 工作模式下, DCC 管脚输出必须 2.2μH+10μF 电容, MIC\_LDO 独立使用, 可用作外围供电。
- 芯片依据 DCC 管脚状态确定是否进入 LDO 工作模式,为了启用 LDO 模式,需要将 DCC 管脚上拉到 VDD1 电源上。
- LDO 工作模式下, DCC 管脚的输出电感和电容可删除, DEC4 管脚连接到 MIC\_LDO 管脚,复用其输出电容即可。
- LDO 模式下,功耗会增加,主要用于对功耗不敏感的场景,如 Dongle 等。

#### 图3-3 BUCK 和 LDO 模式

#### 图3-4 BUCK 和 LDO 模式



## 3.2.4 IO 独立供电

芯片一部分 GPIO 口支持独立供电,支持外设 2 种逻辑电平共存,其典型电源电路如图:



- P0.00~P0.10、P0.25~P0.31 等 GPIO 口电压参考 VDD2 输入。 一般来说 VDD2 供电需要和 VDD1 保持一致。
- P0.11~P0.24 等 GPIO 口电压参考 VDDIO1 输入。
- VDDIO1 的供电可以是 MIC\_LDO 提供, 注意此供电模式下,总驱动电流和 MIC\_LDO 的额定电流一致。
- VDDIO1 由外部 LDO 提供时,需要确保 LDO 不早于 VDD1/2 上电。

#### 图3-5 VDDIO1 独立供电框图



## 3.3 时钟设计

## 3.3.1 数字时钟

芯片提供数字时钟输出,输出接口可提供从 32k、32M、27.12M 等时钟输出,任意 IO 可配。

输出时钟频率越高,板级寄生越大, 功耗会相对更高。尽量使用低速时钟以降低功耗。 高速时钟输出可能存在信号完整性问题,设计上尽量保留串接电阻方便调测。

## 3.3.2 模拟时钟

芯片提供 32M模拟单端时钟输出。输出管脚列表如表 3-2 所示。

● 应用场景, 外设对时钟相噪等有要求的场景。



#### 表3-2 模拟时钟管脚

| 管脚名称       | Pin<br>No. | 管脚类型 | 电平 (V) | 模式   | 描述         |
|------------|------------|------|--------|------|------------|
| P0.25/O32M | 37         | 数模复用 | 1      | 模拟复用 | 32M 模拟时钟输出 |

## 3.3.3 高速晶体时钟

芯片需要外置高精度晶体,以满足射频需求。

- 芯片内集成电容阵列,单端 16~26pF 可调,可以以 1pF 步进进行调节,外置晶体板级负载电容建议删除
- 芯片支持 C<sub>L</sub>=8pF 晶体快速启动,快速启动时间一般<1mS;其他 C<sub>L</sub> 晶体,仅支持 慢启动,启动时间一般<5mS。
- Crystal 外接负载电容会影响频偏,要求按照公式: C<sub>LOAD</sub>=2×C<sub>L</sub>-C<sub>p</sub> 计算并选取合理的容值。其中 C<sub>L</sub> 为 Crystal 参考的 Load Capacitance; C<sub>p</sub> 为 PCB 和芯片封装的寄生电容总和,一般经验值为 2pF~3pF,必要时请挖空邻层。
- 建议做产线校准,以确保常温不会超过±10ppm,整个工作温度范围内频偏±20ppm 以内。
- 频偏到±50ppm 的时候,仅能保证 GFSK 调制下的性能。其他调制方式性能无法保障。
- 支持 TCXO 时钟通过 XC1 接口输入。
- 外部晶体选型参考 "7 关键器件选型"。

电路如图 3-6 所示。

#### 图3-6 晶体电路图





## 须知

1.C<sub>L</sub>=8pF 晶体,必须在 XC2 端增加 39pF 电容,且尽量减小板级寄生,可以使用挖空临层等策略。

2.CL>8pF 的晶体, 一般板级负载电容可 NC, XC2 端串接电容可使用 0 欧姆。

## 3.3.4 RTC 时钟

芯片内部集成 RC 振荡电路, 提供低速时钟, 满足上电和常规 Sniff 等应用场景需求。

- 初始上电, 系统默认使用内部 RC 时钟, 。
- 在对 RTC 时钟精度要求较高的场景,建议使用外部晶体。使用外部晶体需要软件 使能。
- 支持通过 32M 对 32.768k 时钟做校准, 通过补偿的方式提高定时精度,用于 Sniff等场景。
- 低速晶体接口和数字接口复用,使用时避免对相关 IO 口做操作。
- 32K 时钟不支持外部输入。
- 32.768K 晶体选型参考 "7 关键器件选型"。

## 3.4 开关机复位

● 开机事件:

供电电压满足上电门限即进入开机流程。

- 关机事件
  - 正常下电: 软件主动关机。
  - 异常下电:包括欠压以及其他异常(过温、过压、短路、滤波欠压、绝对欠压)触发的下电。
- 复位事件

- 软件复位: 软件触发复位动作。

硬件复位: 复位管脚用于快速复位。



## 须知

复位功能可配置为任意端口, 通常颗选择复用于 GPIO 口 P0.21, 只有当软件运行后配置才会生效。

## 3.5 调测加载

板级设计需要预留必要的调试,加载接口:

- 建议预留 SWD、UART\_L0、VDDIO1 等测试点。其中 VDDIO1 可给仿真器用作逻辑电平参考。 UARTL0 用于空片下载、 LOG 打印、辅助调试。
- 建议测试点放在这些固定管脚上,管脚信息如表 3-3 所示。
- 从芯片到测试点之间建议预留 100Ω级电阻,用于接口防护。

#### 表3-3 调测管脚

| 管脚序<br>号 | Net/Ball<br>Name | 功能描述             |
|----------|------------------|------------------|
| 25       | SWDCLK           | SWD 时钟管脚         |
| 26       | SWDIO            | SWD 数据管脚         |
| 22       | P0.19            | UART_L0_TXD 默认位置 |
| 23       | P0.20            | UART_L0_RXD 默认位置 |

## 3.6 射频

## 3.6.1 概述

支持 BLE/SLE 2.4GHz。

- TX 采用了 ADPLL, DPA, DCO 等数字架构。
- RX 采用 LNA, VGA, ADC 等模拟架构。
- 支持硬件共存接口。



● 支持外置 FEM。

## 3.6.2 射频电路

- 射频通路, 建议预留 2 组 PI 网络, 主要针对低频和谐波杂散。
- 为了提高 RFIO 口 ESD 防护能力, 建议预留必要的保护电路。
- RF性能调优。

参考如图 3-7 所示。

#### 图3-7 RF 参考电路图



#### 🗀 说明

1.谐波杂散 Pi 网络, , 建议 CLC 取值 1pF-3.3nH-1pF。

## 3.6.3 射频调试

射频调试分为 TX 调试和 RX 调试, 各自侧重点不同。

#### 3.6.3.1 TX 调测

TX 调测重点如下:

- 准确调测芯片口到天线口线路的插损, 在产品设计阶段就要提前做好准确建模和 仿真,建议插损<-0.5dB,芯片口视出反射<-20dB。
- 注意杂散等特性:必要时候需要调整 pi 网络以抑制杂散。

#### 3.6.3.2 RX 调测

从芯片外部看, RX 和 TX 是共用通路, 板级 S 参数通过 TX 调优后, 可通用于 RX。 RX 调试需要特别注意干扰问题, 干扰点参考如下:

- 32M 时钟信号谐波影响导致灵敏度恶化,主要体现在 32M 时钟的 76 和 77 谐波会影响到 2432MHz 和 2464MHz 两个频点。
- 其他的一些时钟谐波, 常用判断方法: 保持端口输出时钟, 测试 RF 的接收性能。



紧凑环境下,应该注意板级器件带来的射频直接干扰。

## 3.7 接口设计

本章节主要描述典型应用接口的基本特性,电路设计,使用约束等。

## 3.7.1 GPIO 接口

芯片有 32 个 IO 口,每个都可以配置为 GPIO 口模式。用于生成或采集特性应用的输出/输入信号。

- 作为输入管脚时,可作为中断源。低功耗场景下,中断源可以配置为任一 GPIO 口。
- 作为输出管脚时,每个 GPIO 都可以独立地清 0 或置 1。
- 每个管脚都可独立使能上下拉、 Drive Level 等参数。 Drive level 4 档可调, 覆盖 1~18mA; 上下拉电阻阻值范围在 80k~100k。
- 芯片冷复位时, 所有的 GPIO 为高阻。
- 芯片 GPIO11~GPIO24 参考电压跟随 VDDIO1, 其余 IO 参考电压跟随 VBAT (VDD1/VDD2)。
- 应避免芯片未上电情况下, GPIO 仍接高电平,以及避免芯片内部 GPIO 上拉和单板 GPIO 上拉同时存在,部分数模复用管脚会有反向灌电,容易带来芯片上电异常。

## 3.7.2 SPI 接口

芯片提供 3 路支持多片选的 SPI 接口, 任意 IO 可配, 其中:

- SPI0/1/2 均有 2 个片选信号,可支持多外设,支持 Master、Slave 功能,通常用于 8M 以下的速率。
- SPI0 Master 模式下可支持最高 32Mbit/s 接口速率, 仅支持单片选, 支持 3/4 线模式, 固定配置于 IO11~IO14 接口, 不支持全路由配置。
- SPI0/1/2 均支持 3 线 SPI 协议,即 DI、DO 管脚合一,通常用于鼠标的光学 Sensor。
- 建议信号线上预留串阻位,用于信号完整性调整。



## 3.7.3 UART 接口

芯片提供3组UART,任意IO可配,直连即可。

- UART\_L0,用于空片下载,调测信息打印,通常需要预留测试点,做产线板级加载用,建议预留串接电阻用于电路保护。
- UART 为 1 对 1 接口,避免多个外设连接到同一网络。

## 3.7.4 I2C 接口

芯片提供 2 组 I2C 接口,任意 IO 可配。

- 上拉电阻阻值需要根据实际通信速率做调整,通常为 2.2kΩ。
- 上拉电平需与 IO 参考电平保持一致。
- 注意多外设的地址冲突问题。
- 做 Master 时,总线对总容性负载有要求,通常<400pF,时钟速率<1.7M。

## 3.7.5 QDEC 接口

芯片提供一组正交解码器 (QDEC), 对正交编码的传感器信号缓冲解码, 任意 IO 可配,适用于机械编码器:

- QDEC\_A, QDEC\_B 信号为输入管脚,通常需要上下拉来确定默认电平。
- QDEC A, QDEC B 信号可配置复用 GPIO 内置的上下拉电阻。
- 内置上拉或者下拉电阻阻值一般为 100kΩ量级, 待机后如果常接地,会有一定的漏电,此时可选择外置上、下拉大电阻实现更低的漏电。
- 内置上、下拉电阻, 通常不会对 200Hz 的周期信号产生影响。

#### 图3-8 QDEC 应用示意图







## 3.7.6 PDM 接口

芯片集成 1 路 PDM 接口,用于将 DMIC 通路的数据进行预处理,任意 IO 可配,特性如下:

- 支持 2 个 DMIC 器件同时采集。
- 须注意 2 个 DMIC 的工作模式, 通常设计为 1 个时钟上升沿发送数据, 1 个时钟 下降沿发送数据。
- 可以使用 MIC\_LDO 输出为 DMIC 供电。

#### 图3-9 DMIC 设计



## 3.7.7 I2S 接口

直连使用, 线长一般要求<20cm, 无特殊要求。

## 3.7.8 PWM 接口

直连使用, 无特殊要求。

## 3.7.9 KEY\_SCAN 接口

支持最大 18×8 矩阵按键,任意 IO 可配,按键矩阵说明:

- 内置 32 个 KEYSCAN 信号,每个信号的输入输出可配。
- 内置 18×8 的扫描阵列, 扫描间隔可配,最小 1ms, 支持 1µs 防抖。
- 支持芯片算法防鬼键。
- 可以通过多个手段降低板级长线干扰, 包括:打开内置上下拉电阻,降低驱动能力。



### 3.7.10 PULSE CAPTURE 接口

支持 pulse capture 功能,任意 IO 可配,可对外部输入脉冲进行计数。直连使用,无特殊要求。

### 3.7.11 USB 接口

芯片支持 USB Device,支持 USB 2.0 接口,用于有线鼠标、dongle 等场景:

- 为使用 USB 功能, VDDIO1 的电压必须是 3.3V。
- 芯片不支持 5V 直接供电,如果使用 USB 的 VBUS 给系统供电,中间必须增加 LDO/BUCK 做电压转换, 为了确保电源安全,建议预留板级防浪涌器件。
- VBUS 的插入识别,可以使用 GPIO 口作为触发源,通常需要做电平转换。
- USB DP/DM 为通信管脚,建议预留共模电感, ESD 器件, 以抑制长线、 PC 端可能带来的 ESD 破坏。
- USB接口金属框建议预留泄放电容到系统主地。

#### 图3-10 USB 应用电路示意图



## 3.7.12 AFE 接口

芯片集成 AUXADC,主要用于传感器、电压、温度检测场景,可用于模拟麦克风,驻极体麦克风等场景, 支持比较器输入:

- ADC 输入电压典型值为 1.5V, 可用作比较器管脚输入。
- ADC 接口和 GPIO 复用, 须遵循 GPIO 口最大电压限定。
- 内置 BUFFER,可选旁路,使用时可缓解单端外部源阻抗要求; BUFFER 旁路场景下建议预留对地 10nF 电容。



- 端口输入上拉电阻通常要求<100kΩ, 低速率转换, 对转换速率有更高要求的时候, 需要降低此电阻阻值。
- 端口输入下拉电阻通常要求<1MΩ(全场景, 特别注意温敏电阻高低温下阻抗接 近此数值), 主要原因是 ADC 和 GPIO 复用, GPIO 口本身存在一定的寄生阻抗, 导致 ADC 输入阻抗并非无穷大,通常在 MΩ级别,当外部下拉电阻阻抗接近此量 级时,会影响分压精度。
- 支持驻极体、模拟硅麦,接口电路根据器件的需求设计。需要注意隔直电容的选型,隔直电容影响频响特性。
- MIC\_LDO 可用于外部麦克风的供电, 电压可配, 电压覆盖范围请参见用户指南。
- MIC\_LDO 给模拟器件供电, 板级建议预留 RC 电路,以抑制 LDO 噪声。

#### 图3-11 ADC 电路设计



## 3.7.13 NFC 接口

#### NFC 接口设计:

- NFC1/2 接口通常预留 2 个对地调谐电容,用于调整天线的谐振点,以提高接收性能。通常为 C<sub>TUNE\_ALL</sub>=1/(2πf)<sup>2</sup>×L<sub>ANT</sub>,其中 C<sub>TUNE\_ALL</sub> 是板级寄生、芯片寄生、调谐电容的综合; L<sub>ANT</sub> 为天线线圈感值。调谐电容可预留约 130pF。
- 最大场强限定 7.5A/m, 超过此场强, 需要注意增加防护电路。

#### 图3-12 NFC 天线电路





## 3.8 NC 管脚处理

未使用的管脚通常可以悬空处理,约束如下:

- 所有未使用的 GPIO 口可悬空,但是为了功耗最优,建议在功耗调试的时候根据 实际情况设置上下拉状态。
- 调试管脚: SWD 管脚必须预留外置 100k 到地电阻, UARTLO 管脚预留测试点即可。
- 时钟管脚,如 32k 晶体管脚可悬空。
- USB管脚可悬空。
- MIC\_LDO 供电用于内部 EFUSE, 如确定不使用可悬空。

## 3.9 电磁兼容设计

- ESD 保护: 芯片自身 ESD 能力偏弱,不可直接暴露于产品级 ESD 场景。根据产品 ESD 设计目标,需要采取合适的措施保护芯片,包括但不限于结构优化、电路优化、布局优化等措施。
- 浪涌保护: 芯片电源输入电压不能大于 3.9V, 其他电源或者 IO 管脚都有各自的限定,使用中需要注意浪涌保护。
- 电磁辐射: 芯片自身有 BUCK、RF 等模块。在相应的工作状态下,可能存在辐射,需要根据实际认证、测试结果,选择合适的保护措施,包括但不限于屏蔽、布局优化、电路优化、配置优化等。
- 抗干扰: 芯片为射频器件,对干扰较为敏感,需要根据实际性能测试以选择合适的改善措施,包括但不限于屏蔽、布局优化、电路优化、配置优化等。



# **4** PCB 设计

## 4.1 PCB 叠层

支持 2 层通孔板设计。

建议 PCB 厚度≤1.6mm

布局面积小的情况下建议使用 2 层以上单板

## 4.2 器件布局

#### 器件布局:

- 支持单、双面布局。
- 多层单板时,DEC2,DEC3 电源电容建议和芯片同层布局。
- 电源滤波电容、 BUCK 电感、晶体、射频匹配等靠近芯片放置。
- 双面布局, 滤波电容等接地管脚朝向 EPAD 方向, 以降低回路寄生。



## 4.3 PCB 走线

## 4.3.1 电源网络

电源网络涉及 BUCK, 输出 LDO, 电源输入管脚等:

- VDD1、VDD2 走线宽度需要保证 300mA+通流能力,通常为 12mil 以上。
- DCC 管脚到电感之间, 走线宽度>8mil, 走线寄生电感<2nH。电感输出到 10μF 电容之间, 走线宽度>8mil。
- 从 10uF 电容到 DEC4 输入端走线宽度>8mil。
- 如 DEC1、DEC2、DEC3 等, 走线宽度>8mil, 从管脚到电容处的感性寄生<2nH。

### 4.3.2 时钟

- 32M 晶体、 32k 晶体,表层走线时候,走线两边包地。晶体的 XIN, XOUT 走线可邻近走线,以组的形式包地。
- 晶体下面不走电源线、时钟线、其他容易产生干扰的数字信号等。
- 晶体应该远离发热源,无法规避热源,需要挖空,单点接地以确保晶体本体温度的缓慢变化。
- IO 口输出数字时钟时,需要注意用地做隔离,远离其他易受干扰信号。
- 2层板设计: 注意时钟电源电容地和32MXO地一起单独分割, 表层不与主地相连,晶体及其负载电容,以及DEC3电源电容区域上下层挖空。挖空区域临近芯片XO管脚处。。如图xx所示
- 多层板设计:晶体与其负载电容等表层、临层挖空。
- 尽量减小 32M 晶体信号线上的板级寄生电容,一般要求单端<2pF。



图4-1 晶体地处理



## 4.3.3 USB 走线

- USB 差分线要用 GND 作隔离;禁放电源参考层。
- 走线顺序必须是管脚至测试点至 USB 连接器,避免出现 stub;若不可避免 stub, 控制 200mil 以内。
- 拐角 45°或 arc 走线。
- 传输线控制 10inch 以内。
- 必须有连续的 GND 作为信号返回路径。
- 远离电源管理的 MOS 开关和 Phase 信号(频率相近);远离核心逻辑(高速电流会影响)。
- EMI: 走线距离参考平面边缘 20 倍走线与参考平面间距。

## 4.3.4 RF 走线

#### 约束:

- RF 控制阻抗 50Ω,控制 S11<-20dB。
- RF 走线需要与 XO 信号、电源、其他数字翻转信号保证至少 1 排地孔隔离。
- 注意 RF 与 LTE 等邻近波段的隔离度,尽量避免近距离耦合,如果必要需要做仿真评估。
- 尽量避免其他走线割断 RF 参考地。



#### 图4-2 RF 走线



## 4.4 地处理

- 接地管脚, 一般从管脚处, 表层与 EPAD 相连, 芯片角落 EPAD 建议与外部地相 连。如图 4-3 所示。
- EPAD 保证 20 个地孔以上连接到主地。
- RF 走线附近的地孔应保证足够的数量和密度, 地孔间距建议≤1mm。
- 保证输入电容, BUCK 电容,其他输出 LDO 电容接地管脚到 EPAD 的最短回路。 如双面布局,电容地脚朝向 EPAD 位置。
- DEC3 (33) 电源电容地和 32M XO 负载电容地一起单独分割,表层不与地相连; 2 层板情况下,就近地孔从背面最短路径回流到 EPAD;多层单板下,通过临层最 短路径回流到 EPAD;如图 4-4 所示。
- DEC2 (32) 管脚电源电容以最近路径连接到 GND (31) 管脚处, 一般线 宽>8mil, 如图 4-5 所示。

#### 图4-3 EPAD 地处理





图4-4 DEC3 管脚电容接地处理



图4-5 DEC2 电容地处理



## 4.5 PCB 仿真

表4-1 电源走线寄生控制



| pin name | 序号 | DCR (mohm) | L (nH) | 备注 |
|----------|----|------------|--------|----|
| DEC1     | 1  | -          | <2     | -  |
| DEC2     | 32 | -          | <2     | -  |
| DEC3     | 33 | -          | <2     | -  |
| MIC_LDO  | 44 | -          | <2     | -  |
| DEC4     | 46 | -          | <2     | -  |
| DCC      | 47 |            | <2     | -  |

#### 表4-2 RF 走线约束

| pin name | 序号 | Z0  | S11   | S21/S12 |
|----------|----|-----|-------|---------|
| ANT      | 30 | 50Ω | -20dB | -0.5dB  |

#### 表4-3 RF 隔离度需求

| 管脚名称 | 序号 | ANT              | 备注 |
|------|----|------------------|----|
| DEC2 | 32 | >80dBc(2.4-2.5G) | -  |
| XC1  | 34 | >70dBc(2.4-2.5G) | -  |
| XC2  | 35 | >70dBc(2.4-2.5G) | -  |

#### 表4-4 USB 走线约束

| 管脚名称         | 序号 | 差分阻抗    | 走线阻抗    |
|--------------|----|---------|---------|
| P0.07/USB_DM | 9  | 90Ω±15% | 30Ω±30% |
| P0.08/USB_DP | 10 | 90Ω±15% | 30Ω±30% |



# 5 热设计参考

## 5.1 芯片结温要求

# 须知

- 芯片的极限结温的最大值为 125℃,任何条件下芯片的结温都不能大于该数值。
- 芯片的长期工作结温的最大值为 105°C, 正常工作条件下芯片的结温应该小于该数值。
- 在短期工作条件下(根据 GR-63-CORE 标准,短期工作条件定义为每次持续时间不超过 96 小时,并且每年累计时间不超过 15 天),芯片可以容忍超过 105℃(长期工作结温的最大值)而小于 125℃(极限结温的最大值) 的高温, 但长时间工作在超过 105℃(长期工作结温的最大值) 结温下会导致芯片寿命缩减。

#### 表5-1 芯片结温要求

| 封装形式 | 最大功耗<br>(W) | 正常工作<br>环境温度<br>下限<br>(°C) | 长期工作<br>最大结温<br>(℃) | 短期工作<br>上限结温<br>(℃) | 破坏性最<br>大结温<br>(°C) | 生命周期定义 |
|------|-------------|----------------------------|---------------------|---------------------|---------------------|--------|
| QFN  | TBD         | -30                        | 105                 | 125                 | 125                 | 5年     |



# 5.2 封装热阻

表5-2 芯片的封装热阻

| 参数                                                | 符号             | 数值                     | 单位   |
|---------------------------------------------------|----------------|------------------------|------|
| Junction-to-ambient thermal resistance            | θја            | -                      | °C/W |
| Junction-to-case thermal resistance               | Өлс            | 17.9 (QFN<br>6×6)      | °C/W |
| Junction-to-top center of case thermal resistance | $\Psi_{ m JT}$ | -                      | °C/W |
| Junction-to-board thermal resistance              | ӨЈВ            | 13.58<br>(QFN 6×<br>6) | °C/W |
|                                                   |                | 0)                     |      |

#### 🗀 说明

热阻基于 JEDEC JESD51-2 标准给出, 应用时的系统设计及环境可能与 JEDEC JESD51-2 标准不同,需要根据应用条件作出分析。

上述封装热阻参数仿真环境是 JEDEC 标准的 4 层 PCB, 如图 5-1 所示。

图5-1 JEDEC 标准的 4 层 PCB 参数





# 6 焊接工艺参考

# 6.1 焊球材料

焊球材料如下 (S 代表锡, A 代表银, C 代表铜, SAC305 表示银为 3%,铜 0.5%, 其余为锡):

QFN 焊球材料: NA

# 6.2 包装与存储

元器件包装及存储如下:

● 表贴元器件包装类型:卷带。

● 插装元器件包装类型: Ceramic White 9211。

● 可存储期限 (针对保证正常可焊性的存储期限): 1000Hrs@150c/12moths@0℃。

● 包装材料: 防静电材料。

# 6.3 装配条件

装配条件如表 6-1 所示。

#### 表6-1 芯片装配条件

| Condition                        | Process       |
|----------------------------------|---------------|
| PCB assembly                     | -             |
| Maximum PCB assembly temperature | -             |
| PCB clean process                | -             |
| PCB rework                       | -             |
| Maximum placement force          | -             |
| Bakeout                          | 125°C@40hours |
| Module reuse                     | 3             |
| Maximum PCB assembly reflows     | reflow        |



# **了** 关键器件选型

最小系统需要功率电感、晶体、输出电容等关键器件,选型参考如下:

功率电感选型参考如表 7-1 所示。

#### 表7-1 电感选型

| 电感量   | 偏差范围 | 直流电阻  | 交流阻抗              | 饱和电流  | 温升电流  |
|-------|------|-------|-------------------|-------|-------|
| 2.2µH | ±20% | <0.3Ω | <0.3Ω<br>@0.3MHz  | >1.2A | >1.6A |
|       |      |       | <0.4Ω<br>@0.6MHz  |       |       |
|       |      |       | <0.85Ω<br>@1.6MHz |       |       |

32M 晶体选型参考如表 7-2、表 7-3 所示。

#### 表7-2 工作范围

| Item                        | Symbol | Rating value | Э    | Unit |
|-----------------------------|--------|--------------|------|------|
| -                           | -      | Тур.         | MAX. | -    |
| Operating temperature range | T_use  | -30          | 85   | °C   |
| Level of drive              | DL     | 1            | 100  | uW   |



#### 表7-3 静态参数

| Item                                        | Symb<br>ol | Value           | Unit                                                           | Conditions                                                   |
|---------------------------------------------|------------|-----------------|----------------------------------------------------------------|--------------------------------------------------------------|
| Nominal<br>Frequency                        | f_no<br>m  | 32              | MHz                                                            | Fundamental                                                  |
| Frequency<br>tolerance                      | f_tol      | ±10             | x 10 <sup>-6</sup>                                             | Ta=+25±3°C<br>DL: 100μW<br>Not include aging                 |
| Motional resistance                         | R1         | 60 Max.         | circuit IEC 60444-2 Ta = Operating temperature range DL: 100uW | -                                                            |
| Shunt capacitance                           | C0         | 3.0 Max.        | pF                                                             | π circuit and N.A.                                           |
| Motional inductance                         | L          | 10~19.63<br>Max | mH                                                             | -                                                            |
| Load<br>Capacitance                         | CL         | 8 、 10、<br>12   | pF                                                             | -                                                            |
| Frequency<br>temperature<br>characteristics | f_tem      | ±10             | ppm                                                            | Ta = Operating temperature range (Ref.at+25 C 3 C) DL: 100µW |
| Isolation<br>resistance                     | IR         | 500 Min.        | ΜΩ                                                             | DC 100V±15,<br>60 seconds<br>Between terminal<br>#1 and #3   |
| Frequency<br>Aging                          | f_age      | ±3              | x 10 <sup>-6</sup> /year                                       | Ta=+25°C±3°C First year                                      |

#### 须知

1.Motional inductance 影响起振时间,一般感值越大,则起振时间越长。

32k 晶体选型参考如表 9-4 所示。

#### 表7-4 32.768KHz 晶体选型表格

| NOMINAL FREQUENCY | 32.768kHz |
|-------------------|-----------|
|-------------------|-----------|



| OVERTONE ORDER                 | Fundamental                                        |
|--------------------------------|----------------------------------------------------|
| LOADING<br>CAPACITANCE(CL)     | 7.0pF                                              |
| FREQUENCY TOLERANCE            | ±20×10 <sup>-6</sup> max. (at+25±3 <sub>°</sub> C) |
| DRIVE LEVEL                    | 0.1μW ±20% (1μW max.)                              |
| SERIES RESISTANCE              | 80kΩ max. (at Series)                              |
| TURNOVER TEMPERATURE           | 25±5。C                                             |
| PARABOLIC COEFFICIENT          | -0.04×10 <sup>-6</sup> /。 C2 max.                  |
| SHUNT CAPACITANCE              | 1.3pF typ.                                         |
| OPERATING<br>TEMPERATURE RANGE | -40. C~+85. C                                      |
| STORAGE TEMPERATURE RANGE      | -55。C~+105。C                                       |
| INSULATION RESISTANCE          | 500MΩ min (at DC100±15V)                           |
| AGING                          | ±3×10 <sup>-6</sup> /first year                    |



# 8 接口时序

# 8.1 UART 接口

UART 实现 BT 子系统和 HOST 的通信,支持流控功能(RXD、TXD、CTS、RTS),其中 RXD 和 TXD 用于数据传送,RTS 和 CTS 用于流控。

UART接口支持多种波特率,波特率大小和传送速率之间成正比关系,支持的波特率范围: 9600bit/s~4Mbit/s (波特率大于 2Mbit/s 时, CPU 主频需要至少配置为 64MHz),其速率可以通过寄存器进行配置。

UART 支持的波特率和误码率如表 8-1 所示。

表8-1 UART 接口波特率和误码率

| 理想速率    | 实际速率    | 误差 (%) |
|---------|---------|--------|
| 4000000 | 4000000 | 0.00   |
| 3000000 | 3000000 | 0.00   |
| 2000000 | 2000000 | 0.00   |
| 1500000 | 1500000 | 0.00   |
| 1444444 | 1454544 | 0.70   |
| 921600  | 923077  | 0.16   |
| 460800  | 461538  | 0.16   |
| 230400  | 230796  | 0.17   |
| 115200  | 115385  | 0.16   |
| 57600   | 57692   | 0.16   |
| 38400   | 38400   | 0.00   |
| 28800   | 28846   | 0.16   |
| 19200   | 19220   | 0.00   |
| 14400   | 14423   | 0.16   |
| 9600    | 9600    | 0.00   |



UART 接口的的时序如图 8-1 所示。

#### 图8-1 UART 接口时序



#### 🗀 说明

图中虚线的信号上升沿按照 0.7×VDD、下降沿按照 0.3×VDD 选取, VDD norminal 电压为 1.8V/3.3V。

#### 其中:

- 标注 1 为 CTS 信号拉低到 TXD 信号有效的最大延时。
- 标注 2 为结束位的中点到 CTS 信号拉高需要保持的最大时间。
- 标注 3 为结束位的中点到 RTS 信号拉高的最大延时。

UART 时序约束如表 8-2 所示。

#### 表8-2 UART 时序约束

| 编号 | 特点                              | 最小值 | 典型值 | 最大值 | 单位          |
|----|---------------------------------|-----|-----|-----|-------------|
| 1  | CTS low to TXD valid            | -   | -   | 1.5 | Bit Periods |
| 2  | CTS high before mid of stop bit | -   | -   | 0.5 | Bit Periods |
| 3  | Mid of stop bit to RTS high     | -   | -   | 0.5 | Bit Periods |

# 8.2 I2S 接口

I2S 接口支持 Master 模式和 Slave模式。支持的接口配置选项如表 8-3 所示。

表8-3 I2S 接口配置选项



| <i></i>               |                                                | 最小值  | 典型  | 凹值 |          |    | 最大值    | 单位       |
|-----------------------|------------------------------------------------|------|-----|----|----------|----|--------|----------|
| I2S sample rate       | The I2S sample rate is communicated by command | -    | 8   | 16 | .1       | 48 | -      | ksp<br>s |
| I2S word select freq  | Equals exactly the sample rate                 | -    | 8   | 16 | 44<br>.1 | 48 | -      | kHz      |
| I2S word select       | -                                              | 62.5 |     |    |          |    |        | ns       |
| cycle-to-cycle jitter |                                                |      |     |    |          |    |        |          |
| I2S word select       | -                                              | -250 | -   |    |          |    | 2      | рр       |
| freq jump             |                                                |      |     |    |          |    | 5<br>0 | m        |
| I2S word select       | -                                              | -    | 0.0 | 5  |          |    | -      | pp       |
| drift                 |                                                |      |     |    |          |    |        | m/s      |

| 描述                          |                                     | 最小值 | 典型值  | Ī |     | 最大值 | 单位      |
|-----------------------------|-------------------------------------|-----|------|---|-----|-----|---------|
| I2S word select             | d selec d<br>averaged               | •   | ,    | • | псу |     |         |
| shape                       |                                     |     |      |   |     |     |         |
| Audio BW 8k                 | External sample rate,-3dB wrt 400Hz | -   | 3.2  |   |     | -   | kHz     |
| Audio BW 16k                | External sample rate,-3dB wrt 400Hz | -   | 6.4  |   |     | -   | kHz     |
| Audio BW 44.1k              | External sample rate,-3dB wrt 400Hz | 15k | -    |   |     | -   | kHz     |
| Audio BW 48k                | External sample rate,-3dB wrt 400Hz | 15k | -    |   |     | -   | kHz     |
| Sample clock ppm at release | -                                   | -   | 1000 |   |     | -   | pp<br>m |

I2S 的时序图如图 8-2 所示。

图8-2 I2S 接口时序





#### 🗀 说明

图中虚线的信号上升沿按照 0.7×VDD,下降沿按照 0.3×VDD 选取,VDD norminal 电压为 1.8/3.3V。

#### 图 8-2 中的参数定义如下:

tclk: I2S 接口时钟的一个周期时间。

tw: I2S 接口时钟一个周期内的高电平或者低电平时间。

tis:输入信号的建立时间,即输入数据在时钟采样前需要的稳定时间。

tin: 输入的保持时间,即输入数据在时钟采样后需要的保持不变的时间。

top: 输出信号的输出传输时间。

I2S 作为 Master 的接口时序约束如表 8-4 所示。

表8-4 I2S master 时序约束

| 符号               | 参数说明                    | 条件        | 最小值                        | 最大值                            | 单位 |
|------------------|-------------------------|-----------|----------------------------|--------------------------------|----|
| t <sub>clk</sub> | Cycle time              | -         | 162                        | -                              | ns |
| t <sub>w</sub>   | pulse width             | -         | 0.5×t <sub>clk</sub> -6.26 | 0.5×<br>t <sub>clk</sub> +6.26 |    |
| t <sub>is</sub>  | I2S_DI setup time       | -         | 32                         | -                              |    |
| t <sub>ih</sub>  | I2S_DI hold time        | -         | 0                          | -                              |    |
| top              | I2S_DO propagation time | 40pF load | 0                          | 42.6                           |    |
| t <sub>op</sub>  | I2S_WS propagation time | 40pF load | 0                          | 42.6                           |    |

I2S 作为 Slave 的接口时序约束如表 8-5 所示。



表8-5 I2S slave 时序约束

| 符号               | 参数说明                    | 条件        | 最小值                   | 最大值                   | 单位 |
|------------------|-------------------------|-----------|-----------------------|-----------------------|----|
| t <sub>clk</sub> | Cycle time              | -         | 162                   | -                     | ns |
| t <sub>w</sub>   | pulse width             | -         | 0.35×t <sub>clk</sub> | 0.65×t <sub>clk</sub> |    |
| t <sub>is</sub>  | I2S_DI setup time       | -         | 32                    | -                     |    |
| t <sub>ih</sub>  | I2S_DI hold time        | -         | 0                     | -                     |    |
| t <sub>is</sub>  | I2S_WS setup time       | -         | 32                    | -                     |    |
| t <sub>ih</sub>  | I2S_WS hold time        | -         | 0                     | -                     |    |
| t <sub>op</sub>  | I2S_DO propagation time | 40pF load | 0                     | 24.5                  |    |

# 8.3 I2C 接口

I2C 控制器实现标准 I2C 主设备功能,兼容 Philips I2C 总线协议,可完成对 I2C 总线上的从设备的数据发送和接收。

图8-3 I2C 接口数据格式 (7 位地址)









图8-5 混合速度总线系统的通讯速率

| 在之间传输   | 串行总线系统的配置   |             |             |             |  |  |  |  |
|---------|-------------|-------------|-------------|-------------|--|--|--|--|
|         | Hs+快速+标准    | Hs+快速       | Hs+标准       | 快速+标准       |  |  |  |  |
| Hs<->Hs | 0~3.4Mbit/s | 0~3.4Mbit/s | 0~3.4Mbit/s | -           |  |  |  |  |
| Hs<->快速 | 0~100kbit/s | 0~400kbit/s | 5           | is .        |  |  |  |  |
| Hs<->标准 | 0~100kbit/s | 12          | 0~100kbit/s | 2           |  |  |  |  |
| 快速<->标准 | 0~100kbit/s | ie.         | 38          | 0~100kbit/s |  |  |  |  |
| 快速<->快速 | 0~100kbit/s | 0~400kbit/s |             | 0~100kbit/s |  |  |  |  |
| 标准<->标准 | 0~100kbit/s | 104         | 0~100kbit/s | 0-100kbit/s |  |  |  |  |
|         |             |             |             | _           |  |  |  |  |



图8-6 F/S 模式 I2C 总线器件 SDA 和 SDL 总线线路特性

| 参数                                                            | 符号                  | 标》                      | 推模式                 | 快速                           | 模式                      | 单位       |
|---------------------------------------------------------------|---------------------|-------------------------|---------------------|------------------------------|-------------------------|----------|
|                                                               | 300000              | 最小值                     | 最大值                 | 最小值                          | 最大值                     |          |
| SCL 时钟频率                                                      | fscL                | 0                       | 100                 | 0                            | 400                     | kHz      |
| (重复)起始条件的保持时间。在这<br>个周期后,产生第一个时钟脉冲。                           | t <sub>HD;STA</sub> | 4.0                     | -                   | 0.6                          | -                       | μѕ       |
| SCL 时钟的低电平周期                                                  | tLow                | 4.7                     | e                   | 1.3                          | +                       | μs       |
| SCL 时钟的高电平周期                                                  | thigh               | 4.0                     | -                   | 0.6                          | -                       | μs       |
| 重复起始条件的建立时间                                                   | tsu;sta             | 4.7                     | 8                   | 0.6                          | -                       | μs       |
| 数据保持时间:<br>兼容 CBUS 的主机(见注和 10.1.3 节)<br>I <sup>2</sup> C 总线器件 | t <sub>HD,DAT</sub> | 5.0<br>0 <sup>(2)</sup> | 3.45 <sup>(3)</sup> | -<br>0 <sup>(2)</sup>        | -<br>0.9 <sup>(3)</sup> | μs<br>μs |
| 数据建立时间                                                        | t <sub>SU;DAT</sub> | 250                     | =                   | 100(4)                       | -                       | ns       |
| SDA 和 SCL 信号的上升时间                                             | t,                  | 8                       | 1000                | 20+0.1C <sub>b</sub> (<br>5) | 300                     | ns       |
| SDA 和 SCL 信号的下降时间                                             | tr                  | 5                       | 300                 | 20+0.1C <sub>b</sub> (<br>5) | 300                     | ns       |
| 停止条件的建立时间                                                     | t <sub>su;sto</sub> | 4.0                     | -                   | 0.6                          | -                       | μs       |
| 停止和启动条件之间的总线空闲时间                                              | taur                | 4.7                     | -                   | 1.3                          |                         | μs       |
| 每条总线线路的电容负载                                                   | Сь                  | 9                       | 400                 | -                            | 400                     | pF       |
| 每个连接的器件低电平时的噪声容<br>限(包括迟滞)                                    | V <sub>nL</sub>     | 0.1V <sub>DD</sub>      | -                   | 0.1V <sub>DD</sub>           | -                       | V        |
| 每个连接的器件高电平时的噪声容<br>限(包括迟滞)                                    | V <sub>nH</sub>     | 0.2V <sub>DD</sub>      | -                   | 0.2V <sub>DD</sub>           |                         | ٧        |

- 1. 器件必须为 SDA 信号内部提供一个至少 300ns 的保持时间来渡过 SCL 下降沿的未定义区。
- 2. 如果器件不延长 SCL 信号的低电平周期(tLOW),才会用到 tHD; DAT 的最大值。
- 3. 快速模式 I2C 总线器件可以在标准模式 I2C 总线系统使用, 但必须符合 t<sub>SU; DAT</sub> ≥ 250ns 的要求,如果器件不延长 SCL 信号的低电平周期,则自动成为默认的情况, 必须在 SCL 释放前输出下一个数据位到 SDA 线。
- 4. Cb=一条总线线路的总电容,单位: pF,如果与 Hs模式器件混合使用, 根据 图 8-6 允许下降时间更快。

图8-7 I2C 总线的 F/S 模式器件的时序定义





#### 图8-8 Hs 模式 I2C 总线器件 SDAH、SCLH、SDA 和 SCL 的总线线路特性

| 参数                              | 符号                            | C <sub>b</sub> 最ナ  | ς=100pF | C <sub>b</sub> =4  | 00pF <sup>(2)</sup> | 单位  |
|---------------------------------|-------------------------------|--------------------|---------|--------------------|---------------------|-----|
|                                 |                               | 最小值                | 最大值     | 最小值                | 最大值                 |     |
| SCLH 时钟频率                       | fsch                          | 0                  | 3.4     | 0                  | 1.7                 | MHz |
| (重复) 起始条件的建立时间                  | t <sub>SU;STA</sub>           | 160                |         | 160                | 20                  | ns  |
| (重复) 起始条件的保持时间                  | t <sub>HD;STA</sub>           | 160                | -       | 160                | 522                 | ns  |
| SCLH 时钟的低电平周期                   | tLow                          | 160                |         | 320                | *                   | ns  |
| SCLH 时钟的高电平周期                   | thigh                         | 60                 | -       | 120                | -                   | ns  |
| 数据建立时间                          | tsu;dat                       | 10                 | -       | 10                 | +                   | ns  |
| 数据保持时间                          | t <sub>HD;DAT</sub>           | 0(3)               | 70      | 0(3)               | 150                 | ns  |
| SCLH 信号的上升时间                    | trcL                          | 10                 | 40      | 20                 | 80                  | ns  |
| 重复起始条件后和响应位后的SCLH<br>信号上升时间     | t <sub>rCL1</sub>             | 10                 | 80      | 20                 | 160                 | ns  |
| SCLH 信号的下降时间                    | troL                          | 10                 | 40      | 20                 | 80                  | ns  |
| SDAH 信号的上升时间                    | troa                          | 10                 | 80      | 20                 | 160                 | ns  |
| SDAH 信号的下降时间                    | troa                          | 10                 | 80      | 20                 | 160                 | ns  |
| 停止条件的建立时间                       | tsu;sto                       | 160                | -       | 160                | 540                 | ns  |
| SDAH 和 SCLH 线的电容负载              | C <sub>b</sub> <sup>(2)</sup> | 25                 | 100     |                    | 400                 | pF  |
| SDAH+SDA 线和 SCLH+SCL 线的<br>电容负载 | Сь                            | 13                 | 400     | -                  | 400                 | pF  |
| 每个连接器件的低电平噪声容限(包括迟滞)            | V <sub>nL</sub>               | 0.1V <sub>DD</sub> | -       | 0.1V <sub>DD</sub> | -                   | V   |

#### 🗀 说明

- 1. 对于总线负载 Cb 在 100pF~400pF, 时序参数必须是线性增加的。
- 2. 器件内部提供一个数据保持时间来渡过 SCLH 信号下降沿 V<sub>H</sub>和 V<sub>L</sub>之间的未定义部分。 一个带阈值的输入电路使 SCLH 信号的下降沿足够低以减少保持时间。

#### 图8-9 Hs 模式器件在 I2C 总线的时序定义





## 8.4 SPI 接口

SPI 接口是同步串行通信接口,连接一个从设备一共是四根信号线,包括时钟信号、 从设备使能信号、输入数据线、输出数据线。

图8-10 SPI 总线工作方式 (CPHA=0, 在时钟的第一个变化沿开始采样)



t<sub>T</sub> = Minimum trailing time after the last SCK edge

注: 引用自《SPI Block Guide V03.06》。

t<sub>i</sub> = Minimum idling time between transfers (minimum SS high time)

t<sub>L</sub>, t<sub>T</sub>, and t<sub>i</sub> are guaranteed for the master mode and required for the slave mode.





图8-11 SPI 总线工作方式(CPHA=1,在时钟的第二个变化沿开始采样)

注: 引用自《SPI Block Guide V03.06》。

## 8.5 QDEC 接口

正交解码器(QDEC)提供对正交编码的传感器信号的缓冲解码。适用于机械和光学传感器。





# 8.6 KEY\_SCAN 接口

键盘扫描(KEY\_SCAN)提供键盘矩阵扫描功能的硬件实现,适用于各类矩阵键盘。接口时序如图 8-13 所示。

图8-13 接口时序图





### 8.7 PWM 接口

PWM 接口全称为脉冲宽度调制接口, 支持输出范围为 488Hz~ 16MHz 的 PWM 波形, PWM 共有 12路,可以输出指定占空比的波形, 时序图如图 8-14 所示。

#### 图8-14 接口时序图



# 8.8 PDM 接口

PDM 接口全称为脉冲密度调制接口, 支持外接 DMIC 进行音频采样, 包含一个输出 到 DMIC 的采样时钟 CLK 端口, 一个接收 DMIC 采样信号的 DIN 端口。输出采样时 钟支 持 3.072MHz/1.536MHz/768kHz,支持左右声道切换,左右声道同时采样、单声道采 样。

#### 🗀 说明

采样时钟为非均匀时钟, 以 3.072MHz 模式为例,输出时钟频率为 2.91MHz 和 3.2MHz 交替出 现,在较长时间平均频率为 3.072MHz。

单声道采样如图 8-15 所示。

图8-15 单声道采样



双声道采样如图 8-16 所示。

图8-16 双声道采样





注:采样时钟为非均匀时钟,以 3.072MHz 模式为例,输出时钟频率为 2.91MHz 和 3.2MHz 交替出现, 在较长时间平均频率为 3.072MHz。

## 8.9 USB 接口

USB 接口设备提供一组差分对双向端口信号 DP、DM 进行串口通信,芯片的 USB 接口支持 USB2.0 协议的 FS (full-speed)、HS (high-speed)两种模式,串口速率分别到达 12Mbit/s 和 480Mbit/s,高速模式下 DP/DM 交互电压为 400mV,而全速模式下 DP/DM 端口的交互电压为 800mV;串口典型波形如下图 8-17 所示。

#### 图8-17 串口典型波形图





# **人** 缩略语

Α

ADC Analog-to-Digital Converter 模数转换器

В

С

CPU Central Processing Unit 中央处理单元

G

GPIO General-purpose input/output 通用输入/输出口

Р

PMU Power Management Unit 电源管理单元

**PWM** Pulse-width Modulation 脉冲宽度调制

R

RAM Random Access Memory 随机存取存储器

RF Radio Frequency 射频

**RX** Receiver 接收器



S

SparkLink Low Energy SLE 星闪低功耗

Т

ΤX Transmitter 发送器

U

Universal Asynchronous Receiver & Transmitter **UART** 通用异步收发器