УДК 519.719.2

 $C. B. Дорохин^{1,2}, C. C. Качков^{1,3}, A. A. Сидоренко^{1,3}$ <sup>1</sup>Московский физико-технический институт <sup>2</sup>AO "ПКК Миландр" <sup>3</sup>AO "Интел"

# Реализация блочного шифра «Кузнечик» с использованием векторных инструкций

Целью данной работы является создание оптимизированной программной реализации блочного шифра ГОСТ Р 34.12 2015, известного как «Кузнечик». В ходе исследования был проведён анализ возможных средств улучшения скорости работы шифра. Основное внимание уделено использованию SIMD (Single Instruction Multiple Data) инструкций и учёту общедоступной информации об устройстве Execution Engine про $qeccopos Intel @Core^{TM}$  поколения Sandy Bridge и новее. Отличительной особенностью статьи является то, что в ней представлены измерения скорости зашифрования и расшифрования в режимах ECB, CBC, CFB, OFB на процессорах четырёх различных поколений (включая Kaby Lake R), в открытом доступе выложен исходный код высокоскоростной реализации и скриптового интерфейса для автоматического тестирования. Для дальнейшего ускорения используется набор команд AVX2. Предлагается использование 256-битных регистров для ускорения зашифрования и расшифрования в режиме ECB, расшифрования в режиме CFB.

Ключевые слова: ГОСТ Р 34.12 2015, высокоскоростная реализация, LSXпреобразование, блочный шифр, SSE, AVX.

> S. V. Dorokhin<sup>1,2</sup>, S. S. Kachkov<sup>1,3</sup>, A. A. Sidorenko<sup>1,3</sup> <sup>1</sup>Moscow Institute of Physics and Technology <sup>2</sup>JSC "Milandr" <sup>3</sup>JSC "Intel"

# Implementation of Kuznyechik cipher using vector instructions

This article is concentrated on highly-optimized implementation of block cipher GOST R 34.12 2015, also known as Kuznyechik. A comparative analysis of possible imporvements is presented, with the SIMD (Single Instruction Multiple Data) instructions being in focus. The publicly available information about Intel®Core<sup>TM</sup> Execution Engine (starting with Sandy Bridge) was taken into consideration. AVX2 instruction set gets our special attention. The key feature of the article is that a cutting-edge open-source implementation is presented. The abovementioned implementation allows to compare 4 modes of operation, such as ECB, CBC, CFB and OFB. The results in this paper are given for 4 modern generations of Intel® Core<sup>TM</sup> line (with Kaby Lake R being the newest one). We also suggest using 256-bit ymm registers and AVX2 instruction set to boost ECB mode encryption & decryption and CFB mode decryption.

**Key words:** GOST R 34.12 2015, high-speed implementation, LSX-transform, block cipher, SSE, AVX.

<sup>©</sup> Dorokhin S. V., Kachkov S. S., Sidorenko A. A. 2018

<sup>(</sup>С) Федеральное государственное автономное образовательное учреждение высшего образования «Московский физико-технический институт (государственный университет)», 2018

#### 1. Введение

Для полноты изложения приведём краткое описание алгоритма, более подробную информацию можно найти в документации на сайте технического коммитета по стандартизации [1]. Пусть Vs — множество всевозможных двоичных строк длинны s. Алгоритм зашифрования сводится к послеовательному применению следующих операций:

X[k](a) = k хог a, где K, а прин. V128 – побитовая операция сложиения по модулю 2;

S(a) = S(a15||...||a0) = pi(a15)||...||pi(a0), аі прин V8 — биективное нелинейное преобразование;

L: V128 -> V128 - некоторое линейное преобразование.

С учётом этих обозначений функции зашифрования E[k] и расшифрования D[k] могут быть представлены в следующем виде:

```
EK1,...,K10(a) = X[k10]*LSX[K9]...LSX[K2]LSX[K1](a);
```

DK1,...,K10(a) = X[K1]S-1L-1X[K2]...S-1L-1X[K9]S-1L-1X[K10](a),

где K1, ... K10 – раундовые ключи. Эти ключи вырабатываются один раз в начале алгоритма и не оказывают существенного влияния на скорость работы шифра. Процедуру генерации этих ключей можно также найти на сайте комитета по стандартизации [1]. Линейное преобразование L может быть осуществленно с помощью 16 циклов работы РСЛОС (регистра сдвига с линейной обратной связью), показанного на рисунке 1.

рисунок 1, регистр сдвига

Такое решение является предпочтительным при аппаратной реализации шифра, однако при создании программной реализации удобнее представить его в матричной форме. Результат работы одного такта РСЛОС можно записать в виде

формулка

Соответсвенно, результат работы после k тактов:

формулка

Применение L-преобразования в такой форме существенно быстрее, чем при моделировании РСЛОЛ. Однако профилирование программы при помощи утилиты callgrind показало, что на L преобразование приходится приблизительно 75% времени исполнения программы. Следуя принципу make common case fast, необходимо оптимизировать именно L-преобразование, чему, по существу, и посвящена эта статья.

#### 2. Построение таблиц предвычислений

Для ускорения работы объединённого LS-преобразования используются заранее вычисленные таблицы (LUT, Lookup Table) - одна для прямого преобразования (шифрования), другая для обатного (расшифрования). На первом этапе строится матрица преобразования, соответствующая одному шагу работы сдвигового регистра, которая затем возводится в 4 степень (для получения 16 тактов работы регистра) - результатом является матрица L-преобразования. LUT имеет размер 16х256, каждый элемент которого является блоком данных из 16 байт, и строится по следующему принципу: LUT[i][j] есть результат покомпонентого умножения S[j] на i-ый столбец матрицы L-преобразования. Таким образом, для осуществления LS-преобразования над блоком необходимо произвести сложения по модулю 2 всех 16 блоков из LUT:

Листинг 1.1. XSL-преобразование с использованием LUT

#### Реализация с использованием векторных инструкций

#### Набор инструкций SSE 3.1.

SSE добавить описание команд, посчитать суммарный СРІ и latency, исполльзуя интеловский онлайн-справочник

#### 3.2. Учёт особенностей планировщика

Дальнейшая оптимизация LS-преобразования может быть произведена с учётом возможностей суперскалярной архитектуры современных процессоров. Например, микроархитектура Intel Sandy Bridge имеет в своём распоряжении 2 исполнительных устройства для вычисления адреса (AGU - address generation unit), а также 3 ALU (arithmetic and logic unit), способные производить операции над векторными регистрами (ссылка на Intel 64 and IA-32 Architectures Optimization Reference Manual). Чтобы помочь планировщику выполнять загрузки блока из таблицы и суммирование по модулю 2 с результатом параллельно, можно использовать чередование регистров в этих командах:

Листинг 1.2. LS-преобразование с использованием чередования регистров

```
{\tt \_m128i\ vec1 = \_mm\_load\_si128(reinterpret\_cast < const } \qquad {\tt m128i*>(table + cast)}
                     mm extract epi16(tmp2, 0)+0x0000);
 _{\rm m128i\ vec2} = _{\rm mm_load_si128(reinterpret\ cast < const} = _{\rm m128i*} (table + cast < const = _{\rm m28i*}) (table + cast < const = _{\rm m28i*}) (table + _{\rm m28i*}) (tab
                mm extract epi16(tmp1, 0)+0x1000);
vec1 = mm xor si128(vec1, CastBlock(table+ mm extract epi16(tmp2, 1)+0x2000));
vec2 \ = \ \_mm\_xor\_si128 \, (\, vec2 \; , \; \; CastBlock \, (\, table + \_mm\_extract\_epi16 \, (tmp1 \, , \; \; 1) + 0x3000 \, ) \, ) \; ;
vec1 = mm xor si128(vec1, CastBlock(table+ mm extract epi16(tmp2, 2)+0x4000));
vec2 = _mm_xor_si128(vec2, CastBlock(table+_mm_extract_epi16(tmp1, 2)+0x5000));
vec1 = \underline{\phantom{a}}mm\underline{\phantom{a}}xor\underline{\phantom{a}}si128\left(\,vec1\,\,,\,\,\,CastBlock\left(\,t\,a\,b\,le+\underline{\phantom{a}}mm\underline{\phantom{a}}extract\underline{\phantom{a}}epi16\left(\,tmp2\,\,,\,\,\,7\right) + 0xE000\,\right)\,\right)\,;
vec2 \ = \ \_mm\_xor\_si128 \, (\, vec2 \; , \; \; CastBlock \, (\, table + \_mm\_extract\_epi16 \, (tmp1 \, , \; \; 7) + 0xF000 \, ) \, ) \; ;
data = mm \text{ xor } si128 (vec1, vec2);
```

#### 3.3. Набор инструкций AVX

описать неудачную попытку использовать ymm регистры внутри ApplyXSL

#### Использование AVX2 в режимах ECB и CFB

В некоторых режимах шифрования можно обрабатывать сразу два блока данных, используя расширенные до 256 бит векторные регистры (расширение набора инструкций AVX2, поддерживаемое с Intel Haswell и AMD Excavator). Это возможно в тех случаях, когда шифрование (или расшифрование) текущего блока возможно производить независимо от предыдущего. В этой работе были реализованы следующие режимы работы шифра:

- ECB (Electronic Codebook)
- CBC (Cipher Block Chaining)
- CFB (Cipher Feedback)
- OFB (Output Feedback)

Данная оптимизация была осуществлена для шифрования и расшифрования в режиме ECB и для расшифрования в режиме CFB.

#### 4.1. Модификация режима ЕСВ

#### 4.2. Модификация расшифрования в режиме CFB

## 5. Сравнительный анализ

Зависит от конкретного процессора! Зависит от архитектуры! (skylake и далее - лучше, РАЗОБРАТЬСЯ, ПОЧЕМУ) Посчитать cpb (clocks per byte)

#### 6. Заключение

| Текст заключения. |  |  |
|-------------------|--|--|
|                   |  |  |

### Литература

- 1. Алексеев Е. К., Попов В. О., Прохоров А. С., Смышляев С., Сонина Л. А. Об эксплуатационных качествах одного перспективного блочного шифра типа LSX // Математические вопросы криптографии. 2015. Т. 6, вып. 2. С. 6–17.
- **2.** Бородин М. А., Рыбкин А. С. Высокоскоростные программные реализации блочного шифра Кузнечик // Проблемы информационной безопасности. Компьютерные системы. 2014. Вып. 3. С. 67–73.
- **3.** Pы $\delta \kappa$ ин A. C. О программной реализации алгоритма Кузнечик на процессорах Intel // Математические вопросы криптографии. 2018. T. 9, вып. 2. C. 117–127.

#### References

- 1. Alekseev E. K., Popov V. O., Prokhorov A. S., Smyshlyaev S. V., Sonina L. A. On the performance of one perspective LSX-based block cipher // Mathematical Aspects of Cryptography. 2015. V. 6, N. 2. P. 6–17.
- **2.** Borodin M. A., Rybkin A. S. High-Speed Software Implementation of Kuznyetchik block cipher. Information Security Problems. Computer Systems 2014. N. 3—P. 67-73.
- **3.** Rybkin A. S. On software implementation of Kuznyechik on Intel CPUs // Mathematical Aspects of Cryptography. 2018. V. 9, N. 1. P. 117–127.

Поступила в редакцию дд.мм.гггг.

## Сведения об авторах статей

(на момент подачи статьи)

## Реализация блочного шифра «Кузнечик» с использованием векторных инструкций

Дорохин Семён Владимирович (нет, студент 4 курса, Московский физико-технический институт, студент 4 курса) dorohin.sv@phystech.edu

Kauкoв Cepreeu Cepreeu (нет, студент 4 курса, Московский физико-технический институт, студент 4 курса) kachkov.ss@phystech.edu

Cudopenko Anmon Andpeebuu (нет, студент 4 курса, Московский физико-технический институт, студент 4 курса) sidorenko.aa@phystech.edu

# Ссылки на опубликованные статьи (в соответствии с ГОСТ Р 7.0.5-2008)

Дорохин С.В., Качков С.С., Сидоренко А.А. Реализация блочного шифра «Кузнечик» с использованием векторных инструкций // Труды МФТИ. — 2018. — Т. 10, № 4. — С. 1–4.

 $\label{eq:continuous} Dorokhin~S.V.,~Kachkov~S.S.,~Sidorenko~A.A.~ Implementation~of~Kuznyechik~cipher~using~vector~instructions~//~Proceedings~of~MIPT.~-2018.~-~V.~10,~N~4.~-~P.~1–4.$